女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

行業資訊 I 一文了解通用小芯片互聯技術 (UCIe) 標準

深圳(耀創)電子科技有限公司 ? 2022-10-18 09:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今年三月,英特爾AMDArm、兩家領先的代工廠、Google Cloud、Meta、高通和 ASE 宣布,他們正在建立一種新的小芯片(chiplet)互聯開放標準,名為通用小芯片互聯技術(Universal Chiplet Interconnect Express,UCIe),旨在標準化小芯片的構建和相互通信方式。

過去幾年的一大趨勢是業內越來越多地使用多裸片先進封裝,作為構建硅基系統的一種方式,通常稱為系統級封裝(Systems-in-Package,SiP)。目前,小芯片 (chiplet) 之間的通信沒有什么重大的技術挑戰,至少沒有超出電路板上芯片通信的既有挑戰。而在沒有任何標準的情況下,所有 SiP 上的裸片都來自同一家公司(盡管通常是在多個半導體工藝節點上)。值得注意地, HBM 是一個例外(還有 HBM2 和 HBM3),JEDEC 參與了標準制定,Micron 等制造商提供了裸片堆棧,以便整合到基于高級封裝的設計中。

Universal Chiplet Interconnect Express (UCIe) 標準

只有當標準得到普遍采用時,才能最大程度體現其價值。因此,對于建立小芯片互聯開放標準,最重要的是哪些公司宣布加入其中。前文已經提到,最初的簽署名單是:

英特爾、AMD、Arm、兩家領先的代工廠、Google Cloud、Meta、高通和 ASE

在這些公司中,哪些公司實際上提供了符合標準的裸片,還有待觀察。當然,Arm 不生產芯片,代工廠也不設計芯片;但也許有一天,將有可能制造一個搭載英特爾 x86 處理器、Google TPU 和高通 5G 調制解調器的 SiP,并且所有這些都整合在同一個封裝中。

IP 公司沒有受邀參加最初的官宣活動,可能是因為需要邀請的半導體和系統公司已經足夠多。但我們將調整我們的 D2D(Die-to-Die)互連來遵循該標準——這樣說應該并不唐突。

顯然,UCIe 將效仿 PCIe(二者的名字都很相似)。PCIe 已經使大量供應商能夠制造可以成功協同工作的電路板和芯片;同樣,UCIe的目標則是使不同制造商的小芯片之間能夠有類似水平的互操作性。至于什么樣的商業環境能夠促成這一目標,還有待觀察。

至少,未來將應該有可能從多家公司購買裸片,并由這些公司制造裸片,然后當把這些裸片組裝在一個先進多裸片封裝時,它們可以順利協同工作。進一步說,未來將可能有公司配備現成的裸片庫存,從而消除等待生產這一過程。而更為理想的是,未來將可能有分銷商(或新公司類型)擁有來自多個制造商的裸片庫存,就像他們現在擁有封裝好的元件一樣。

6db25568-4cb9-11ed-b116-dac502259ad0.jpg

開發 D2D 互連的一個重要動機是,它比 PCB 上的芯片外連接具有更高的性能和更低的功耗。事實上,最初的產品發布承諾能夠以 1/20 的功耗獲得 20 倍的性能(見上圖的新聞稿)。

與 PCIe(和 USB)一樣,UCIe 標準最初的開發工作是由英特爾完成的,然后他們將該標準捐贈給后來成立的 UCIe 聯盟。與其最為相似的的標準實際上是高級互連總線 (Advanced Interconnect Bus ,AIB),最初也是由英特爾開發而后捐贈給CHIPS 聯盟;CHIPS 全稱為“Common Hardware for Interfaces, Processors, and Systems(接口、處理器和系統的通用硬件)”,專注于開源的硬件和工具。

UCIe 顯然不僅僅是英特爾的標準,這一點可以從最初通告的簽署名單中看出。能讓英特爾、AMD 和 Arm 聯手合作,這件事必然意義重大。該規范包括物理層(電信號標準)和上面的協議層,并且詳細說明了支持的 bump 間距,這間接指定了可以使用的先進封裝技術。

6dd6b520-4cb9-11ed-b116-dac502259ad0.png

上表對初始標準中的數字進行了更深入的分析。

在白皮書《Universal Chiplet Interconnect Express (UCIe): Building an Open Chiplet Ecosystem(UCIe:構建開放的芯片生態系統)》中,有這樣一段總結:

《UCIe:構建開放的芯片生態系統》

業界對一個開放的小芯片生態系統有巨大的需求,它將釋放整個計算連續體的創新。UCIe 1.0 提供了極高的能效和極具性價比的性能。事實上,它是一個具有即插即用模式的開放標準,以多個成功的標準為藍本,并由一群最合適不過的行業領導者推出,這將確保該標準被廣泛采用。我們預計下一代創新將發生在小芯片層面,而使小芯片組合能夠提供不同功能以供客戶選擇,將充分滿足客戶的應用要求。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52494

    瀏覽量

    440660
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    看點:曝OpenAI與甲骨加碼“星際之門” 富士康要求中國員工從印度撤離 微軟放慢AI芯片開發:專注務實設計

    給大家帶來行業資訊: 曝OpenAI與甲骨加碼“星際之門” 據外媒報道,OpenAI已同意從甲骨文公司的數據中心租用大量計算能力,作為“星際之門”(Stargate)計劃的部分
    的頭像 發表于 07-03 13:56 ?192次閱讀

    技術資訊 I 完整的 UCIe 信號完整性分析流程和異構集成合規性檢查

    3D異質集成(3DHI)技術可將不同類型、垂直堆疊的半導體芯片或芯粒(chiplet)集成在起,打造高性能系統。因此,處理器、內存和射頻等不同功能可以集成到單個芯片或封裝上,從而提高
    的頭像 發表于 06-13 16:27 ?165次閱讀
    <b class='flag-5'>技術</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 完整的 <b class='flag-5'>UCIe</b> 信號完整性分析流程和異構集成合規性檢查

    波峰焊技術入門:原理、應用與行業標準

    行業標準國際上,關于波峰焊技術標準主要由國際電工委員會(IEC)和國際標準化組織(ISO)制定。例如,IEC 61191 系列標準涵蓋了
    發表于 05-29 16:11

    帶你了解芯片開封技術

    芯片開封的定義芯片開封,即Decap,是種對完整封裝的集成電路(IC)芯片進行局部處理的工藝。其目的是去除芯片的封裝外殼,暴露出
    的頭像 發表于 04-07 16:01 ?525次閱讀
    帶你<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b><b class='flag-5'>芯片</b>開封<b class='flag-5'>技術</b>

    解析工業互聯

    電子發燒友網站提供《解析工業互聯網.pptx》資料免費下載
    發表于 02-20 16:42 ?1次下載

    新思科技與英特爾攜手完成UCIe互操作性測試

    IP(知識產權)的40G UCIe解決方案。這成果標志著新思科技在Multi-Die(多芯片組件)解決方案領域取得了重大進展,進步鞏固了其在技術
    的頭像 發表于 02-18 14:18 ?447次閱讀

    乾瞻科技宣布最新UCIe IP設計定案,推動高速傳輸技術突破

    UCIe)系列產品在性能與效率上實現了重大突破。新UCIe物理層IP基于臺積電N4制程,預計于今年完成設計定案,支持每通道高達64GT/s的傳輸速度,展現了其在高帶寬應用領域的技術
    發表于 01-17 10:55 ?194次閱讀

    Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯IP子系統

    Semi在高速互聯技術領域的又次飛躍。 據Alpahwave Semi介紹,其第三代64Gbps UCIe D2D IP子系統是在此前24Gbps、36Gbps兩代
    的頭像 發表于 12-25 14:49 ?730次閱讀

    MATLA B助力數字與模擬芯片設計:高效實現HLS、UCIe和UVM

    ? 本文將分享 MathWorks 參與 中國集成電路設計業高峰論壇暨展覽會 ICCAD-Expo 的展臺展示以及發表主題演講《MATLAB 加速數字和模擬芯片設計--高效實現 HLS、UCIe
    的頭像 發表于 12-20 11:11 ?740次閱讀
    MATLA B助力數字與模擬<b class='flag-5'>芯片</b>設計:高效實現HLS、<b class='flag-5'>UCIe</b>和UVM

    最新Chiplet互聯案例解析 UCIe 2.0最新標準解讀

    與底層基礎芯片封裝在起,形成個系統級芯片。 ? ? 在單個芯片內部,基于Chiplet架構的IO Die、Die-to-Die
    的頭像 發表于 11-05 11:39 ?2218次閱讀
    最新Chiplet<b class='flag-5'>互聯</b>案例解析 <b class='flag-5'>UCIe</b> 2.0最新<b class='flag-5'>標準</b>解讀

    新思科技發布40G UCIe IP,加速多芯片系統設計

    新思科技近日宣布了項重大技術突破,正式推出全球領先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這創新成果以每
    的頭像 發表于 09-11 17:18 ?913次閱讀

    新思科技發布全球領先的40G UCIe IP,助力多芯片系統設計全面提速

    新思科技40G UCIe IP 全面解決方案為高性能人工智能數據中心芯片中的芯片芯片連接提供全球領先的帶寬 摘要: 業界首個完整的 40G UCI
    發表于 09-10 13:45 ?577次閱讀

    小鵬汽車自主研發的智能駕駛芯片已順利完成流片階段

    8月27日,最新行業資訊顯示,小鵬汽車在智能駕駛技術領域取得重大突破,其自主研發的智能駕駛芯片已順利完成流片階段,標志著這一關鍵技術的實質性進展。
    的頭像 發表于 08-27 14:32 ?1740次閱讀

    印度汽車制造商Ola預計2026年推出首款AI芯片

    8月18日,據最新行業資訊,印度汽車制造商Ola正式宣布了項雄心勃勃的計劃:預計于2026年,在印度本土市場推出其自主研發的首款AI芯片,該芯片將基于廣泛應用的ARM架構進行構建。這
    的頭像 發表于 08-19 15:04 ?1561次閱讀

    了解CableLabs的領域與行業影響力

    CableLabs是個非營利性的研究與發展組織,專注于推動有線電視和寬帶行業技術進步和創新。它由北美有線電視運營商、設備制造商、內容提供商和其他行業利益相關者共同支持,旨在通過
    的頭像 發表于 08-01 17:22 ?789次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>了解</b>CableLabs的領域與<b class='flag-5'>行業</b>影響力