女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CMOS邏輯電路、傳輸門XOR

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:Antoniu Miclaus和Dou ? 2023-05-29 14:17 ? 次閱讀

目標(biāo)

本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng) “使用CD4007陣列構(gòu)建CMOS邏輯功能” 中探討的CMOS邏輯基本原理,并獲取更多使用復(fù)雜CMOS門級(jí)電路的經(jīng)驗(yàn)。具體而言,您將了解如何使用CMOS傳輸門和CMOS反相器來構(gòu)建傳輸門異或(XOR)和異或非邏輯功能。

背景知識(shí)

為了在本實(shí)驗(yàn)活動(dòng)中構(gòu)建邏輯功能,需要使用 ADALP2000模擬部件套件中的CD4007 CMOS陣列和分立式NMOS和PMOS晶體管(ZVN2110A NMOS和ZVP2110A PMOS)。CD4007由3對(duì)互補(bǔ)MOSFET組成,如圖1所示。每對(duì)共用一個(gè)柵極(引腳6、3和10)。所有PMOSFET(正電源引腳14)以及NMOSFET(地引腳7)的襯底都共用。左邊一對(duì),NMOS源極引腳連接到NMOS襯底(引腳7),PMOS源極引腳連接到PMOS襯底(引腳14)。另外兩對(duì)均為通用型。右邊一對(duì),NMOS的漏極引腳連接到PMOS的漏極引腳,即引腳12。

wKgZomR0SfeAahSRAAA9-Qz_n1c667.png

圖1.CD4007功能框圖。

CD4007是一款多功能IC。例如,單個(gè)CD4007可用于構(gòu)建三個(gè)反相器、一個(gè)反相器加上兩個(gè)傳輸門或其他復(fù)雜的邏輯功能,如NAND和NOR門。反相器和傳輸門尤其適合構(gòu)建傳輸門XOR和XNOR邏輯功能。XOR和XNOR邏輯門的示意圖符號(hào)如圖2所示。

wKgZomR0SfGAQwADAAAR423coE4930.png

圖2.XOR和XNOR示意圖符號(hào)。

靜電放電

CD4007與許多CMOS集成電路一樣,很容易被靜電放電損壞。CD4007包括二極管,可防止其受靜電放電的影響,但如果操作不當(dāng)仍可能會(huì)損壞。使用對(duì)靜電敏感的電子產(chǎn)品時(shí),通常會(huì)使用防靜電墊和腕帶。然而,在家里(正規(guī)的實(shí)驗(yàn)環(huán)境之外)工作時(shí),可能沒有這些物品。避免靜電放電的一種低成本方法是在接觸IC之前先使自己接地。在操作CD4007之前,使積聚的靜電放電將有助于確保在實(shí)驗(yàn)過程中不會(huì)損壞芯片。

材料

ADALM2000 主動(dòng)學(xué)習(xí)模塊

無焊試驗(yàn)板

1個(gè)CD4007(CMOS陣列)

2個(gè)ZVN2110A NMOS晶體管

2個(gè)ZVP2110A PMOS晶體管

說明

現(xiàn)在我們將使用單刀雙擲(SPDT)傳輸門開關(guān)和兩個(gè)CMOS反相器來構(gòu)建XOR門(和XNOR),如圖3所示。兩個(gè)傳輸門協(xié)同工作以實(shí)現(xiàn)選擇器操作。根據(jù)A輸入的狀態(tài),輸入B或輸入B的反相會(huì)通過節(jié)點(diǎn)C (XOR)輸出。另外兩個(gè)反相器M9和M10使C反相以產(chǎn)生CBAR (XNOR)輸出。

在無焊試驗(yàn)板上構(gòu)建圖3所示的XOR/XNOR電路。器件M1至M6采用CD4007 CMOS陣列,兩個(gè)反相器級(jí)(反相器級(jí)M7和M8,以及M9和M10)分別使用ZVN2110A NMOS和ZVP2110A PMOS。電路使用ADALM2000的固定5 V電源供電。

電路中有兩個(gè)邏輯輸入A和B。同相XOR輸出位于節(jié)點(diǎn)C,而該輸出的反相位于節(jié)點(diǎn)CBAR以形成XNOR函數(shù)。

wKgaomR0SeqAAphuAABHoo4OJkw809.png

圖3.XOR和XNOR門。

硬件設(shè)置

在實(shí)驗(yàn)最初,將兩個(gè)AWG輸出配置直流源。根據(jù)需要,示波器通道將用于監(jiān)控電路的輸入和輸出。固定+5 V電源用于為電路供電。在此實(shí)驗(yàn)中,應(yīng)禁用固定–5 V電源。

wKgZomR0SeSAbeb6AAEVizLOgxI371.png

圖4.XOR和XNOR門試驗(yàn)板電路。

程序步驟

將AWG1連接引腳6,作為A輸入端。將AWG2連接引腳1和9,作為B輸入端。示波器通道1連接引腳2、5和12,作為C輸出端。示波器通道2連接M9和M10的漏極引腳,作為CBAR輸出端。確保打開固定5 V電源。

首先,打開AWG控制界面并將AWG1設(shè)置為0 V直流電壓,對(duì)A施加邏輯低電平。將AWG2設(shè)置為0 V直流電壓,對(duì)B輸入段施加邏輯低電平。

wKgaomR0Sd6AOtWCAACMGnH66_U897.png

圖5.COUT和CBAR輸出。

觀察示波器通道1上柵極的輸出C。示波器界面上應(yīng)顯示穩(wěn)定的直流電壓。

現(xiàn)在將兩個(gè)AWG通道均配置為具有5 V幅度峰峰值和2.5 V偏移(0 V至5 V擺幅)的方波。將AWG1設(shè)置為1 kHz頻率,將AWG2設(shè)置為2 kHz頻率或AWG1頻率的兩倍。確保將AWG設(shè)置為同步運(yùn)行。

觀察示波器界面上A和B輸入信號(hào)相應(yīng)的C輸出和CBAR輸出。

接著,將AWG2設(shè)置為與AWG1相同的1 kHz頻率,但將AWG2的相位設(shè)置為90°。觀察示波器界面上A和B輸入信號(hào)相應(yīng)的C輸出和CBAR輸出。

XOR門用作鑒相器

鑒相器或相位比較器是一種邏輯電路,用于產(chǎn)生代表兩個(gè)邏輯信號(hào)輸入之間相位差的模擬輸出電壓信號(hào)。它是鎖相環(huán)(PLL)的中心元件。檢測(cè)信號(hào)之間的相位關(guān)系是許多系統(tǒng)中的重要功能模塊,如電機(jī)控制、雷達(dá)、電信、解調(diào)器和伺服機(jī)構(gòu)。

方波信號(hào)的鑒相器可由XOR邏輯門組成。當(dāng)比較的兩個(gè)信號(hào)完全同相時(shí),即相位差為0°,XOR門將輸出恒定的零電平。例如,當(dāng)兩個(gè)信號(hào)的相位相差10°時(shí),在10/180或1/18周期(兩個(gè)信號(hào)值不同的極小部分周期)中,XOR門將輸出高電平。當(dāng)信號(hào)相位相差180°時(shí),即一個(gè)信號(hào)為高電平而另一個(gè)為低電平,反之亦然,此時(shí)XOR門的輸出在每個(gè)周期內(nèi)都會(huì)保持高電平。

當(dāng)XOR門鑒相器用于PLL系統(tǒng)時(shí),它通常鎖定在相位檢測(cè)范圍中間的90°相位差附近。在90°時(shí),XOR具有50%占空比的方波輸出,輸出頻率是輸入頻率的兩倍。方波占空比根據(jù)兩個(gè)輸入信號(hào)的相位差發(fā)生變化。XOR門的輸出通過低通濾波器產(chǎn)生的模擬電壓與兩個(gè)信號(hào)之間的相位差成正比。它需要對(duì)稱的方波輸入。如果一個(gè)輸入的占空比與另一個(gè)輸入的占空比略有不同,則低通濾波輸出將會(huì)偏移90°相位差時(shí)的理想中間范圍。

說明

將圖6所示的RC低通濾波器添加到XOR試驗(yàn)板電路中。將示波器通道1連接到RC濾波器輸出。

wKgZomR0SdaAXxoLAAAnzTKft-o418.png

圖6.XOR門鑒相器。

硬件設(shè)置

將兩個(gè)AWG通道均配置為具有5 V幅度峰峰值和2.5 V偏移(0 V至5 V擺幅)的方波。將AWG1和AWG2的頻率都設(shè)置為1 kHz。同時(shí)確保從AWG1和AWG2的相位都設(shè)置為0°開始。確保將AWG設(shè)置為同步運(yùn)行。

wKgaomR0SdCAdI1bAAEpTar5rUY823.png

圖7.XOR門鑒相器試驗(yàn)板電路。

程序步驟

將示波器通道1連接到C1的RC濾波器輸出,觀察鑒相器的濾波(DC)輸出。將示波器通道2連接到XOR門的輸出C,觀察邏輯門輸出的脈沖寬度。

圖8為Scopy波形圖示例。

wKgZomR0ScmADTpzAADUSZCe3m4896.png

圖8.XOR門鑒相器采樣輸出。

替代元件選擇

使用四個(gè)獨(dú)立NMOS和PMOS晶體管(ZVN2110A和ZVP2110A)構(gòu)建的反相器對(duì)也可以由第二個(gè)CD4007 IC構(gòu)成,或者可以是采用六路反相器IC的CMOS反相器,如74HC04或CD4049。CD4066四通道SPST開關(guān)也可以作為采用CD4007構(gòu)建的開關(guān)的替代器件。

問題

對(duì)于圖3中的電路,將AWG1和AWG2設(shè)置為邏輯高電平(5 V)和低電平(0 V)值,并填入以下表格。

輸入A 輸入B 輸出C 輸出CBAR
0 0
1 0
0 1
1 1

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5993

    瀏覽量

    238083
  • 反相器
    +關(guān)注

    關(guān)注

    6

    文章

    315

    瀏覽量

    44053
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9979

    瀏覽量

    140667
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    異或門的邏輯符號(hào)和邏輯電路組成

    異或門(XOR gate)是數(shù)字邏輯電路中常用的一種邏輯。它的作用是對(duì)兩個(gè)輸入信號(hào)進(jìn)行邏輯運(yùn)算,輸出一個(gè)結(jié)果。
    的頭像 發(fā)表于 02-04 14:18 ?1.5w次閱讀
    異或門的<b class='flag-5'>邏輯</b>符號(hào)和<b class='flag-5'>邏輯電路</b>組成

    邏輯及組合邏輯電路實(shí)驗(yàn)

    邏輯及組合邏輯電路實(shí)驗(yàn)實(shí)驗(yàn)?zāi)康?. 掌握與非門、或非門、與或非門及異或門的邏輯功能。2. 了解三態(tài)
    發(fā)表于 09-25 17:28

    集成邏輯電路、組合邏輯電路

    集成邏輯電路、組合邏輯電路實(shí)驗(yàn)?zāi)康?. 掌握與非門、或非門、與或非門及異或門的邏輯功能。2. 了解三態(tài)邏輯功能以及禁止?fàn)顟B(tài)的判別方法。了
    發(fā)表于 12-11 23:36

    鐘控傳輸絕熱邏輯電路和SRAM 的設(shè)計(jì)

    鐘控傳輸絕熱邏輯電路和SRAM 的設(shè)計(jì)本文利用NMOS管的自舉效應(yīng)設(shè)計(jì)了一種新的采用二相無交疊功率時(shí)鐘的絕熱邏輯電路---鐘控傳輸
    發(fā)表于 08-08 09:48

    組合邏輯電路常見的類型

    ”。  組合邏輯    組合邏輯電路由“組合”或連接在一起以產(chǎn)生更復(fù)雜的開關(guān)電路的基本邏輯“與非”,“或非”
    發(fā)表于 12-31 17:01

    常見的組合邏輯電路分析

    0-1或1-0改變狀態(tài),則默認(rèn)情況下,組合邏輯電路的結(jié)果輸出也將在其設(shè)計(jì)中具有“無內(nèi)存”,“時(shí)序”或“反饋環(huán)路”。組合邏輯組合邏輯電路由“組合”或連接在一起以產(chǎn)生更復(fù)雜的開關(guān)電路的基本
    發(fā)表于 01-19 09:29

    數(shù)字邏輯電路

    數(shù)字邏輯電路的內(nèi)容:數(shù)制與編碼,,邏輯代數(shù)和邏輯函數(shù),集成邏輯,組合邏輯電路,中規(guī)模集成組
    發(fā)表于 09-06 01:54 ?33次下載
    數(shù)字<b class='flag-5'>邏輯電路</b>

    鐘控傳輸絕熱邏輯電路和SRAM的設(shè)計(jì)

    鐘控傳輸絕熱邏輯電路和SRAM 的設(shè)計(jì) 本文利用NMOS管的自舉效應(yīng)設(shè)計(jì)了一種新的采用二相無交疊功率時(shí)鐘的絕熱邏輯電路---鐘控傳輸
    發(fā)表于 02-23 10:14 ?15次下載

    CMOS邏輯電路控制300W燈泡電路

    CMOS邏輯電路控制300W燈泡電路
    的頭像 發(fā)表于 01-21 01:31 ?3063次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯電路</b>控制300W燈泡<b class='flag-5'>電路</b>

    CMOS傳輸電路結(jié)構(gòu)和邏輯符號(hào)

    CMOS傳輸電路結(jié)構(gòu)和邏輯符號(hào)
    發(fā)表于 07-15 19:06 ?1.2w次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>傳輸</b><b class='flag-5'>門</b>的<b class='flag-5'>電路</b>結(jié)構(gòu)和<b class='flag-5'>邏輯</b>符號(hào)

    CMOS邏輯電路,CMOS邏輯電路是什么意思

    CMOS邏輯電路,CMOS邏輯電路是什么意思 CMOS是單詞的首字母縮寫,代表互補(bǔ)的金屬氧化物半導(dǎo)體(Complementary Meta
    發(fā)表于 03-08 11:31 ?3791次閱讀

    組合邏輯電路實(shí)驗(yàn)原理

    邏輯電路按其邏輯功能和結(jié)構(gòu)特點(diǎn)可分為組合邏輯電路和時(shí)序邏輯電路。單一的與門、或、與非門、或非門、非門等
    發(fā)表于 01-30 17:05 ?6.7w次閱讀
    組合<b class='flag-5'>邏輯電路</b>實(shí)驗(yàn)原理

    使用CD4007陣列構(gòu)建CMOS邏輯功能

    本實(shí)驗(yàn)活動(dòng)的目標(biāo)是進(jìn)一步強(qiáng)化上一個(gè)實(shí)驗(yàn)活動(dòng)“使用CD4007陣列構(gòu)建CMOS邏輯功能”中探討的CMOS邏輯基本原理,并獲取更多使用復(fù)雜CMOS
    的頭像 發(fā)表于 07-10 10:12 ?2514次閱讀
    使用CD4007陣列構(gòu)建<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>功能

    組合邏輯電路之與或邏輯

    當(dāng)邏輯電路由多個(gè)邏輯組成且不含存儲(chǔ)電路,對(duì)于給定的輸入變量組合將產(chǎn)生確定的輸出,則這種邏輯電路稱為組合
    的頭像 發(fā)表于 02-04 11:46 ?2388次閱讀
    組合<b class='flag-5'>邏輯電路</b>之與或<b class='flag-5'>邏輯</b>

    常用的組合邏輯電路有哪些

    : 基本邏輯 基本邏輯是構(gòu)成組合邏輯電路的基礎(chǔ),包括與門(AND)、或(OR)、非門(NO
    的頭像 發(fā)表于 07-30 14:41 ?3146次閱讀