女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

時鐘樹設計師的 5 個問題

qjqb ? 2023-01-04 11:17 ? 次閱讀

與設計的其余部分相比,時序部分經常被忽視

時鐘振蕩器運行您的組件并確保一切都在系統地運行。盡管時序部件很常見且很重要,但與設計的其余部分相比,它們常常被忽視。在設計時鐘樹時,在選擇最佳時序解決方案時要考慮幾個因素。我們將根據您的應用程序的形式和功能,了解選擇時鐘的五個常見注意事項。

1. 是同步設計還是自由運行設計?

自由運行的應用程序需要獨立的時鐘,沒有任何特殊的鎖相或同步要求。示例包括標準處理器、內存控制器、片上系統 (SoC) 和外圍組件(例如 USB、PCI Express 開關)。

同步系統需要跨所有相關系統的連續通信和網絡級同步。在這些應用中,基于低帶寬鎖相環 (PLL) 的時鐘提供抖動濾波以確保維持網絡級同步。例如,將所有序列化-反序列化 (SerDes) 參考時鐘與高精度網絡參考時鐘(例如 Stratum 3 或 GPS)同步可確保所有系統節點之間的同步。同步時鐘樹的示例包括光傳輸網絡 (OTN)、同步光網絡和同步數字體系 (SONET/SDH)、移動回程、同步以太網和高清串行數字接口 (HD SDI) 視頻傳輸。

考慮事項:您將使用的時鐘類型取決于時序架構是自由運行還是同步。如果架構是自由運行的,則應使用時鐘發生器。相反,同步設計需要抖動衰減時鐘。盡管同步系統不需要具有相同的頻率,但它們需要具有相同的相位。

2. 你需要什么時鐘頻率?

當需要多個參考頻率時,時鐘發生器和時鐘緩沖器很有用,并且目標 IC 都在同一塊電路板上,或者位于同一 IC 或現場可編程門陣列 (FPGA) 中。

時鐘發生器面臨的挑戰是系統布局。將晶體放置在其目標 IC 附近既簡單又便宜。另一方面,盡管能夠降低成本,但將時鐘信號從時鐘發生器路由到其目標 IC 可能具有挑戰性。實施仔細的設計和其他技術可以確保集中式時鐘源提供相同的性能。通常,如果需要四個或更多時鐘,設計人員可以通過使用時鐘發生器來節省資金。

考慮事項:在考慮時鐘發生器時,一定要選擇能夠輸出與您的設計兼容的頻率的發生器。Silicon Labs 的時鐘發生器可以使用其ClockBuilder Pro 軟件進行編程,以滿足特定的頻率、輸出和格式要求。客戶可以定制工廠編程的時鐘發生器樣品,通常需要兩周的交貨時間。

3.每個頻率需要多少個?

時鐘緩沖器分配輸入/參考時鐘的多個副本或簡單派生。

參考時鐘可以來自時鐘發生器、XO 或系統時鐘。時鐘緩沖器將其輸入時鐘從兩個輸出擴展到 10 個以上。它們可以包括 I 2 C、SPI 或引腳控制功能,例如信號電平和格式轉換、電壓電平轉換、多路復用和輸入分頻。這些功能通過消除組件、分壓器和信號電平轉換電路來節省空間和成本。

考慮事項:參考 Silicon Lab 的時序產品選擇器指南,選擇與您設計的輸出數量(或更多)、輸出格式和抖動要求相匹配的緩沖器。

4. 每個時鐘需要什么樣的抖動性能?

抖動性能在各種條件下各不相同,包括:

設備配置

操作頻率

信號格式

輸入時鐘轉換率和抖動

電源和電源噪聲

抖動定義為時域中與理想參考時鐘的時間偏差,是時序組件的關鍵規格。如果不加以解決,過多的時鐘抖動會損害系統性能。對于 IC,抖動規格將作為時域測量給出,或者在高性能應用中更常見的是,作為 RMS 相位抖動中的頻域測量給出。

考慮事項:應估計總時鐘樹抖動,以確定在采用時鐘樹之前是否有足夠的系統級設計余量。如果抖動太高或指定不當,時鐘性能較差的組件可能會危及整個系統。重要的是要注意時鐘樹的抖動不僅僅是每個組件的 MAX 規格的總和;它是每個設備的 MAX RMS 抖動的平方和的根。

參考 Silicon Labs 的相位噪聲抖動計算器工具,輕松識別滿足抖動要求的時鐘和振蕩器。

5. 每個時鐘需要什么樣的信號格式級別?

時鐘和緩沖器有多種不同的格式,包括:

扇出:定義單個邏輯門的輸出可以饋送的最大數字輸入數的術語。大多數晶體管-晶體管邏輯 (TTL) 門最多可以為 10 個其他數字門或設備供電。因此,典型的 TTL 門的扇出值為 10。

低壓正發射極耦合邏輯 (LVPECL):正發射極耦合邏輯 (PECL) 的功率優化版本使用 3.3V 正電源。

低壓差分信號 (LVDS):不僅是物理層規范,而且是通信標準和應用程序經常添加的數據鏈路層。

電流模式邏輯 (CML):在標準電路板上以 312.5Mbit/s 和 3.125Gbit/s 之間的速度傳輸數據。

高速電流控制邏輯 (HCSL):具有兩個可在 0 和 14mA 之間切換的輸出引腳的差分邏輯。

低壓互補金屬氧化物半導體 (LVCMOS):LVCMOS的目標是縮小集成電路的器件幾何尺寸,從而降低工作電壓。

考慮事項:使用符合您的設計和相關要求的格式。上述每個時序部件都有許多不同的格式以支持各種設計類型。

Silicon Labs 時序解決方案

作為高性能時鐘和振蕩器的領導者,Silicon Labs 的計時解決方案提供業內最廣泛的晶體振蕩器、時鐘發生器、時鐘緩沖器和抖動衰減器系列產品組合(圖 1)。此外,Silicon Labs 為時鐘提供最大的頻率靈活性以及業界最低的抖動。在購買時鐘之前,一定要問自己這里列出的五個問題,以幫助縮小支持您設計的最佳選擇范圍。

poYBAGO07WmALtYQAAAtKAJUQrs447.jpg

圖 1:Silicon Labs 計時解決方案組合結合了頻率靈活性和一流的抖動性能。(來源:對稱電子)

審核編輯hhy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 時鐘樹
    +關注

    關注

    0

    文章

    56

    瀏覽量

    10964
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    白話理解RCC時鐘(可下載)

    時鐘就像是單片機的“心臟”,單片機正常工作離不開時鐘的支持,下圖是我們單片機的時鐘 ,它反映了單片機的時鐘關系。我們來詳細描述一下
    發表于 03-27 13:50 ?0次下載

    【Simcenter FLOEFD】利用完全嵌入CAD的CFD軟件,幫助設計師盡早評估流體流動和傳熱,從而縮短開發時間

    解決方案優勢利用完全嵌入CAD的CFD軟件,幫助設計師在NX軟件、SolidEdge軟件、CATIA和Creo中盡早評估流體流動和傳熱,從而縮短開發時間。前置CFD仿真以縮短開發時間利用面向設計師
    的頭像 發表于 03-19 16:33 ?345次閱讀
    【Simcenter FLOEFD】利用完全嵌入CAD的CFD軟件,幫助<b class='flag-5'>設計師</b>盡早評估流體流動和傳熱,從而縮短開發時間

    求解答,設備問題

    請問,rk3588j要再提取一USB3.0接口設備怎么改
    發表于 02-20 11:22

    嵌入式學習-飛凌嵌入式ElfBoard ELF 1板卡-初識設備之設備組成和結構

    前邊講解了內核編譯選項的配置,這一節我們詳細講一下設備。設備的知識是Linux驅動開發人員必備的技能,我們現在使用的Linux內核,絕大多數都是支持設備功能的,掌握設備是軟件嵌
    發表于 01-08 08:32

    飛凌嵌入式ElfBoard ELF 1板卡-初識設備之設備組成和結構

    前邊講解了內核編譯選項的配置,這一節我們詳細講一下設備。設備的知識是Linux驅動開發人員必備的技能,我們現在使用的Linux內核,絕大多數都是支持設備功能的,掌握設備是軟件嵌
    發表于 01-07 09:16

    一千余字解讀stm32時鐘

    第一節概述時鐘的概念可以類比于人體的心臟和血液循環系統。就像心臟通過周期性的收縮將血液泵向身體各處一樣,MCU的運行依賴于周期性的時鐘脈沖來驅動。這些脈沖通常由外部晶體振蕩器提供時鐘
    的頭像 發表于 12-30 21:01 ?2649次閱讀
    一千余字解讀stm32<b class='flag-5'>時鐘</b><b class='flag-5'>樹</b>

    英飛特電子亮相第十三屆照明設計師交流年會暨光工展

    近日,“追光而行,心向未來”第十三屆照明設計師交流年會暨光工展在杭州召開,秉持以“設計”鏈接產品和工程的理念,年會同期還舉辦了照明工程展覽會—光工展,作為本次年會的重要組成部分,這不僅僅是一場照明
    的頭像 發表于 11-06 11:39 ?601次閱讀

    使用15時鐘周期的ADS7841和ADS7844

    電子發燒友網站提供《使用15時鐘周期的ADS7841和ADS7844.pdf》資料免費下載
    發表于 10-23 10:27 ?2次下載
    使用15<b class='flag-5'>個</b><b class='flag-5'>時鐘</b>周期的ADS7841和ADS7844

    什么是默克爾(Merkle Tree)?如何計算默克爾根?

    01 默克爾的概念 默克爾(Merkle Tree)是一種特殊的二叉,它的每個節點都存儲了一數據塊的哈希值。哈希值是一種可以將任意長度的數據轉換為固定長度的字符串的算法,它具有
    的頭像 發表于 09-30 18:22 ?1997次閱讀
    什么是默克爾<b class='flag-5'>樹</b>(Merkle Tree)?如何計算默克爾根?

    器件的時鐘配置和TAx5x1x系列的靈活時鐘

    電子發燒友網站提供《器件的時鐘配置和TAx5x1x系列的靈活時鐘.pdf》資料免費下載
    發表于 08-28 11:03 ?0次下載
    器件的<b class='flag-5'>時鐘</b>配置和TAx<b class='flag-5'>5</b>x1x系列的靈活<b class='flag-5'>時鐘</b>

    LMK5B12204具有兩頻域的超低抖動網絡同步器時鐘數據表

    電子發燒友網站提供《LMK5B12204具有兩頻域的超低抖動網絡同步器時鐘數據表.pdf》資料免費下載
    發表于 08-21 10:04 ?0次下載
    LMK<b class='flag-5'>5</b>B12204具有兩<b class='flag-5'>個</b>頻域的超低抖動網絡同步器<b class='flag-5'>時鐘</b>數據表

    時鐘抖動和時鐘偏移的區別

    時鐘抖動(Jitter)和時鐘偏移(Skew)是數字電路設計中兩重要的概念,它們對電路的時序性能和穩定性有著顯著的影響。下面將從定義、原因、影響以及應對策略等方面詳細闡述時鐘抖動和
    的頭像 發表于 08-19 18:11 ?1923次閱讀

    使用FPGA產生一5MHz的時鐘信號,怎樣把脈沖信號疊加到時鐘信號上?

    我使用FPGA產生一5MHz的時鐘信號,0V-3.3V。為了測試產品的穩定性,需要在這個時鐘信號的低電平位置疊加一脈沖信號,此脈沖信號也
    發表于 08-19 07:18

    DDR5內存條上的時鐘走線

    DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用DDR5沒有,你有關
    的頭像 發表于 07-16 17:47 ?3530次閱讀
    DDR<b class='flag-5'>5</b>內存條上的<b class='flag-5'>時鐘</b>走線

    AIGC遇上ChatGPT,互聯網公司的創意設計師,還能做什么?

    隨著科技的日新月異,AIGC(人工智能生成內容)和ChatGPT等AI技術的涌現,為互聯網公司的創意設計師們描繪了一幅充滿挑戰與機遇的新圖景。在這個數字化、智能化的新時代,創意設計師們不僅要保持敏銳
    的頭像 發表于 06-25 13:32 ?494次閱讀