女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

fpga項目開發感言

潘文明 ? 來源:明德揚吳老師 ? 作者:明德揚吳老師 ? 2022-11-08 17:59 ? 次閱讀

fpga項目開發除了技術過硬之外,還需要一些合作的心態去看待項目,下面是我操刀過這么多的fpga項目外包服務的體會:

1.要和人配合。

以我們做硬件的工程師為例,測試的時候一般都需要軟件的配合,一個對硬件來說無比復雜的工作,可能在軟件工程師看來就是幾行簡單的代碼。所以要和人配合,多聽聽別人的意見,這樣必然可以產生新的know-how從而加快測試和開發的速度,退一步講,至少沒有壞處。

2.測試還是要別人來做。

開發者看待自己的產品有如看待自己,大多是沒有勇氣去發現缺點的。一是源自自尊心,二是為了避免額外的工作。所以就算有問題,如果不嚴重就藏著掖著。但是這對項目來說是不行的,所以測試,verification,一定要旁人來做。

3.多點時間思考。

出現問題后,不要急著修改。要思考推測可能的原因,想清楚后把這些可能的原因都用debug pin或者chipscope引出來。


4.注意復用已有的debug pin。

很多時候,在測試過程中產生了一大堆測試信號,但是時間一長就忘了復用。實際上,當一個問題產生的時候,通過反復觀察已有的debug-pin或許足以發現問題根源,而無需再引出新的pin,并浪費時間去綜合和PAR。


5.仿真加時序足矣。

數字電路時鐘同步的設計原則下,其功能通過simulation就可以驗證。simulation的結果和PAR后產生的FPGA-image完全等價。當然FPGA也要遵循同樣的設計原則:即時鐘同步。所以對于PAR的結果首先就要確保其時鐘同步的特性。體現為寄存器之間的path必須在一個時鐘周期內完成。(當然有其他約束的例外。)同時要滿足FPGA器件的setup和hold要求。一旦出現timing-error必須通過各種途徑消除error,因為error的存在,意味著時鐘同步的大前提已經被破壞,這時,simulation取得的結果和FPGA是不等價的,繼續測試也毫無意義了。

6.注意不可控的接口部分。

FPGA內部的寄存器之間的timing完全可以通過PAR報告來確認是否有問題。但是和外界的接口部分卻充滿了疑問。我們一般通過假定的input-delay和output-delay來對接口部分進行約束。由于從一開始就施加的是假定的delay,所以即使沒有timing-error,其結果也存在諸多疑問。以我正在進行的測試為例,模塊內部loopback測試完全正常,但是一過cable,傳到對方FPGA,則馬上產生很多誤碼。由于simulation沒有問題,所以必然是我們的某個假定出現了問題,尤其是時鐘同步的假定會得不到滿足。這時候,就要想盡一切辦法,使接口也滿足假定的條件,或者調整設計,將不理想的接口adapting成理想的接口。


7.向直接上司匯報情況,尋求各種可能的許可。

懶得向直接上司匯報情況時,萬一出現進度或者結果不符,所有責任都需要本人承擔。如果提前向上司匯報情況并取得許可,則一切后果都在可控范圍內。比如,工作繁忙時又被派給新的任務,則不能一味逆來順受。應該向上司說明困難,并提前想好一個可行的解決方案供上司參考。


8.外部接口是最大障礙。

如前所述,FPGA內部如果timing沒有問題的話,一般和仿真結果是一致的,問題是外部的接口,包括cable連線等,不在我們確切控制的范圍內,比如其延時特性在40Mhz下仍然正常,但是在80Mhz時可能出現不可預料的情況。所以應該盡量使用經過驗證的"cable--frequency"組合。或者通過設備測量并確認外部接口的延時特性。這樣可以進行有針對性的調整。我最近的教訓就是花了整整一個月調整并測試內部的結構,但是仍然失敗。結果發現由于cable的問題,80Mhz的信號(數據+使能+others)無法正常并行傳輸。如果換成40Mhz的信號就通過了。

9.綜合PR后的結果要和代碼等價。

前面提到仿真加時序足矣,這里面的前提是PR的結果和原始代碼要等價。為了確認這一點,就要把握syn和pr過程中的所有warning以及error,warning的內容不是完全可以忽略的。要特別關注綜合報表中的以下內容:unused ports, removal of redundant logic, latch inference,simulation mismatch等等。在報表中輸入關鍵字查找即可。

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21958

    瀏覽量

    614057
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    FPGA開發任務

    我想請人幫我開發一款基于FPGA的產品,把我寫好MATLAB代碼固化在FPGA中,實現算法加速和加密功能。有興趣的聯系我
    發表于 03-15 10:19

    【國產FPGA入學必備】刀劍在鞘,兵器先藏 | 盤古676系列國產FPGA開發

    項目開發,對于初次入門國產FPGA或者考慮國產FPGA器件替換的來說非常友好,資料配的特別齊,學習形式豐富,就怕你不學...... 為更好地服務廣大
    發表于 02-20 15:38

    發布|CAE1200+FPGA開發

    奇歷士聯合IDH晶立達推出的CAE1200+FPGA開發板(型號:sICGW5A25A01)是一款高性能、多功能的開發平臺,集成了高精度數據采集和靈活的FPGA處理能力,適用于工業通信
    的頭像 發表于 02-19 11:50 ?517次閱讀
    發布|CAE1200+<b class='flag-5'>FPGA</b><b class='flag-5'>開發</b>板

    測試與測量 | 基于瑞蘇盈科FPGA開發的數據記錄器:高效靈活!

    作為基礎,那么額外的硬件設計通常會簡化為開發一個復雜度低、組件數量少的簡單基板。這種方法大大降低了項目風險、開發時間和成本。解決方案所有這些都促使客戶委托Encl
    的頭像 發表于 02-17 08:47 ?451次閱讀
    測試與測量 | 基于瑞蘇盈科<b class='flag-5'>FPGA</b><b class='flag-5'>開發</b>的數據記錄器:高效靈活!

    用MATLAB或者C語言開發FPGA有什么問題嗎

    最近有個項目領導要求用MATLAB開發FPGA,有大佬用MATLAB或者C語言開發FPGA的嗎,有沒有什么問題,需要注意什么問題嗎
    發表于 01-26 09:57

    使用IP核和開源庫減少FPGA設計周期

    FPGA 開發的目標是按時、按質交付項目。 然而,這一目標說起來簡單,實現起來老費勁了。根據業內最廣泛的調查之一,西門子威爾遜集團 2022 年的調查(https
    的頭像 發表于 01-15 10:47 ?564次閱讀
    使用IP核和開源庫減少<b class='flag-5'>FPGA</b>設計周期

    正點原子fpga開發指南

    定制硬件加速的應用。 1. 開發環境搭建 1.1 安裝Xilinx Vivado Vivado是Xilinx提供的綜合設計環境,用于設計、仿真和調試FPGA項目。從Xilinx官網下載并安裝最新版
    的頭像 發表于 11-13 09:35 ?1854次閱讀

    正點原子fpga開發板不同型號

    正點原子作為國內領先的FPGA開發板供應商,其產品線覆蓋了從入門級到高端應用的各個領域。這些開發板不僅適用于學術研究,還廣泛應用于工業控制、通信、圖像處理等多個領域。 1. 入門級開發
    的頭像 發表于 11-13 09:30 ?3186次閱讀

    ARM開發板與FPGA的結合應用

    一、引言 ARM開發板是一種基于ARM架構的嵌入式開發平臺,具有高性能、低功耗的特點。FPGA是一種可編程的數字電路,可以根據需要配置不同的邏輯功能。將ARM開發板與
    的頭像 發表于 11-05 11:42 ?1352次閱讀

    什么~FPGA可以自行二次開發了?

    什么!FPGA可以自行二次開發了? 目前市場上的標準采集卡通常不支持用戶自行開發FPGA。但因為應用環境的需要,不僅僅只需要單一的數據采集流程,往往還需要在其中嵌入更復雜的運行和分析邏
    的頭像 發表于 10-14 15:47 ?531次閱讀
    什么~<b class='flag-5'>FPGA</b>可以自行二次<b class='flag-5'>開發</b>了?

    萊迪思Propel工具套件加速FPGA應用開發

    許多嵌入式系統的開發者都對使用基于FPGA的SoC系統感興趣,但是基于傳統HDL硬件描述語言的FPGA開發工具和復雜流程往往會令他們望而卻步。為了解決這一問題,萊迪思的Propel工具
    的頭像 發表于 08-30 17:23 ?1287次閱讀

    數量有限:6款“入門+項目進階”開發板限時特惠!30余套項目案例免費領!

    ?華清遠見研發中心,面向個人學習、學生畢設、高校教學,精心打造六款“入門+項目進階”開發板。這六款開發板,面向嵌入式、物聯網方向的學習,均配套了豐富的學習資料及綜合項目實戰案例。后臺私
    的頭像 發表于 08-20 14:17 ?618次閱讀
    數量有限:6款“入門+<b class='flag-5'>項目</b>進階”<b class='flag-5'>開發</b>板限時特惠!30余套<b class='flag-5'>項目</b>案例免費領!

    種草一塊國產FPGA開發板,PGL22G開發板,高性價比,輕松掌握國產FPGA

    本帖最后由 jf_25420317 于 2024-7-31 17:59 編輯 盤古22K開發板是基于紫光同創Logos系列PGL22G芯片設計的一款FPGA開發板,全面實現國產化方案,板載
    發表于 07-31 17:11

    FPGA開發工具

    學習開發FPGA,需要預先準備好的工具嗎?比如示波器‘邏輯分析儀之類的。畢竟側重于硬件方面的處理。不知道和單片機開發有多少不同,和需要注意的地方。
    發表于 07-29 22:04

    FPGA的學習筆記---FPGA開發流程

    與通常的單片機應用開發不同,FPGA有自己的開發流程。但具體上怎樣操作,作為初學者,沒有一點經驗。網站獎勵的清華FPGA需要的開發軟件,到目
    發表于 06-23 14:47