女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技收購FishTail公司實現進展來管理設計約束解決方案

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2022-10-18 10:33 ? 次閱讀

為了增強數字設計約束收斂流程,新思科技于2022年9月16日收購了總部位于美國俄勒岡州的黃金時序約束(SDC)公司FishTail Design Automation。完成收購后,新思科技現在可以在數字設計系列產品中提供統一的一站式約束生成、驗證、管理和簽核解決方案。

時序約束變得日益復雜,這在功耗、性能和面積(PPA)、設計收斂時間(當約束未得到滿足時)以及整體上市時間方面都會影響結果質量。作為新思科技的長期合作伙伴,FishTail Design Automation為從RTL到簽核的端到端約束生成和驗證(以誤報最小的方式驗證約束)提供了市場領先的解決方案。FishTail的各項技術可以繼續單獨使用,同時也將緊密集成到新思科技的數字設計流程當中。

近日,新思科技芯片實現事業部工程高級副總裁Jacob Avidan接受采訪,詳細探討了本次收購將如何更好地融合約束技術,以及開發者將如何從中受益。

問:首先了解下收購背景,為什么管理時序約束變得越來越困難?

答:芯片設計越來越復雜,在時序等領域提供準確的物理約束這一需求也變得越發迫切。時序受到許多外部因素的影響,比如與其他模塊的集成、版圖規劃和布線等。時序約束需要通過設計流程來妥善管理,它們會經歷多次迭代,并以能夠保留設計意圖的方式傳遞到下一階段,所以準確性非常重要。當下,由于時鐘和小芯片(chiplet)數量不斷增加,分層約束也越復雜,如果設計團隊還必須要對來自不同供應商提供的不同工具做好交接管理,隨之而來的挑戰也可想而知。

問:FishTail有什么過人之處嗎?

答:FishTail的解決方案支持時鐘約束與時序異常生成、形式化約束驗證和交互式調試,以及檢查、映射、升級、降級和等效性驗證。該公司的SDC生成解決方案能夠讀取設計的RTL,并生成設計的時鐘定義、I/O延遲、時鐘組、時鐘檢測和時序異常。

FishTail的SDC驗證流程能夠讀取設計的RTL描述,以及門級或RTL級Tcl約束,然后將約束映射到設計,并標記出語法和約束應用問題,同時會對約束進行形式化驗證。SDC驗證技術讓開發者無需進行門級仿真

問:此次收購對新思科技有哪些好處呢?

答:通過此次收購,新思科技將為客戶提供從RTL到門級時序約束處理的一站式統一解決方案,從而為客戶提供從驗證到實施再到簽核的出色的約束收斂流程。而當今市場上的許多流程都各自為政,需要多種EDA工具和電子表格的方法。以后,新思科技將更好地幫助客戶解決因時序約束處理變得愈加復雜而面臨的巨大生產力和PPA挑戰。新思科技一直努力在Fusion Compiler RTL-to-GDSII設計產品中融合綜合、布局布線和簽核技術,而將RTL級和門級時序約束管理整合到一個統一的的支柱方案,用于時序約束。

未來,新思科技還計劃推出更多的性能優化解決方案,并繼續擴充現有功能。此外,新思科技的全球技術支持團隊將擴大規模,以便更好地與客戶合作,幫助客戶優化約束處理。

問:統一的約束處理解決方案對設計團隊有何好處?

答:通過在設計流程早期自動生成和驗證黃金時序約束,開發者將改善芯片設計流程。開發者們將通過已被證明是正確的完整約束來推動芯片實現過程,并在實現過程中對約束進行管理。因此,芯片的時序、面積和功耗都將得到改進,同時芯片實現的時間會縮短,后端時序收斂迭代也會大幅減少。此外,通過使用專有形式化引擎證明設計約束的正確性,開發者可以降低因時序異常錯誤而導致芯片設計失敗的風險。

問:新收購的時序約束技術將如何融入新思科技的數字設計流程中?

答:FishTail的方案是通過在設計流程初期自動生成和驗證黃金時序約束來改進芯片設計流程。借助FishTail的技術,我們可以利用自動化功能對復雜的RTL或門級設計進行抽象處理,以提取設計的行為和結構,只保留執行任務所需的信息。因此,我們的解決方案一夜之間就能生成并驗證數百萬門級設計中的時序異常,同時提供出色的結果質量(即沒有誤報)。

我們通過此次收購實現了一種可隨芯片實現進展來管理設計約束的解決方案。這些功能與新思科技PrimeTime套件和Fusion Compiler RTL-to-GDSII解決方案形成了互補,其中前者為時序、信號完整性、功耗和變異感知分析提供了一種可靠的黃金簽核解決方案,而后者與新思科技Design CompilerNXT RTL綜合解決方案一起實現了高度融合的全流程數字化實現。Design Compiler NXT解決方案提供了快速、高效的優化引擎、云就緒(cloud- ready)分布式綜合,以及一種高精度的RC估算方法。客戶將能夠在我們的約束處理環境中完成各種約束處理工作,避免市場上常見的繁瑣、易出錯的多工具手動流程。

總而言之,新思科技將通過更強大的前端、實現和簽核流程,繼續幫助我們的客戶成功設計出芯片。

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • eda
    eda
    +關注

    關注

    71

    文章

    2892

    瀏覽量

    176485
  • 新思科技
    +關注

    關注

    5

    文章

    854

    瀏覽量

    51219
  • 時序約束
    +關注

    關注

    1

    文章

    118

    瀏覽量

    13623

原文標題:FishTail加入新思科技數字設計群聊,助力開發者提升設計效率億點點

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    思科技攜手臺積公司開啟埃米級設計時代

    思科技近日宣布持續深化與臺積公司的合作,為臺積公司的先進工藝和先進封裝技術提供可靠的EDA和IP解決方案,加速AI芯片設計和多芯片設計創新。
    的頭像 發表于 05-27 17:00 ?421次閱讀

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發商

    精彩看點 此次收購將幫助系統級芯片 (SoC) 設計人員通過經市場檢驗的時序約束管理能力加速設計,并提高功能約束和結構
    的頭像 發表于 05-20 19:04 ?601次閱讀
    西門子再<b class='flag-5'>收購</b>EDA<b class='flag-5'>公司</b>  西門子宣布<b class='flag-5'>收購</b>Excellicon<b class='flag-5'>公司</b>  時序<b class='flag-5'>約束</b>工具開發商

    PCB Layout 約束管理,助力優化設計

    本文重點PCBlayout約束管理在設計中的重要性Layout約束有助避免一些設計問題設計中可以使用的不同約束在PCB設計規則和約束
    的頭像 發表于 05-16 13:02 ?239次閱讀
    PCB Layout <b class='flag-5'>約束</b><b class='flag-5'>管理</b>,助力優化設計

    西門子收購DownStream Technologies,強化PCB設計解決方案

    此次收購進一步擴展西門子面向中小型企業(SMB)的 PCB 設計解決方案實現從設計到制造準備階段的廣泛支持。
    的頭像 發表于 04-15 16:30 ?400次閱讀
    西門子<b class='flag-5'>收購</b>DownStream Technologies,強化PCB設計<b class='flag-5'>解決方案</b>

    智能倉儲管理解決方案NRF5832

    管理模式,實現了出入庫管理遠程控制,充分節省了人力資源與生產成本。 應用場景: 1、倉庫管理升級:該解決方案可用于傳統倉庫設施的智能化升級,
    發表于 04-10 14:10

    思科技亮相英偉達GTC 2025大會

    為了實現這一速度提升,新思科技在GTC全球AI大會上宣布,正在使用英偉達 CUDA-X庫優化其下一代半導體開發解決方案公司還在擴大對英偉達Grace CPU架構的支持,并將在2025
    的頭像 發表于 03-19 17:53 ?702次閱讀

    思科技與Vector達成戰略合作

    近日,新思科技和Vector宣布建立戰略合作關系,攜手加速汽車行業向軟件定義汽車(SDV)轉型。該合作將提供集成了Vector軟件工廠的專業經驗和新思科技電子數字孿生領先技術的預集成解決方案,賦能汽車
    的頭像 發表于 03-12 17:26 ?593次閱讀

    思科收購Ansys獲歐委會初步批準

    近日,全球領先的EDA(電子設計自動化)軟件巨頭新思科技正式就歐盟委員會(歐委會)對其擬議收購Ansys交易的初步批準發表了聲明。 新思科技在聲明中表示:“我們非常高興能夠迎來這一重要的里程碑
    的頭像 發表于 01-13 14:38 ?415次閱讀

    歐盟或將批準新思科收購Ansys

    VMware以來,科技界最大的一宗交易。 新思科技在宣布對Ansys的收購計劃時,已明確表示將出售其光學解決方案集團,以減輕市場對其壟斷的擔憂。此外,新思科技還積極響應歐盟委員會的建議
    的頭像 發表于 12-26 14:27 ?484次閱讀

    智慧照明:實現“車燈亮,車走燈滅”的高效路燈解決方案

    智慧照明:實現“車燈亮,車走燈滅”的高效路燈解決方案
    的頭像 發表于 10-28 11:48 ?879次閱讀
    智慧照明:<b class='flag-5'>實現</b>“車<b class='flag-5'>來</b>燈亮,車走燈滅”的高效路燈<b class='flag-5'>解決方案</b>

    從Rally到Atlassian Cloud:思科Cisco實現云遷移的技術挑戰與解決方案

    面對工具激增導致的信息孤島和高額成本問題,科技巨頭思科(Cisco)通過采用AtlassianCloud實現高效轉型。遷移后,思科通過AtlassianCloud的Confluence、Trello
    的頭像 發表于 10-08 14:27 ?358次閱讀
    從Rally到Atlassian Cloud:<b class='flag-5'>思科</b>Cisco<b class='flag-5'>實現</b>云遷移的技術挑戰與<b class='flag-5'>解決方案</b>

    思科技攜手英特爾推出可量產Multi-Die芯片設計解決方案

    提供了一個統一的協同設計與分析解決方案,通過新思科技3DIC Compiler加速從芯片到系統的各個階段的多裸晶芯片設計的探索和開發。此外,新思科技3DSO.ai與新思科技3DIC C
    的頭像 發表于 07-16 09:42 ?867次閱讀

    思科技推出業界首款PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬億參數領域的芯片設計 新思科技推出業界首款完整的PCIe 7.0 IP解決
    的頭像 發表于 06-29 15:13 ?939次閱讀

    思科技發布PCIe 7.0 IP解決方案,賦能AI與HPC前沿設計

    在全球芯片設計領域,新思科技(Synopsys)再次展現了其技術領先的實力。近日,公司宣布推出業界首款完整的PCIe 7.0 IP解決方案,這一重大創新為芯片制造商在處理計算密集型AI工作負載時提供了前所未有的帶寬和延遲優化能力
    的頭像 發表于 06-25 10:12 ?859次閱讀

    思科技推出業界首款PCIe 7.0 IP解決方案

    解決方案,可在x16配置中實現高達512 GB/s雙向安全數據傳輸,從而緩解AI工作負載的數據瓶頸。新思科技在2024年6月12日至13日在圣克拉拉舉辦的PCI-SIG DevCon大會上展示了這項全球首創技術。
    的頭像 發表于 06-25 09:46 ?752次閱讀