女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯片設計之PLD靜態時序分析

倩倩 ? 來源:《IC設計與方法》 ? 作者:《IC設計與方法》 ? 2022-08-19 17:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

靜態時序分析在電路設計中的作用重要。

如果電路出現建立時間(根據網絡資料理解:為將信號穩定建立,數據輸入端信號保持穩定的最短時間)錯誤,電路工作速度變慢。

如果電路出現保持時間(根據網絡資料理解:為使傳遞信號正確,輸入信號保持穩定的最短時間,若保持時間錯誤,正確的輸入信號會被其他輸入信號覆蓋或不能按時傳輸到對應位置,導致輸入信號錯誤)錯誤,電路可能不能正常工作。

一個芯片電路通常包含四種類型的時序路徑:

(1)從芯片內部的源D觸發器(發送數據的觸發器)開始,經過一系列數據云圖(一系列組合邏輯電路),送達到芯片內部的目標D觸發器的數據端。

(2)輸入路徑,從芯片的輸入端,經過一系列數據云圖,送達到芯片內部的D觸發器。

(3)輸出路徑,芯片內部的D觸發器,經過一系列數據云圖,送達到芯片的輸出端。

(4)信號從芯片輸入端經過一系列組合邏輯電路達到芯片輸出端,時鐘信號對其不產生影響。

所有的時序分析均基于以上四種時序路徑分析。歸納以上四種路徑,所有的輸入信號均來源于芯片輸入端和時鐘輸入,所有的輸出信號都輸出到芯片輸出端或下一個時序器件的輸入端。

79074392-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設計與方法》

Quarus Ⅱ工具(PLD設計工具,PLD是可編程器件,一種芯片的設計方式)有兩種方式進行靜態時序分析。

一種是自動化的方式,點擊編譯按鈕,Quarus Ⅱ工具會自動完成包括靜態時序分析、布局布線等工作。

另一種是手動的方式,在大型設計中,設計人員一般會采用手動方式進行靜態時序分析。手動分析方式既可以通過菜單操作(個人理解:通過鼠標點擊和鍵盤輸入)進行分析,也可以采用Tcl腳本(工具控制語言,個人理解運用代碼控制)進行約束和分析。

下圖藍框內為時序分析結果,需要關注的分析結果包括:時序分析約束的設置、芯片報告的總結、內部時鐘率分析(芯片建立時間和保持時間的報告)、輸入路徑的建立時間和保持時間的報告、輸出的TCO(時鐘輸出延遲)報告、組合邏輯路徑延時報告。

7936e41c-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設計與方法》

下圖是時鐘周期(Clock Period)的描述。

信號從源觸發器(圖中標有tco的黃色小矩形)輸出到目標觸發器(圖中標有tsu的黃色小矩形)需經過內部組合電路B(圖中標有B的圓形),經過內部組合電路B會產生延時。

時鐘信號傳遞到源觸發器會產生延時C,傳遞到目標觸發器會產生延時E。因為傳遞到源觸發器和目標觸發器的路徑不同,所以C和E不一定相同。

時鐘信號到達觸發器時,數據會經過tco(Clock to Out)的延時,再經過路徑B(Data Delay)的延時,同時目標觸發器需要tsu(Setup Time)的延時達到穩定。

除上述三個延時外,還需考慮時鐘信號傳遞到觸發器的延時。若E的延時大于C的延時,數據傳輸時間余量增多,其他條件不變,時鐘周期(Clock Period)可以縮短。若C的延時大于E的延時,數據傳輸時間余量減少,其他條件不變,時鐘周期(Clock Period)需要增加。

綜上,時鐘周期的描述公式如下圖黃色矩形內的公式所示。芯片工作的最高頻率為時鐘周期的倒數。

7a4077ce-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學堂在線《IC設計與方法》

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路設計
    +關注

    關注

    6705

    文章

    2540

    瀏覽量

    214638
  • 觸發器
    +關注

    關注

    14

    文章

    2039

    瀏覽量

    62135
  • 時序
    +關注

    關注

    5

    文章

    397

    瀏覽量

    37946

原文標題:芯片設計相關介紹(31)——PLD靜態時序分析

文章出處:【微信號:行業學習與研究,微信公眾號:行業學習與研究】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPGA時序約束設置時鐘組

    Vivado中時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束中設置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發表于 04-23 09:50 ?460次閱讀
    FPGA<b class='flag-5'>時序</b>約束<b class='flag-5'>之</b>設置時鐘組

    集成電路設計中靜態時序分析介紹

    本文介紹了集成電路設計中靜態時序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優勢和局限性。 ?
    的頭像 發表于 02-19 09:46 ?615次閱讀

    ADC的靜態指標有專用的分析工具嗎?

    請問:ADC的靜態指標有專用的分析工具嗎?該指標很少在評估ADC指標時使用,是否該指標不重要,應用中什么情況下需要評估該指標? 另外ADC的SNR = 6.02*N + 1.76 +10*log10(fs/2BW) 當被采樣信號為單音時 該BW為多少?
    發表于 02-08 08:13

    什么是PLD的定義和應用 PLD與FPGA的區別和聯系

    PLD的定義和應用 一、PLD的定義 PLD(Programmable Logic Device)即可編程邏輯器件,是一種能夠根據用戶的需求和設計規格,通過內部的可編程連接和邏輯門陣列,靈活地組合
    的頭像 發表于 02-01 10:35 ?3786次閱讀

    如何快速入門PLD電路設計

    1. 理解PLD的基本概念 PLD的定義 :PLD是一種可以通過編程來配置的集成電路,用于實現特定的數字邏輯功能。 PLD的類型 :包括FPGA(Field-Programmable
    的頭像 發表于 01-20 09:48 ?886次閱讀

    PLD設計流程的詳細步驟

    PLD(Programmable Logic Device,可編程邏輯器件)設計流程是指從設計概念到最終實現的一系列步驟,用于創建和驗證可編程邏輯器件的功能。 1. 需求分析(Requirement
    的頭像 發表于 01-20 09:46 ?1072次閱讀

    PLD的優勢與劣勢分析

    PLD的優勢 1. 環境可持續性 減少環境影響 :PLD考慮產品在其整個生命周期中對環境的影響,從原材料的選擇到產品的最終處置。 資源節約 :通過優化設計,減少材料使用和能源消耗,降低生產成本,同時
    的頭像 發表于 01-20 09:43 ?864次閱讀

    PLD在嵌入式系統中的應用實例

    ,如快速開發周期、低功耗和高度集成,被廣泛應用于各種嵌入式應用中。 一、PLD的基本概念 PLD是一種可以通過電子方式重新編程的集成電路,它允許設計者在沒有制造新芯片的情況下,通過軟件工具來改變其邏輯功能。
    的頭像 發表于 01-20 09:42 ?797次閱讀

    如何選擇合適的PLD型號

    在選擇合適的PLD(可編程邏輯器件)型號時,需要考慮多個因素,以確保所選器件能夠滿足應用需求并具有成本效益。以下是一些關鍵的步驟和考慮因素: 一、明確應用需求 功能需求 :確定PLD需要實現的具體
    的頭像 發表于 01-20 09:40 ?509次閱讀

    PLD芯片的工作原理解析

    在現代電子設計領域,PLD芯片因其靈活性和可編程性而備受青睞。 1. PLD芯片概述 PLD芯片
    的頭像 發表于 01-20 09:36 ?859次閱讀

    高通量生物分析技術微流控芯片

    高通量生物分析技術是指同時對一個樣品中的多個指標或者對多個樣品中的一個指標同步進行并行分析,以在最短的時間內獲得最多的生物信息的新型分析技術。微流控芯片是高通量生物
    的頭像 發表于 11-14 15:50 ?709次閱讀

    TPS65950實時時鐘時序補償分析

    電子發燒友網站提供《TPS65950實時時鐘時序補償分析.pdf》資料免費下載
    發表于 10-29 10:01 ?0次下載
    TPS65950實時時鐘<b class='flag-5'>時序</b>補償<b class='flag-5'>分析</b>

    使用IBIS模型進行時序分析

    電子發燒友網站提供《使用IBIS模型進行時序分析.pdf》資料免費下載
    發表于 10-21 10:00 ?1次下載
    使用IBIS模型進行<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    時序邏輯電路故障分析

    時序邏輯電路的主要故障分析是一個復雜而重要的課題,它涉及電路的穩定性、可靠性以及整體性能。以下是對時序邏輯電路主要故障的全面分析,旨在幫助理解和解決這些故障。
    的頭像 發表于 08-29 11:13 ?1858次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發表于 08-06 11:40 ?1401次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b>約束