女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

復雜的芯片設計驗證環境

廖阿朋 ? 來源:北美應用工程總監 ? 作者:SmartDV ? 2022-07-26 15:48 ? 次閱讀

雖然滿足所有功能規范的工作設備是芯片設計項目組的首要目標,但許多設計人員醒來時滿頭大汗,擔心芯片到貨時會死機。無論使用多少覆蓋率或使用多少驗證工具,一個或多個錯誤都可能漏網。

這種高壓、苛刻的工程環境需要三個獨立的基于技術的功能級驗證工具,以保證芯片功能無缺陷且高度可靠。驗證和測試覆蓋率的重疊似乎過多。許多睡眠不足的設計師認為額外的努力是值得的。

三個功能級驗證步驟——功能驗證、功能測試和內置自測 (BIST)——每一個都提供了對芯片設計的信心。將它們結合起來可以使芯片按照預期的功能規格工作的信心增加三倍。

功能驗證是最耗費資源的步驟,因為它使用了大量可用的 EDA 工具和大量預算用于驗證的時間。功能驗證必須包括功能覆蓋和代碼覆蓋。兩者處理驗證問題的方式不同,對于確保全面驗證是必要的。

功能覆蓋回答了這個問題:設計的功能行為是否符合芯片應該做的規范?有必要根據規范測試設備的行為。還不夠,因為預期的功能行為幾乎不能說明遇到意外狀態或輸入時會發生什么。

這是代碼覆蓋關注設計結構(代碼)而不是設計規范的地方,并且可以發現功能規范中未考慮的行為。例如,可能存在在正常操作中從未預期存在的狀態或輸入。如果確實發生了這種意想不到的狀態或輸入,會發生什么?芯片如何響應?芯片可能會表現出從未預料到的行為。

通過相互補充,功能覆蓋率和代碼覆蓋率量化了功能驗證,并有助于將設計帶到下一個綜合、流片和最終硅片的連續步驟。實現功能和代碼覆蓋閉合的功能驗證會清除設計的大部分或所有功能錯誤。當然,最終目標不是設計,而是基于設計制造的芯片。

芯片制造完成后,功能測試和 BIST 用于清除由于制造缺陷或制造過程中其他問題引起的任何錯誤。根據每個測試設計實施的內容,BIST 計劃確定測試與執行功能測試的任何重疊,以確保所有制造的晶體管和導線無缺陷。包括 BIST 在內的深思熟慮的測試策略可以減少測試儀的時間,降低制造測試的時間和成本,并測試使用外部測試方法難以設置的芯片關鍵內部區域。BIST 的第二個主要優點是它可以在設備的生命周期內隨時部署使用,這是某些應用程序的必要策略。

使用嵌入式 FPGA 可以簡化功能設備測試,因為 FPGA 是一個預先驗證的組件,可以保證按照編程的方式運行,從而最大限度地減少測試。雖然 FPGA 中的 BIST 實施會帶來面積和性能開銷,但使用它具有很大的好處,包括更好的測試以及一旦將設備安裝到系統中就可以對其進行測試。

需要一種將功能設計驗證與綜合功能測試策略相結合的包容性驗證策略,以降低設備到達時死機的可能性。

審核編輯:彭靜
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片設計
    +關注

    關注

    15

    文章

    1059

    瀏覽量

    55440
  • eda
    eda
    +關注

    關注

    71

    文章

    2869

    瀏覽量

    176287
  • 代碼
    +關注

    關注

    30

    文章

    4886

    瀏覽量

    70204
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    新思科技VSO.ai如何顛覆芯片驗證

    隨著片上系統(SoC)復雜性不斷增加,IP的復雜性與驗證難度以及用于驗證的VIP的開發要求也日益提高。不斷發展的協議標準要求為IP和VIP提供動態測試套件,并滿足規定的功能和代碼覆蓋率
    的頭像 發表于 05-21 14:49 ?208次閱讀
    新思科技VSO.ai如何顛覆<b class='flag-5'>芯片</b><b class='flag-5'>驗證</b>

    新思科技硬件加速驗證技術日即將來襲

    在AI、HPC、智能汽車高速迭代的驅動下,全球半導體行業正面臨千億門級芯片設計復雜度與上億行代碼級系統驗證的雙重壓力。如何加快從芯片到系統的全面驗證
    的頭像 發表于 05-08 10:09 ?262次閱讀

    CAN芯片邏輯響應驗證測試

    在CAN芯片研發階段,需要做諸多涉及通訊錯誤管理驗證的問題。在ISO-16845國際標準中,規定完善的測試標準,如錯誤幀檢測,傳輸幀相關檢測,錯誤管理邏輯驗證等,本文主要分享有效便捷的方法來完成測試
    的頭像 發表于 04-30 18:24 ?103次閱讀
    CAN<b class='flag-5'>芯片</b>邏輯響應<b class='flag-5'>驗證</b>測試

    復雜電磁環境構建與測試軟件系統

    復雜電磁環境構建與測試軟件系統
    的頭像 發表于 04-29 20:47 ?93次閱讀
    <b class='flag-5'>復雜</b>電磁<b class='flag-5'>環境</b>構建與測試軟件系統

    電磁環境仿真與驗證系統軟件

    電磁環境仿真與驗證系統軟件
    的頭像 發表于 04-29 16:59 ?139次閱讀
    電磁<b class='flag-5'>環境</b>仿真與<b class='flag-5'>驗證</b>系統軟件

    概倫電子芯片封裝連接性驗證工具PadInspector介紹

    當今時代人們對產品性能要求越來越高,SoC設計也隨之變得越來越復雜,由此導致SoC內模塊數量呈指數級增長。不同于傳統設計方法,芯片封裝設計中的l/O pad配置規劃和封裝連接性驗證流程需更早完成,這逐漸成為影響SoC上市時間的關
    的頭像 發表于 04-22 09:59 ?189次閱讀
    概倫電子<b class='flag-5'>芯片</b>封裝連接性<b class='flag-5'>驗證</b>工具PadInspector介紹

    電機控制器EMC試驗測試整改:如何應對復雜電磁環境

    南柯電子|電機控制器EMC試驗測試整改:如何應對復雜電磁環境
    的頭像 發表于 04-01 11:46 ?306次閱讀
    電機控制器EMC試驗測試整改:如何應對<b class='flag-5'>復雜</b>電磁<b class='flag-5'>環境</b>

    無人機可靠性保障:高低溫濕熱試驗箱如何破解復雜環境測試難題

    高低溫濕熱試驗箱作為模擬復雜環境的關鍵設備,在無人機的可靠性保障中扮演著不可或缺的角色。從設計驗證到生產檢測,再到維護評估,高低溫濕熱試驗箱為無人機在各種復雜
    的頭像 發表于 02-22 17:40 ?303次閱讀
    無人機可靠性保障:高低溫濕熱試驗箱如何破解<b class='flag-5'>復雜</b><b class='flag-5'>環境</b>測試難題

    新思科技推出基于AMD芯片的新一代原型驗證系統

    近日,新思科技宣布推出全新基于AMD Versal? Premium VP1902自適應系統級芯片(SoC)的HAPS?原型驗證系統,以此進一步升級其硬件輔助驗證(HAV)產品組合。 此次推出的全新
    的頭像 發表于 02-19 17:12 ?570次閱讀

    芯片設計復雜度劇增,紫光芯片云 3.0 助力企業搭建專業設計環境

    。 ? 實際上,國內中小IC設計企業居多,而如今他們面臨更加復雜的設計需求。隨著芯片制程和規模要求不斷提高,芯片設計環境所需資源越來越大,設計環境
    的頭像 發表于 12-26 17:04 ?1280次閱讀
    <b class='flag-5'>芯片</b>設計<b class='flag-5'>復雜</b>度劇增,紫光<b class='flag-5'>芯片</b>云 3.0 助力企業搭建專業設計<b class='flag-5'>環境</b>

    英諾達發布全新靜態驗證產品,提升芯片設計效率

    英諾達(成都)電子科技有限公司近日正式推出了兩款全新的靜態驗證EDA工具——EnAltius?CDC跨域檢查工具和Lint RTL代碼檢查工具。這兩款產品的發布,標志著英諾達在芯片設計工具領域邁出
    的頭像 發表于 12-24 16:53 ?685次閱讀

    解鎖SoC “調試”挑戰,開啟高效原型驗證之路

    引言由于芯片設計復雜度的提升、集成規模的擴大,以及產品上市時間要求的縮短,使得設計驗證變得更加困難。特別是在多FPGA環境中,設計調試和驗證
    的頭像 發表于 10-09 08:04 ?1011次閱讀
    解鎖SoC “調試”挑戰,開啟高效原型<b class='flag-5'>驗證</b>之路

    芯啟源助力復雜數字芯片設計與驗證

    全球頂尖電子設計自動化盛會DAC 2024在舊金山成功落下帷幕。作為國內領先的數字前端驗證工具供應商,芯啟源攜旗下MimicPro系列產品及解決方案再度亮相,不僅受到來自全球頭部IC設計企業的工程開發人員的一致好評,更代表著國產EDA硬核技術在世界舞臺亮相從而引起廣泛關注。
    的頭像 發表于 08-26 15:40 ?786次閱讀

    芯片設計流片、驗證、成本的那些事

    前言我們聊聊芯片設計、流片、驗證、制造、成本的那些事;流片對于芯片設計來說就是參加一次大考。流片的重要性就在于能夠檢驗芯片設計是否成功,是芯片
    的頭像 發表于 08-09 08:11 ?2723次閱讀
    <b class='flag-5'>芯片</b>設計流片、<b class='flag-5'>驗證</b>、成本的那些事

    復雜電磁環境模擬系統設計方案

    智慧華盛恒輝復雜電磁環境模擬系統的設計方案是一個綜合性的工程任務,涉及多個方面的考慮和技術實現。以下是一個基于現有技術和應用需求的設計方案概述: 智慧華盛恒輝系統目標 復雜電磁環境模擬
    的頭像 發表于 07-17 17:06 ?761次閱讀