女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

JESD204B時鐘網絡原理概述

潘文明 ? 來源:明德?lián)P吳老師 ? 作者:明德?lián)P吳老師 ? 2022-07-07 08:58 ? 次閱讀

明德?lián)P的JESD204B采集卡項目綜合上板后,可以使用上位機通過千兆網來配置AD9144和AD9516板卡,實現(xiàn)高速ad采集。最終可以在示波器和上位機上采集到設定頻率的正弦波。本文重點介紹JESD204B時鐘網絡。

一,JESD204B時鐘網絡原理概述

本文以JESD204Bsubclass1來討論時鐘的時序需要以及TI時鐘芯片方案的實現(xiàn)。任何一個串行協(xié)議都離不開幀和同步,JESD204B也不例外,也需要收發(fā)雙方有相同的幀結構,然后以一種方式來同步,即辨別起始。JESD204B是以時鐘信號的沿來辨別同步的開始,以及通過一定的握手信號使得收發(fā)雙方能夠正確識別幀的長度和邊界,因此時鐘信號及其時序關系對于JESD204B就顯得極其重要。下圖是典型的JESD204B系統(tǒng)的系統(tǒng)連接:

poYBAGLGLy2AZT1eAAK8wL07r4E509.png

Device Clock是器件工作的主時鐘,一般在數(shù)模轉換器里為其采樣時鐘或者整數(shù)倍頻的時鐘,其協(xié)議本身的幀和多幀的時鐘也是基于Device Clock.SYSREF是用于指示不同轉換器或者邏輯的Device Clock的沿,或者不同器件間Deterministic latency的參考。如下圖所示,Device Clock和SYSREF必須滿足的時序關系。

pYYBAGLGL0KATPLiAAE3t7fUGoo167.png

SYSREF的第一個上升沿要非常容易的能被Device Clock捕捉到,這樣就需要SYSREF和Device Clock滿足上圖的時序關系。通常會因為PCB的線長以及時鐘器件不同通道輸出時的Skew,會帶來一定的誤差,Device Clock的上升沿不一定正好在SYSREF的脈沖的正中間,工程上只要在一定范圍內就能保證JESD204收發(fā)正常工作。

二,明德?lián)PJESD204B項目時鐘網絡介紹

明德?lián)PJESD204B采集卡項目使用Xilinx的KC705開發(fā)板,外接的DA板卡包含ad9144芯片和ad9516時鐘芯片。

該項目由FPGA發(fā)送一個源時鐘到ad9516芯片,接著由ad9516芯片輸出4個時鐘,其中2個時鐘輸送到FPGA,另外2個時鐘輸送到ad9144芯片。具體架構如下圖:

poYBAGLGL1GALDYuAABA-RP6jyY704.png

AD9516介紹

AD9516,這是一個由ADI公司設計的14路輸出時鐘發(fā)生器,具有亞皮秒級抖動性能,還配有片內集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內VCO的調諧頻率范圍為2.55 GHz至2.95 GHz?;蛘撸部梢允褂米罡?.4 GHz的外部VCO/VCXO。

AD9516有6路(3對)LVPECL輸出,4路(2對)LVDS輸出以及8路LVCMOS(每個LVDS可以作為2路LVCMOS)輸出。每對之間共享數(shù)值為1-32的分頻數(shù)值,因此,每對LVPECL或者LVDS輸出的時鐘頻率是相同的。LVPECL輸出可達1.6GHz,LVDS輸出可達800MHz,LVCMOS可達250MHz。輸入?yún)⒖紩r鐘頻率和VCO工作頻率有如關系: Fvco=(Fref/R)*(P*B+A)

每路輸出還有單路的分頻因子(1-32)可以配置,通過參考時鐘的選擇,內部P、B、A寄存器以及每路分頻寄存器的配置,可以得到我們想要的時鐘。

以上就是關于明德?lián)PJESD204B的時鐘網絡的介紹,明德?lián)P可承接基于JESD204B的高速數(shù)據(jù)傳輸項目,若想了解更多,感興趣的同學可以留言相互討論!

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘網絡
    +關注

    關注

    0

    文章

    16

    瀏覽量

    6632
  • JESD204B
    +關注

    關注

    5

    文章

    82

    瀏覽量

    19501
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    JESD204B生存指南

    實用JESD204B來自全球數(shù)據(jù)轉換器市場份額領導 者的技術信息、提示和建議
    發(fā)表于 05-30 16:31 ?0次下載

    替代HMC7044超低噪高性能時鐘抖動消除器支持JESD204B

    1. 概述PC7044是一款高性能雙環(huán)路的整數(shù)時鐘抖動消除器,可以為具有并行或串(JESD204B型)接口的高速數(shù)據(jù)轉換器執(zhí)行參考時鐘選擇和超低噪聲頻率的生成。 PC7044具有兩個整
    發(fā)表于 05-08 15:57

    LTC6953具有11個輸出并支持JESD204B/JESD204C協(xié)議的超低抖動、4.5GHz時鐘分配器技術手冊

    LTC6953 是一款高性能、超低抖動的 JESD204B/JESD204C 時鐘分配 IC。LTC6953 的 11 個輸出可配置為最多 5 個 JESD204B/
    的頭像 發(fā)表于 04-16 14:28 ?285次閱讀
    LTC6953具有11個輸出并支持<b class='flag-5'>JESD204B</b>/<b class='flag-5'>JESD204</b>C協(xié)議的超低抖動、4.5GHz<b class='flag-5'>時鐘</b>分配器技術手冊

    AD9680 JESD204B接口的不穩(wěn)定會導致較大的電流波動,怎么解決?

    AD采集芯片為AD9680-1000,時鐘芯片為AD9528。當 AD 采樣時鐘為 500MHz 時,jesd204B (串行線速 = 5 Gbps) 穩(wěn)定。但是,當 AD 采樣時鐘
    發(fā)表于 04-15 06:43

    JESD204B使用說明

    JESD204B IP核作為接收端時,單獨使用,作為發(fā)送端時,可以單獨使用,也可以配合JESD204b phy使用。 JESD204B通常配合AD或DA使用,替代LVDS,提供更高的通訊速率,抗干擾
    的頭像 發(fā)表于 12-18 11:31 ?1375次閱讀
    <b class='flag-5'>JESD204B</b>使用說明

    調試ADS52J90板卡JESD204B接口遇到的問題求解

    我在調試TI ADS52J90板卡JESD204B接口遇到的問題: 1、目前在應用手冊中能看到LVDS的詳細說明,但是缺少關于JESD204B的相關資料,能否提供相關JESD204B的相關資料
    發(fā)表于 11-28 06:13

    使用JESD204B接口,線速率怎么計算?

    使用JESD204B接口,線速率怎么計算?在文檔表9-2中線速率等于 fLINERATE=fs*R,如果我選擇雙通道設備,采樣時鐘fs為500MHz,在表8-17,中選擇模式0,N&
    發(fā)表于 11-18 07:10

    使用JESD204B如何對數(shù)據(jù)進行組幀?

    在使用JESD204B協(xié)議時,當L=8時,如果時雙通道數(shù)據(jù),如何對數(shù)據(jù)進行組幀?是直接使用前8通道嗎
    發(fā)表于 11-14 07:51

    如何配置LMK04828時鐘芯片生成JESD204b需要的時鐘?

    你好!在使用ADS54J42EVM的過程中,我需要采用產品通過JESD204b以L=4, F=4, K=16和6.25G的線速率與FPGA通信,這需要ADS54J42EVM產生156.25Mhz
    發(fā)表于 11-14 07:12

    ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化

    電子發(fā)燒友網站提供《ADC16DX370 JESD204B串行鏈路的均衡優(yōu)化.pdf》資料免費下載
    發(fā)表于 10-09 08:31 ?1次下載
    ADC16DX370 <b class='flag-5'>JESD204B</b>串行鏈路的均衡優(yōu)化

    AFE77xx DAC JESD204B調試

    電子發(fā)燒友網站提供《AFE77xx DAC JESD204B調試.pdf》資料免費下載
    發(fā)表于 09-27 10:17 ?0次下載
    AFE77xx DAC <b class='flag-5'>JESD204B</b>調試

    JESD204B升級到JESD204C時的系統(tǒng)設計注意事項

    電子發(fā)燒友網站提供《從JESD204B升級到JESD204C時的系統(tǒng)設計注意事項.pdf》資料免費下載
    發(fā)表于 09-21 10:19 ?6次下載
    從<b class='flag-5'>JESD204B</b>升級到<b class='flag-5'>JESD204</b>C時的系統(tǒng)設計注意事項

    AFE77 JESD204B 調試手冊

    電子發(fā)燒友網站提供《AFE77 JESD204B 調試手冊.pdf》資料免費下載
    發(fā)表于 09-11 10:25 ?0次下載
    AFE77 <b class='flag-5'>JESD204B</b> 調試手冊

    采用JESD204B的LMK5C33216超低抖動時鐘同步器數(shù)據(jù)表

    電子發(fā)燒友網站提供《采用JESD204B的LMK5C33216超低抖動時鐘同步器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 10:47 ?0次下載
    采用<b class='flag-5'>JESD204B</b>的LMK5C33216超低抖動<b class='flag-5'>時鐘</b>同步器數(shù)據(jù)表

    LMK0482x超低噪聲JESD204B兼容時鐘抖動消除器數(shù)據(jù)表

    電子發(fā)燒友網站提供《LMK0482x超低噪聲JESD204B兼容時鐘抖動消除器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-21 09:19 ?0次下載
    LMK0482x超低噪聲<b class='flag-5'>JESD204B</b>兼容<b class='flag-5'>時鐘</b>抖動消除器數(shù)據(jù)表