女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Codasip采用Imperas進行RISC-V處理器驗證

星星科技指導員 ? 來源:嵌入式計算設計 ? 作者:嵌入式計算設計 ? 2022-06-01 10:11 ? 次閱讀

Codasip已采用Imperas參考設計和用于 Codasip IP的Imperas DV解決方案。

Codasip 已在其 DV 測試平臺中包含 Imperas 黃金參考模型,以確保有效的驗證流程能夠適應各種靈活的功能和選項,同時在未來內核的整個路線圖中進行擴展,以實現對功能質量的嚴格確認。

RISC-V 是一種模塊化架構,它提供了許多不同排列的基本指令、標準可選擴展和自定義指令——這引發了對實現和碎片風險的擔憂。Codasip 的內部測試已經使用了內部指令精確模型、多種直接和隨機測試來源(內部和外部提供)以及多種不同的技術來檢查和確保處理器合規性。Imperas 可配置參考模型已經過全面測試,并啟用了支持此綜合視圖所需的所有配置選項。

位于法國 Sophia-Antipolis 的 Codasip 工程團隊審查了不斷發展的 RISC-V 規范、完整的 Codasip 處理器 IP 產品組合、擴展和可配置功能以及未來路線圖計劃所面臨的挑戰。Imperas 解決方案被認為是支持運營工作負載和規模要求的理想選擇。Codasip 工程團隊圍繞 Imperas RISC-V 參考模型設置了基礎設施和測試框架,以有效測試所有配置,并能夠適應新的路線圖功能。

“Imperas 是 RISC-V 仿真技術和處理器驗證的先驅,”Codasip 驗證總監 Philippe Luc 說。“雖然處理器驗證不是一個新問題,但有許多 RISC-V 供應商提供定制和不同級別的驗證或一致性:客戶理所當然地關注質量和碎片化。Codasip 對我們嚴格的驗證方法感到非常自豪——使用 Imperas 作為我們質量流程的重要組成部分,進一步擴大了我們的差異化。Imperas 的獨立性、聲譽和技術實力為我們的客戶提供了對我們‘同類最佳’RISC-V 處理器的進一步保證,”

Imperas Software Ltd 首席執行官 Simon Davidmann 補充說:“Codasip 為 RISC-V 市場提供了一系列處理器解決方案,這些解決方案可為各種應用提供優化的性能。該處理器 IP 的設計驗證是 Codasip 在向下一代 IP 轉移時繼續提供最高質量處理器的基礎。每個附加的可選功能都會使驗證工作量大致翻倍。Imperas 方法通過使用模擬將持續集成/持續開發應用到復雜的處理器 DV 環境來支持 Codasip 的開發,并在不影響可選功能的情況下提供效率優勢。Imperas 和 Codasip 有著共同的愿景,即提高質量對于 RISC-V 的成功至關重要。”

可用性

Codasip 的 Imperas RISC-V 參考模型現已推出,可引導客戶和合作伙伴進行軟件開發,并作為虛擬平臺的基礎。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19811

    瀏覽量

    233600
  • RISC-V
    +關注

    關注

    46

    文章

    2498

    瀏覽量

    48286
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    HPM5E31IGN單核 32 位 RISC-V 處理器

    HPM5E31IGN單核 32 位 RISC-V 處理器在當今嵌入式系統領域,RISC-V架構正以開源、靈活和高性價比的優勢快速崛起。HPM5E31IGN作為先楫半導體的一款單核32位RISC
    發表于 05-29 09:23

    新思科技RISC-V處理器助力低功耗嵌入式應用

    人工智能、自動駕駛汽車等技術正迅速發展,市場對定制可擴展處理器的需求也隨之不斷攀升。RISC-V開放標準指令集架構(ISA)以其模塊化設計和協作社區,引領了處理器設計新潮流,助力實現技術愿景。相應
    的頭像 發表于 02-10 16:52 ?653次閱讀
    新思科技<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>助力低功耗嵌入式應用

    RISC-V MCU技術

    話下。 還有個Sipeed Longan Nano開發板,用的是SiFive的RISC-V處理器核心,給開發者提供了一個平臺,能讓他們去探索RISC-V架構和應用開發。這個開發板也能用來驗證
    發表于 01-19 11:50

    Imagination放棄RISC-V處理器內核開發

    電子發燒友網報道(文/吳子鵬)根據外媒的最新報道,半導體IP大廠Imagination Technology已經停止了RISC-V處理器內核的開發,轉而更加專注于其核心的GPU和AI產品
    的頭像 發表于 01-10 00:15 ?2638次閱讀

    Andes晶心科技推出D45-SE RISC-V處理器

    Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領導廠商,也是
    的頭像 發表于 12-26 10:54 ?814次閱讀

    RISC-V架構及MRS開發環境回顧

    設計,如果最終量產,那么就免去面對版稅糾紛。對RISC-V指令集來說,RISC-V的標準化工作由RISC-V基金會主持,對任何想要用 RISC-V設計實現
    發表于 12-16 23:08

    使用 RISC-V 進行高效數據處理的方法

    使用RISC-V進行高效數據處理的方法涉及多個方面,包括處理器內核與DSA(領域特定加速)之間的通信優化、內存管理優化、多線程性能提升等。
    的頭像 發表于 12-11 17:52 ?947次閱讀

    如何使用 RISC-V 進行嵌入式開發

    RISC-V是一種開源的指令集架構(ISA),它允許任何人設計、制造和銷售基于RISC-V處理器,這為嵌入式開發提供了極大的靈活性和創新空間。以下是使用RISC-V
    的頭像 發表于 12-11 17:32 ?1697次閱讀

    Rivos全新產品采用Andes晶心科技NX45 RISC-V處理器

    專注于加速數據分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內核的領先供貨商、RISC-V創始會員Andes晶心科技,宣布Rivos已獲得
    的頭像 發表于 12-04 10:37 ?660次閱讀

    RISC-V能否復制Linux 的成功?》

    ,創建實現自有加速算法的自定義異構集群。RISC-V作為一種ISA,我們一開始是在處理器內核中采用吸引人的通用構建塊,然后在此基礎上進行
    發表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區別

    需要一種更加開放的指令集架構,以便更多的公司和個人可以參與到處理器的設計和開發中。這也是為什么RISC-V采用BSD開源協議,可以自由地使用和分發。 靈活性:傳統的指令集架構大多采用
    發表于 11-16 16:14

    RISC-V,即將進入應用的爆發期

    計算機由控制整體的CPU(中央處理器)和加速兩部分構成。在AI計算中,功耗和效率是兩個關鍵因素。RISC-V架構通過其簡潔的設計和定制化的擴展,可以實現高效的能量使用。該架構能夠通過小型且高效的
    發表于 10-31 16:06

    risc-v在人工智能圖像處理應用前景分析

    長時間運行或電池供電的設備尤為重要。 高性能 : 盡管RISC-V架構以低功耗著稱,但其高性能也不容忽視。通過優化指令集和處理器設計,RISC-V可以在處理復雜的人工智能圖像
    發表于 09-28 11:00

    risc-v的發展歷史

    了基于RISC-V指令集的服務處理器,安謀科技也推出了RISC-V MCU等產品。 學術界與開源社區:RISC-V架構在學術界和開源社區中
    發表于 07-29 17:20

    請問ESP32s3 ULP RISC-V處理器是否支持ADC的讀取?

    我在ULP RISC-V處理器的例程中,沒有發現有對ADC的操作,請問RISC-V處理器目前還不支持嗎?使用的IDF版本為4.4.2。 我想在ULP模式下,通過ADC來讀取外部器件
    發表于 06-14 07:38