女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用RISC-V縮小SoC開放標準中的差距

eeDesigner ? 來源:物聯網評論 ? 作者:物聯網評論 ? 2022-04-29 15:18 ? 次閱讀

在過去的 3 或 4 年中,半導體行業發生了巨大變化。大約在 1980 年左右,一些較大的半導體公司進行了強烈的垂直整合,不僅設計和制造了他們的產品,甚至還制造了自己的加工設備和內部 EDA 工具。如今,幾乎每家半導體公司都使用第 3方設備進行 IC 制造和設計,使用第 3方EDA 工具和第 3 方 IP。半導體行業發生解體的一個關鍵原因是使用開放標準

開放標準沒有普遍認可的定義,但普遍認為它們是在合理和非歧視性的基礎上可用的。在許多情況下,尤其是在SoC 設計中,此類標準可免版稅使用。許多開放標準由獨立機構擁有,例如 IEEE、OSI 和 IETF(互聯網工程任務組),而不是公司。在這種情況下,標準的進一步發展是通過一個廣泛參與的開放過程。

開放標準和 SOC 設計

值得從硬件和軟件角度研究 SoC 的開放標準。對于嵌入式軟件,C 和 C++ 已成為公認的開放標準。因此,中間件和實時操作系統 ( RTOS ) 經常使用其中一種語言作為源代碼提供。在存在處理器或外圍設備依賴關系的情況下,可能需要進行一些移植,但通常設計團隊可以解決這個問題。

在許多當前的設備中,尤其是在物聯網中,SoC 具有有線或無線通信。此類鏈接需要基于開放標準的通信協議,例如以太網藍牙 LE。這種聯網設備也可能需要某種安全性,并且開放標準再次支持安全通信。

在數字硬件設計中,微架構是用硬件描述語言來描述的Verilog和 VHDL都是IEEE 開放標準,RTL描述將綜合到門級。處理器和外圍設備經常通過AMBA總線連接,這些總線是 Arm 擁有的一組標準,但可免版稅使用。

驗證將經常使用UVM (通用驗證方法)完成,它也是由 Accellera 行業組織管理的開放標準。功率意圖可以用UPF (統一功率格式)表示 - 另一個 Accellera 標準。

最后,在物理設計層面,硅制造需要布局。幾十年來,最初在 Calma 開發的 GDSII 一直被用作主要的交換格式。最近,OASIS(開放藝術品系統交換標準)已被用作布局的開放標準。

開放標準的好處

開放標準為工業提供了許多好處。首先,它們提供了芯片之間、軟件包之間以及設計工具之間的互操作性。這使得分解成為可能。

其次,如果有開放標準,就有機會發展產品和供應商的生態系統。例如,對于 C 語言,有大量可用的軟件開發工具以及用于嵌入式軟件重用的中間件和 RTOS 產品。在硬件層面,有大量使用開放標準的EDA 工具,例如 Verilog、UVM 和 OASIS。這意味著開發團隊可以選擇多種供應商,而無需依賴單一供應商。

第三,開放標準意味著已經完成了一個級別的規范,允許產品公司通過實施來專注于差異化。

然而,“房間里的大象”是開放標準存在明顯差距。ISA 代表了硬件和軟件之間最重要的接口,但這在歷史上幾乎完全由專有 ISA保留

使用 RISC-V 縮小開放標準的差距

RISC-V首次為具有真正行業支持的 ISA 提供了真正開放的標準。ISA 將非常輕量級的基本整數指令集與標準和自定義擴展的靈活性相結合。RISC-V ISA 沒有指定微架構,例如,Codasip 開發了具有三級、五級和七級流水線的 RISC-V 處理器內核,從而允許設計人員根據他們的需求匹配內核。IP 供應商通過微架構來區分。

嵌入式軟件供應商和 SoC 開發人員的一個直接好處是,將中間件作為二進制文件(以及源代碼)提供是很有吸引力的。僅此一項就可以通過簡化嵌入式軟件開發人員的工作來幫助加速 RISC-V 的采用。

使用開放式 ISA 是快速擴展生態系統的催化劑,該生態系統包括處理器 IP 供應商、軟件開發工具供應商、軟件公司和半導體公司。就像在網絡領域一樣,令牌環專有產品在 1990 年左右被不斷增長的以太網生態系統擠出,我們可以預期專有 ISA 將在未來十年被 RISC-V 擠出。

最后,對于開發自己的處理器內核的公司,基本指令集可免版稅使用。RISC-V ISA 的模塊化和可擴展性意味著已經定義了基本指令,開發人員可以專注于其內核或加速器的特定增值。

采用 RISC-V 現在是嵌入式 SoC 開發人員的低風險選擇。SoC 開放標準中的關鍵差距已經縮小,對硬件和軟件開發人員都有好處。

審核編輯:符乾江

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 物聯網
    +關注

    關注

    2927

    文章

    45900

    瀏覽量

    388202
  • soc
    soc
    +關注

    關注

    38

    文章

    4344

    瀏覽量

    221740
  • RISC-V
    +關注

    關注

    46

    文章

    2498

    瀏覽量

    48286
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    FPGA與RISC-V淺談

    。 Semico Research預測2025年 RISC-V 芯片市場規模將突破 450 億美元,年復合增長率達 58%,國家戰略采購占比超 35%。RISC-V International在報告預測,搭載
    發表于 04-11 13:53 ?276次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    英諾達亮相2025RISC-V生態大會

    此前,2025年2月27-28日,以“共建生態·共享未來”為主題的2025RISC-V生態大會在北京中關村國際創新中心成功召開。本次大會由中國開放指令生態(RISC-V)聯盟、中國
    的頭像 發表于 03-05 15:35 ?682次閱讀

    芯來科技亮相RISC-V Day Tokyo 2025

    產品、行業領袖、開發者與生態伙伴。大家共同探索RISC-V架構的技術突破與產業應用,實現相互協作,推動RISC-V生態的開放與繁榮。
    的頭像 發表于 03-03 14:07 ?470次閱讀

    2025RISC-V生態大會-運營商分論壇成功舉辦

    子工業標準化技術協會RISC-V工作委員會執行秘書長周萌致辭中國RISC-V生態大會由中國開放指令生態(RISC-V)聯盟、中國電子工業
    的頭像 發表于 02-28 18:52 ?417次閱讀
    2025<b class='flag-5'>中</b>國<b class='flag-5'>RISC-V</b>生態大會-運營商分論壇成功舉辦

    開放·連接 ”2025玄鐵 RISC-V 生態大會議程公布!

    2025年2月28日,我們誠邀您參與“開放·連接 ”2025玄鐵 RISC-V 生態大會。與來自全球的行業專家、技術領袖、企業決策者和 RISC-V 資深工程師共赴北京,一同探討技術趨勢、行業洞見及產業未來,齊心共筑
    發表于 02-24 16:25

    SOPHGO RISC-V SoC Linux Kernel 社區郵件列表建立,歡迎加入開源社區為RISC-V生態完善添磚加瓦

    SOPHGO RISC-V SoC Linux Kernel 社區郵件列表建立,歡迎加入開源社區為RISC-V生態完善添磚加瓦
    的頭像 發表于 02-14 08:34 ?318次閱讀
    SOPHGO <b class='flag-5'>RISC-V</b> <b class='flag-5'>SoC</b> Linux Kernel 社區郵件列表建立,歡迎加入開源社區為<b class='flag-5'>RISC-V</b>生態完善添磚加瓦

    RISC-V 與 ARM 架構的區別 RISC-V與機器學習的關系

    在現代計算機架構RISC-V和ARM是兩種流行的處理器架構。它們各自具有獨特的特點和優勢,適用于不同的應用場景。 1. RISC-V架構 RISC-V(讀作“risk-five”)
    的頭像 發表于 12-11 17:50 ?2695次閱讀

    2024年RISC-V產品和應用創新案例征集活動公告

    2024年RISC-V產品和應用創新案例征集活動公告為推進RISC-V產業生態發展,中國互聯網發展基金會、中國開放指令生態(RISC-V)聯盟、中國電子工業
    的頭像 發表于 12-01 01:01 ?388次閱讀
    2024年<b class='flag-5'>RISC-V</b>產品和應用創新案例征集活動公告

    RISC-V能否復制Linux 的成功?》

    Asanovic在CES 2021大會的小組討論闡明了RISC-V在開源硬件領域的地位。A sanovic說:“RISC-V不是開源處理器,而是開發處理器的開放
    發表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區別

    需要一種更加開放的指令集架構,以便更多的公司和個人可以參與到處理器的設計和開發。這也是為什么RISC-V采用BSD開源協議,可以自由地使用和分發。 靈活性:傳統的指令集架構大多采用固定長度的指令
    發表于 11-16 16:14

    RISC-V,即將進入應用的爆發期

    RISC-V是一種開放標準指令集架構 (ISA),最初由加州大學伯克利分校的研究人員于2010年開發。業界稱,這種開源特性為芯片設計者提供了極大的靈活性,可以根據具體需求定制AI加速器。 而AI
    發表于 10-31 16:06

    RISC-V Vector Intrinsic使用標準

    RISC-V Vector1.0的Intrinsic有定義的標準嗎? 在每個地方看到的都不一樣。平頭哥的編譯工具鏈帶的RVV1.0 Intrinsic 的編寫,每個函數的開頭都是__riscv_
    發表于 10-14 16:15

    risc-v的發展歷史

    RISC-V的發展歷史可以追溯到2006年左右,當時David Patterson和其他研究者開始探索創建一個開放和可擴展的指令集架構(ISA)。以下是RISC-V發展的主要里程碑: 一、起源與初步
    發表于 07-29 17:20

    rIsc-v的缺的是什么?

    RISC-V作為一種開源的指令集架構(ISA),自其誕生以來就受到廣泛關注和應用,但它也存在一些不足之處。以下是RISC-V架構目前存在的主要缺點: 1. 性能問題 相對于專用ISA的性能差距:盡管
    發表于 07-29 17:18

    晶心科技與Arteris攜手加速RISC-V SoC的采用

    與領先的晶心RISC-V處理器IP和Arteris芯片互連IP的集成和優化解決方案。Arteris,Inc.是一家領先的系統IP供應商,致力于加速片上系統(SoC
    的頭像 發表于 06-08 08:36 ?583次閱讀
    晶心科技與Arteris攜手加速<b class='flag-5'>RISC-V</b> <b class='flag-5'>SoC</b>的采用