DDR5 系統(tǒng)管理引入了一種全新的邊帶總線,其正式名稱為 JESD403-1 JEDEC 模塊邊帶總線。 DDR5 標(biāo)準(zhǔn)的開發(fā)正由 JEDEC 和 MIPI 聯(lián)盟合作進(jìn)行。
在引入這種全新應(yīng)用的情況下,該應(yīng)用所用到的 SPD 集線器、PMIC 和微控制器需要在確保協(xié)議合規(guī)性的基礎(chǔ)上實(shí)現(xiàn)高度集成。 因此,瑞薩開發(fā)了一種結(jié)合瑞薩 SPD5 集線器 SPD5118、瑞薩 PMIC、溫度傳感器和新款瑞薩 RA RA2E2 組的解決方案,以實(shí)現(xiàn)符合 JEDEC JESD403 和 MIPI I3C BasicSM 要求的邊帶總線操作。 另一方面,這些關(guān)鍵的瑞薩設(shè)備已通過(guò) MIPI I3C BasicSM 的全面認(rèn)證,并且該系統(tǒng)還能夠向后兼容舊版 JEDEC I2C 實(shí)施。
DDR5 DIMM 邊帶總線和主機(jī)總線的簡(jiǎn)要架構(gòu)
瑞薩 DDR5 解決方案附帶原型套件,可配合上述的總線和電源布局架構(gòu)使用,并在 RA I3C 總線的前端采用了電平移動(dòng)電路,以滿足 JESD403-1 的特定總線電壓要求。 客戶可以通過(guò)他們的 SDRAM 模塊充分利用此集成套件,從而加速產(chǎn)品發(fā)布計(jì)劃。

管理總線協(xié)議
邊帶總線采用特定的結(jié)構(gòu)化尋址方案(如下文簡(jiǎn)述)來(lái)識(shí)別 DIMM 以及 DIMM 上的設(shè)備。 因此,I3C 基礎(chǔ)的 ENTDAA 和基于 PID 的地址計(jì)算方案并不需要強(qiáng)制執(zhí)行。 基于此情況,SPD 集線器通過(guò)兩個(gè)模式處理地址計(jì)算和 HID 分配,而 DIMM 上能夠以 I3C 基礎(chǔ)模式運(yùn)行的設(shè)備應(yīng)為 JEDEC SETHID CCC 和 SETAASA CCC 提供支持。
在 JEDEC I2C 模式中(默認(rèn)通電),通信(以 DIMM 上的設(shè)備為目標(biāo)從屬設(shè)備)由主機(jī)發(fā)出啟動(dòng)條件開始,后接 7 位從屬地址和一個(gè)讀/寫字位。 通信過(guò)程中,作為首個(gè)接收器的 SPD 集線器將替換尋址 DIMM 的從屬地址的 LSB 3bits(HID)并轉(zhuǎn)發(fā)到本地總線,不包括 0x7E 的廣播地址。 SPD 集線器借助精密電阻檢測(cè) HID/DIMM_ID 并輔助 HID 分配。
JEDEC I3C 模式將一直生效,直至作為邊帶總線上首個(gè)接收器的 SPD 集線器接收到 JEDEC SETHID CCC 為止。 一旦集線器檢測(cè)到 JEDEC SEHID CCC,集線器便會(huì)停止 HID 數(shù)位翻轉(zhuǎn),并將傳入的 7 位從站地址按原樣透明地傳送到本地總線中。 在此操作之后,DIMM 上所有從 SPD 集線器接收 SETHID CCC 的 I3C 設(shè)備應(yīng)更新其靜態(tài)地址分配,并等待 SETAASA CCC 完成地址分配以進(jìn)入 I3C 基礎(chǔ)操作。
下圖對(duì)上述兩種模式的操作說(shuō)明進(jìn)行了匯總。
在收到 JEDEC SETHID CCC 之前,I2C 模式默認(rèn)通電。

接收到 JEDEC SETHID CCC 時(shí)進(jìn)入 I3C 模式。

RA2E2 組包含全面通過(guò) MIPI I3C BasicSM 認(rèn)證的 I3C 接口,可向后兼容舊版 JEDEC I2C 實(shí)施,設(shè)計(jì)師能夠簡(jiǎn)化硬件設(shè)計(jì),同時(shí)輕松而順暢地實(shí)現(xiàn)從舊版 I2C 平臺(tái)到 I3C 平臺(tái)的轉(zhuǎn)移。
DDR5 ARGB LED 控制實(shí)施
RA2E2 組在尺寸僅為 4.00 x 4.00mm 的 24 引腳 HW 四方扁平無(wú)引腳 (HWQFN) 封裝中提供 6 通道的通用 PWM 定時(shí)器。 借助硬件支持,可以通過(guò)最大化可控 ARGB LED 陣列的數(shù)量來(lái)拓展照明效果的選項(xiàng)。
演示和驗(yàn)證
作為 MIPI 聯(lián)盟的成員和較早采用 MIPI I3C Basic SM 和 JEDEC JESD 403-1 的先行者,瑞薩解決方案的邊帶總線運(yùn)行和協(xié)議合規(guī)性驗(yàn)證已通過(guò) Prodigy I3C協(xié)議分析器和模擬器完成,可支持 MIPI I3C Basic V1.0, V1.1 規(guī)格。 此外,瑞薩解決方案能夠向后兼容 SM 總線,以滿足英特爾目前對(duì) LED 照明控制的 DDR4 和 DDR5 結(jié)構(gòu)要求,而瑞薩的第三方合作商也將提供包括 H/W、F/W 和 S/W 在內(nèi)的全套解決方案,從而改善整體開發(fā)環(huán)境。

審核編輯:郭婷
-
英特爾
+關(guān)注
關(guān)注
61文章
10193瀏覽量
174631 -
模擬器
+關(guān)注
關(guān)注
2文章
894瀏覽量
44361 -
DDR5
+關(guān)注
關(guān)注
1文章
446瀏覽量
24877
發(fā)布評(píng)論請(qǐng)先 登錄
漲價(jià)!部分DDR4與DDR5價(jià)差已達(dá)一倍!
瑞薩RA單片機(jī)在e2 studio環(huán)境下printf編譯出錯(cuò)的問(wèn)題解析

雷卯TVS和fuse助力DDR5 R-DIMM模組滿足JEDEC新靜電要求

瑞薩RA8系列教程 | RA8基于e2s實(shí)現(xiàn)RTC實(shí)時(shí)時(shí)鐘功能

TPS53832 用于 DDR5 服務(wù)器 DIMM 的 PMIC數(shù)據(jù)手冊(cè)

TPS53830 用于 DDR5 服務(wù)器 DIMM 的大電流 PMIC數(shù)據(jù)手冊(cè)

TPS53832A 用于 DDR5 服務(wù)器 DIMM 的低電流 PMIC,具有日志記錄自動(dòng)清除功能數(shù)據(jù)手冊(cè)

TPS53830A 用于 DDR5 服務(wù)器 DIMM 的大電流 PMIC,具有日志記錄自動(dòng)清除功能數(shù)據(jù)手冊(cè)

TPS53840 用于 DDR5 服務(wù)器 MRDIMM 的增強(qiáng)型大電流 PMIC數(shù)據(jù)手冊(cè)

適用于智能臺(tái)燈的LED陰極PWM驅(qū)動(dòng)AiP33216/AiP33216E

DDR5內(nèi)存與DDR4內(nèi)存性能差異
DDR5內(nèi)存的工作原理詳解 DDR5和DDR4的主要區(qū)別
Rambus推出DDR5客戶端時(shí)鐘驅(qū)動(dòng)器,將業(yè)界領(lǐng)先的內(nèi)存接口芯片產(chǎn)品擴(kuò)展到高性能 PC領(lǐng)域

Introspect DDR5/LPDDR5總線協(xié)議分析儀
DDR5內(nèi)存條上的時(shí)鐘走線

評(píng)論