女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

晶體管很容易壞掉嗎

FPGA開源工作室 ? 來源:OpenIC ? 作者:OpenIC ? 2022-03-16 13:46 ? 次閱讀

在計算機的一生中,CPU壞的概率極小。正常使用的情況下,就算其他主要的電腦配件都壞了,CPU都不會壞。

CPU出現損壞的情況,多數都是外界原因。最主要的就是長期在超頻下工作,且散熱性差,引起電子熱遷移導致的損壞。

現在的個人電腦的更新換代基本不是由于CPU損壞才換的,主要是因為軟件不斷的升級、越來越大,造作系統的垃圾越來越多導致卡頓,讓你無法忍受,才換電腦的。

CPU在出廠之前,是經過非常嚴格的測試的,甚至在設計之初,就要考慮測試的問題。可以從pre-silicon、post-silicon和硅的物理性質等方面來解釋這個問題。

1、CPU被做成產品之前被檢出缺陷

這一個階段也就是芯片tape out之后,應用到系統或者產品之前。

事實上,在現在的芯片設計中,在設計之初就已經為芯片的制造,測試,以及良率做考慮了。保證這一步能檢測出芯片的缺陷,主要是DFT+ATE來保證。當然也有一些公司會做DFD和DFM

DFT = Design For Test

DFD = Design For Debug

DFM = Design for Manufacture

DFT指的是在芯片的設計階段即插入各種用于提高芯片可測試性(包括可控制性和可觀測性)的硬件電路,通過這部分邏輯,生成測試向量,使測試大規模芯片變得容易的同時,盡量減少時間以節約成本。

DFT--可測性設計,按流程劃分,依然屬于設計階段(pre-silicon),只不過是為測試服務的。

而ATE(Auto Test Equipment )則是在流片之后,也就是post-silicon階段。

ATE測試就是為了檢查制造缺陷過程中的缺陷。芯片測試分兩個階段,一個是CP(Chip Probing)測試,也就是晶圓(Wafer)測試。另外一個是FT(Final Test)測試,也就是把芯片封裝好再進行的測試。

CP測試的目的就是在封裝前就把壞的芯片篩選出來,以節省封裝的成本。同時可以更直接的知道Wafer 的良率。CP測試可檢查fab廠制造的工藝水平。現在對于一般的wafer成熟工藝,很多公司多把CP給省了,以減少CP測試成本。具體做不做CP測試,就是封裝成本和CP測試成本綜合考量的結果。

一片晶圓越靠近邊緣,die(一個小方格,也就是一個未封裝的芯片)出問題的概率越大。測出壞的芯片根據不同壞的情況不同,也會分bin,最終用作不同的用途。

所以在芯片被做成成品之前,每一片芯片都是經過量產測試才發貨給客戶的。

2、做成成品出廠以后,在使用過程中壞掉了

就單個晶體管來看,在正常使用過程中,真的那么容易壞掉嗎?其實不然。

硅由于物理性質穩定,禁帶寬度高(1.12ev),而且用作芯片的硅是單晶硅,也很難發生化學反應,在非外力因素下,晶體管出問題的概率幾乎為零。

即使如此,芯片在出場前,還要經過一項測試,叫“老化測試”,是在高/低溫的爐里經過 135/25/-45攝氏度不同溫度以及時間的測試,以保證其穩定性和可靠性。

根據芯片的使用壽命根據浴盆曲線(Bathtub Curve),分為三個階段,第一階段是初期失效:一個高的失效率。由制造,設計等原因造成。第二階段是本征失效:非常低的失效率,由器件的本征失效機制產生。第三個階段:擊穿失效,一個高的失效率。而在計算機正常使用的時候,是處在第二階段,失效的概率非常小。

但是,耐不住有上百億個晶體管啊。..。.. 所以,還是有壞的概率的。

就算是某個晶體管壞了,芯片設計中會引入容錯性設計,容錯性設計又可以從軟件和硬件兩個方面來實施。

比如多核CPU可以通過軟件屏蔽掉某個壞的核心,ATE測試后根據不同缺陷分bin的芯片,也會用在不同的產品上,畢竟流片是十分昂貴的。比如Intel的i3,i5,i7等。當然,也不是所有的i3都是i5、i7檢測出來的壞片。

再比如存儲器中一般存在冗余的信號線和單元,通過檢查發現有問題的單元,從而用冗余的模塊替換有缺陷的模塊,保證存儲的正常使用。

比如下面橙色的為冗余的memory,紅色的是壞的memory,我們便可以通過算法把紅色memory的地址映射到橙色備用的一個memory上。

芯片測試是極其重要的一環,有缺陷的芯片能發現的越早越好。如果把壞的芯片發給客戶,不僅損失巨大,對公司的聲譽也會造成負面的影響。

在芯片領域有個十倍定律,從設計--》制造--》封裝測試--》系統級應用,每晚發現一個環節,芯片公司付出的成本將增加十倍!!!

高質量的測試是由DFT,ATE,diagnosis,EDA等多方面協作完成的,尤其在超大規模集成電路時代,測試變得越來越難,越來越重要,其開銷在整個芯片流程中也占有很大的比重。芯片作為工業皇冠上的明珠,所有電子系統的大腦,是萬萬不能出問題的!

原文標題:CPU 為什么很少會壞?

文章出處:【微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

審核編輯:彭菁
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52192

    瀏覽量

    436239
  • 封裝
    +關注

    關注

    128

    文章

    8509

    瀏覽量

    144798
  • 晶體管
    +關注

    關注

    77

    文章

    9979

    瀏覽量

    140669

原文標題:CPU 為什么很少會壞?

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    多值電場型電壓選擇晶體管結構

    多值電場型電壓選擇晶體管結構 為滿足多進制邏輯運算的需要,設計了一款多值電場型電壓選擇晶體管。控制二進制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統二進制邏輯門電路通常比較復雜
    發表于 04-15 10:24

    晶體管電路設計(下)

    晶體管,FET和IC,FET放大電路的工作原理,源極接地放大電路的設計,源極跟隨器電路設計,FET低頻功率放大器的設計與制作,柵極接地放大電路的設計,電流反饋型OP放大器的設計與制作,進晶體管
    發表于 04-14 17:24

    晶體管故障診斷與維修技巧 晶體管在數字電路中的作用

    晶體管是現代電子設備中不可或缺的組件,它們在數字電路中扮演著至關重要的角色。了解如何診斷和維修晶體管故障對于電子工程師和技術人員來說是一項基本技能。 一、晶體管在數字電路中的作用 開關功能 :
    的頭像 發表于 12-03 09:46 ?1489次閱讀

    晶體管與場效應的區別 晶體管的封裝類型及其特點

    晶體管與場效應的區別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過控制基極電流來控制集電極和發射極之間的電流。
    的頭像 發表于 12-03 09:42 ?864次閱讀

    晶體管的輸出特性是什么

    晶體管的輸出特性是描述晶體管在輸出端對外部負載的特性表現,這些特性直接關系到晶體管在各種電路中的應用效果和性能。晶體管的輸出特性受到多種因素的影響,包括輸入信號、電源電壓、溫度以及
    的頭像 發表于 09-24 17:59 ?1535次閱讀

    晶體管的基本工作模式

    晶體管作為電子電路中的核心元件,其基本工作模式對于理解其工作原理和應用至關重要。晶體管的工作模式主要可以分為兩大類:放大模式和開關模式。這兩種模式基于晶體管內部PN結的特性,通過控制輸入電壓或電流來實現對輸出電流的控制。下面將詳
    的頭像 發表于 09-13 16:40 ?1709次閱讀

    NMOS晶體管和PMOS晶體管的區別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發表于 09-13 14:10 ?7375次閱讀

    CMOS晶體管和MOSFET晶體管的區別

    CMOS晶體管和MOSFET晶體管在電子領域中都扮演著重要角色,但它們在結構、工作原理和應用方面存在顯著的區別。以下是對兩者區別的詳細闡述。
    的頭像 發表于 09-13 14:09 ?3675次閱讀

    晶體管處于放大狀態的條件是什么

    晶體管是一種半導體器件,廣泛應用于電子設備中。它具有三個主要的引腳:基極(B)、發射極(E)和集電極(C)。晶體管的工作原理是通過控制基極和發射極之間的電流,來控制集電極和發射極之間的電流。晶體管
    的頭像 發表于 07-18 18:15 ?2563次閱讀

    NPN晶體管的電位關系

    NPN晶體管是一種常用的半導體器件,廣泛應用于電子電路中。 NPN晶體管的基本原理 NPN晶體管是一種雙極型晶體管,由N型半導體和P型半導體交替排列而成。它有三個引腳:基極(B)、集電
    的頭像 發表于 07-18 15:39 ?3367次閱讀

    晶體管電流的關系有哪些類型 晶體管的類型

    晶體管是一種半導體器件,廣泛應用于電子電路中。晶體管的工作原理基于半導體材料的導電特性,通過控制基極電流來調節集電極電流,從而實現放大、開關等功能。晶體管的電流關系是其核心特性之一,對于理解
    的頭像 發表于 07-09 18:22 ?2510次閱讀
    <b class='flag-5'>晶體管</b>電流的關系有哪些類型 <b class='flag-5'>晶體管</b>的類型

    什么是光電晶體管?光電晶體管的工作原理和結構

    光電晶體管是具有三個端子(發射極、基極和集電極)或兩個端子(發射極和集電極)的半導體器件,并具有光敏基極區域。雖然所有晶體管都對光敏感,但光電晶體管專門針對光檢測進行了優化。它們采用擴散或離子注入
    的頭像 發表于 07-01 18:13 ?3791次閱讀
    什么是光電<b class='flag-5'>晶體管</b>?光電<b class='flag-5'>晶體管</b>的工作原理和結構

    什么是NPN晶體管?NPN晶體管的工作原理和結構

    NPN晶體管是最常用的雙極結型晶體管,通過將P型半導體夾在兩個N型半導體之間而構成。 NPN 晶體管具有三個端子:集電極、發射極和基極。 NPN晶體管的行為類似于兩個背對背連接的PN
    的頭像 發表于 07-01 18:02 ?9059次閱讀
    什么是NPN<b class='flag-5'>晶體管</b>?NPN<b class='flag-5'>晶體管</b>的工作原理和結構

    PNP晶體管符號和結構 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結構特點在于其三個不同的半導體區域:正極(P型)、負極(N型)、正極(P型
    的頭像 發表于 07-01 17:45 ?4818次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結構 <b class='flag-5'>晶體管</b>測試儀電路圖

    晶體管功率繼電器的基本介紹

    晶體管功率繼電器是一種利用晶體管作為開關元件的功率繼電器。它具有體積小、重量輕、響應速度快、壽命長等優點,廣泛應用于各種電子設備和系統中。 工作原理 晶體管功率繼電器的工作原理是利用晶體管
    的頭像 發表于 06-28 09:13 ?1154次閱讀