女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的TDC延時設(shè)計方案

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀

1、參考

https://cas.tudelft.nl/fpga_tdc/TDC_basic.html

2、原理

采用FPGA的CARRY4進(jìn)位單元,每個CARRY4的COUT連接到下一個CARRY4的CIN,這樣級聯(lián)起來,形成延時鏈;每個COUT做為抽頭輸出到觸發(fā)器,通過本地時鐘進(jìn)行數(shù)據(jù)采樣。假定每個延時鏈的延時是固定的(最后需要標(biāo)定),可通過采樣值大致估算所測信號與本地時鐘上升沿之間的間隔,當(dāng)?shù)玫竭m當(dāng)?shù)臉?biāo)定后,可獲得較高的精度。

3、當(dāng)前測試的芯片是XC7K325TFFG900 -2

仿真中的carry4 除第一級外,其他的carry4輸出到輸入延遲固定都是53ps,但是這是4個進(jìn)位的延遲時間,只是vivado仿真工具有限制,且需要后仿真。

基于FPGA的TDC延時設(shè)計方案

4、源代碼

頂層

tdc_top.v

module tdc_top#(
parameter STAGE = 200,
parameter GAP_BITS = 8
)(
input wire sg_start,
input wire clk_sys,
input wire reset ,
output wire cs_gap,
output wire [GAP_BITS-1:0] value_gap
);

wire clk_bufg;

clk_wiz_0 clk_wiz_0_inst(
.clk_out1(clk_bufg),
.clk_in1(clk_sys)
);

wire valid_pre;

wire valid;
wire [STAGE-1:0] value_latch;

wire bin_cs;
wire [GAP_BITS-1:0] bin;

wire sg_bufr;

BUFR #(
.BUFR_DIVIDE("BYPASS"), // Values: "BYPASS, 1, 2, 3, 4, 5, 6, 7, 8"
.SIM_DEVICE("7SERIES") // Must be set to "7SERIES"
)
BUFR_INST (
.O(sg_bufr), // 1-bit output: Clock output port
.CE(1'b1), // 1-bit input: Active high, clock enable (Divided modes only)
.CLR(1'b0), // 1-bit input: Active high, asynchronous clear (Divided modes only)
.I(sg_start) // 1-bit input: Clock buffer input driven by an IBUF, MMCM or local interconnect
);

FDCE #(
.INIT(1'b0) // Initial value of register (1'b0 or 1'b1)
)
FDCE_INST2 (
.Q(valid_pre), // 1-bit Data output
.C(clk_bufg), // 1-bit Clock input
.CE(1'b1), // 1-bit Clock enable input
.CLR(1'b0), // 1-bit Asynchronous clear input
.D(sg_bufr) // 1-bit Data input
);

FDCE #(
.INIT(1'b0) // Initial value of register (1'b0 or 1'b1)
)
FDCE_INST3 (
.Q(valid), // 1-bit Data output
.C(clk_bufg), // 1-bit Clock input
.CE(1'b1), // 1-bit Clock enable input
.CLR(1'b0), // 1-bit Asynchronous clear input
.D(valid_pre) // 1-bit Data input
);

line_tdc#(
.STAGE (STAGE)

) line_tdc_inst(
.sg_start (sg_bufr),
.clk_bufg (clk_bufg),
.reset (reset),
.value_latch (value_latch)
);

latch2bin#(
.GAP_BITS (GAP_BITS)
) latch2bin_inst(
.clk_bufg (clk_bufg),
.reset (reset),
.valid (valid),
.value_latch (value_latch),
.bin_cs (cs_gap),
.bin (value_gap)
);

延遲線代碼

line_tdc.v

module line_tdc#(
parameter STAGE = 256
)(
input wire sg_start,
input wire clk_bufg,
input wire reset,
output wire [STAGE - 1:0] value_latch
);

wire [STAGE - 1:0] dat_reg0;
wire [STAGE - 1:0] dat_reg1;

genvar i;
generate
for (i = 0; i if(i == 0) begin :carry4_first
CARRY4 CARRY4_INST (
.CO (dat_reg0[3:0]), // 4-bit carry out
.O (), // 4-bit carry chain XOR data out
.CI (1'b0), // 1-bit carry cascade input
.CYINIT (sg_start), // 1-bit carry initialization
.DI (4'b0000), // 4-bit carry-MUX data in
.S (4'b1111) // 4-bit carry-MUX select input
);
end
if (i > 0) begin :carry4_others
CARRY4 CARRY4_OTHERS (
.CO (dat_reg0[4*(i+1)-1:4*i]), // 4-bit carry out
.O (), // 4-bit carry chain XOR data out
.CI (dat_reg0[4*i-1]), // 1-bit carry cascade input
.CYINIT (1'b0), // 1-bit carry initialization
.DI (4'b0000), // 4-bit carry-MUX data in
.S (4'b1111) // 4-bit carry-MUX select input
);
end
end
endgenerate

genvar j;
generate
for (j = 0; j FDRE #(
.INIT (1'b0) // Initial value of register (1'b0 or 1'b1)
) FDRE_INST0 (
.Q (dat_reg1[j]), // 1-bit Data output
.C (clk_bufg), // 1-bit Clock input
.CE (1'b1), // 1-bit Clock enable input
.R (reset), // 1-bit Synchronous reset input
.D (dat_reg0[j]) // 1-bit Data input
);

FDRE #(
.INIT (1'b0) // Initial value of register (1'b0 or 1'b1)
) FDRE_INST1 (
.Q (value_latch[j]), // 1-bit Data output
.C (clk_bufg), // 1-bit Clock input
.CE (1'b1), // 1-bit Clock enable input
.R (reset), // 1-bit Synchronous reset input
.D (dat_reg1[j]) // 1-bit Data input
);
end
endgenerate

endmodule

延遲線數(shù)字碼轉(zhuǎn)換二進(jìn)制輸出
latch2bin.v

module latch2bin#(
parameter GAP_BITS = 8

)(
input wire clk_bufg,
input wire reset,
input wire valid,
input wire [(2**GAP_BITS)-1:0] value_latch,
output reg bin_cs,
output reg [GAP_BITS-1:0] bin
);

(* *)reg [(2**GAP_BITS)-2:0] decoding [0:GAP_BITS-4];

(* *)reg [GAP_BITS:0] binary [0:GAP_BITS-3];

(* *)reg [GAP_BITS-2:0] data_valid;

(* *)reg [15:0] decode_final;

(* *)reg [GAP_BITS-1:0] bin_final;

(* *)reg [3:0] ones;

(* *)reg [GAP_BITS:0] binary_r;

always@(*) begin
decoding[0] = value_latch[(2**GAP_BITS)-2:0];
data_valid[0] end

genvar i;
generate
for (i = 0; i always@(posedge clk_bufg) begin
if(reset) begin
decoding[i+1] binary[i+1] data_valid[i+1] end
else begin
binary[i+1][GAP_BITS:GAP_BITS-1-i] data_valid[i+1] if(decoding[i][((2**(GAP_BITS-i))-2)/2]==1'b1) begin
decoding[i+1][((2**(GAP_BITS-i))-2)/2-1:0] end
else begin
decoding[i+1][((2**(GAP_BITS-i))-2)/2-1:0] end
end
end
end
endgenerate

always@(posedge clk_bufg) begin
if(reset) begin
ones data_valid[GAP_BITS-3] binary[GAP_BITS-3] bin_final end
else begin
ones decoding[GAP_BITS-4][0] + decoding[GAP_BITS-4][1] + decoding[GAP_BITS-4][2] + decoding[GAP_BITS-4][3] +
decoding[GAP_BITS-4][4] + decoding[GAP_BITS-4][5] + decoding[GAP_BITS-4][6] + decoding[GAP_BITS-4][7] +
decoding[GAP_BITS-4][8] + decoding[GAP_BITS-4][9] + decoding[GAP_BITS-4][10] + decoding[GAP_BITS-4][11] +
decoding[GAP_BITS-4][12] + decoding[GAP_BITS-4][13] + decoding[GAP_BITS-4][14] + decoding[GAP_BITS-4][15];

data_valid[GAP_BITS-3] binary[GAP_BITS-3]

data_valid[GAP_BITS-2] bin_final end
end

always@(posedge clk_bufg) begin
if(reset) begin
bin_cs bin end
else begin
if(data_valid[GAP_BITS-2] == 1'b1) begin
bin_cs bin end
else begin
bin_cs bin end
end
end

endmodule

測試

tb_tdc_top.v

module tb_tdc_top;

reg clk_sys;
reg sg_start;
reg reset;
wire [7:0] value_gap;

tdc_top tdc_top_inst(
.sg_start (sg_start),
.clk_sys (clk_sys),
.reset (reset),
.value_gap (value_gap)
);

initial begin
clk_sys = 0;
sg_start = 0;
reset = 1;
#1000;
reset = 0;
#116;
sg_start = 1;
#3;
sg_start = 0;
end

always #(5) clk_sys = ~clk_sys;

endmodule

時鐘模塊100M輸入,400M輸出,并經(jīng)過BUFG資源。

基于FPGA的TDC延時設(shè)計方案

由于每個carry4的延遲時間是53ps,每個時鐘周期是2.5ns,最多需要50個carry4級聯(lián)即可。

5、約束

手冊上有寫,對于carry4的第一級約束后,下一級的carry4會以最鄰近的擺放。tdc.xdc

set_property PACKAGE_PIN AD21 [get_ports reset]
set_property PACKAGE_PIN AE23 [get_ports sg_start]
set_property PACKAGE_PIN AD23 [get_ports clk_sys]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[7]}]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[6]}]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[5]}]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[4]}]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[3]}]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[2]}]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[1]}]
set_property IOSTANDARD LVCMOS33 [get_ports {value_gap[0]}]
set_property IOSTANDARD LVCMOS33 [get_ports cs_gap]
set_property IOSTANDARD LVCMOS33 [get_ports reset]
set_property IOSTANDARD LVCMOS33 [get_ports sg_start]
set_property IOSTANDARD LVCMOS33 [get_ports clk_sys]

set_property LOC SLICE_X0Y0 [get_cells line_tdc_inst/genblk1[0].carry4_first.CARRY4_INST]

6、后仿真測試結(jié)果

基于FPGA的TDC延時設(shè)計方案

基于FPGA的TDC延時設(shè)計方案
基于FPGA的TDC延時設(shè)計方案
基于FPGA的TDC延時設(shè)計方案
基于FPGA的TDC延時設(shè)計方案
基于FPGA的TDC延時設(shè)計方案
7、以上可以對sg_start和clk_bufg兩個信號的間隔進(jìn)行大致估算,通過計算大致可計算出第一級carry4輸入的延時。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21954

    瀏覽量

    613983
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2032

    瀏覽量

    61863
  • TDC
    TDC
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    13935
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA的AM調(diào)制系統(tǒng)設(shè)計方案

    本系統(tǒng)由FPGA、串口屏、DAC模塊和AD831組成。FPGA通過調(diào)用宏功能模塊NCO,按照輸入時鐘50MHz,產(chǎn)生相應(yīng)頻率正弦信號輸出,共產(chǎn)生兩路,一路為調(diào)制信號,另一路為載波信號。根據(jù)AM調(diào)制
    的頭像 發(fā)表于 05-23 09:45 ?458次閱讀
    基于<b class='flag-5'>FPGA</b>的AM調(diào)制系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    TDC-GP22在磁致伸縮位移傳感器中的應(yīng)用

    本文介紹了新型磁致伸縮傳感器TDC-GP2,有效解決了脈沖時差測量精度不高的問題。TDC-GP2具有高精度和大范圍測量范圍,滿足了對時間測量精度的要求。
    的頭像 發(fā)表于 03-19 14:41 ?396次閱讀
    <b class='flag-5'>TDC</b>-GP22在磁致伸縮位移傳感器中的應(yīng)用

    TDC1000-TDC7200 GUI調(diào)試工具求助

    本帖最后由 匿名 于 2025-2-18 21:15 編輯 最近準(zhǔn)備玩TDC1000的開發(fā)板,官網(wǎng)配套的GUI開發(fā)工具包已不能下載了,跪求一個壓縮包,謝謝
    發(fā)表于 02-17 23:24

    TDC1000能否用于多普勒測流?

    你好,我想問下TDC1000能否用于多普勒測流?就是通過STOP的頻率計算出回波的頻率?根據(jù)發(fā)送頻率和STOP頻率來計算頻差,使用TDC1000的方案能滿足這個技術(shù)要求嗎?
    發(fā)表于 12-25 07:19

    TDC1000是否對超聲換能器有要求?

    目前在做關(guān)于液位和流速測量的應(yīng)用,使用了TI 的TDC1000和TDC7200,遇到以下幾個問題暫時無法解決(使用MSP430FR4133) 1.TDC1000是否對超聲換能器有要求? 2.
    發(fā)表于 12-11 07:36

    求助,關(guān)于TDC1000和TDC7200測試溫度遇到的疑問求解

    你好,最近用TI開發(fā)板和軟件,TDC1000和TDC7200測試溫度,通過 示波器和軟件讀出的寄存器比對,發(fā)現(xiàn)寄存器中count 3 的數(shù)據(jù)移動到count4,count4移動到下面的寄存器。請
    發(fā)表于 12-10 06:03

    TDC1000-TDC7200EVM外接START和STOP信號時如何不受TDC1000的信號影響?

    TDC1000-TDC7200EVM外接START和STOP信號時,如何不受TDC1000的信號影響?
    發(fā)表于 12-09 07:13

    使用TDC去測量pwm兩個波形相位延時時間,如何去設(shè)計TDC7201的外圍電路?

    您好,當(dāng)我使用TDC去測量pwm兩個波形相位延時時間,如何去設(shè)計TDC7201的外圍電路。
    發(fā)表于 12-03 08:07

    TDC芯片數(shù)據(jù)手冊及官方參考例程

    TDC芯片是一種用于精密測時的專用芯片,這類芯片的測時精度通常可以達(dá)到ns級別,在激光測距、超聲波探測等ToF領(lǐng)域廣泛應(yīng)用。 下面這個資料包含了市面上常用TDC芯片的數(shù)據(jù)手冊、官方例程和部分應(yīng)用電
    發(fā)表于 11-06 23:06

    FPGA延時Verilog HDL實(shí)現(xiàn)

    可以在任意時刻啟動,可以重復(fù)啟動,延時時長可調(diào),單位可切換(ms/us),在50MHz時鐘下的延時范圍是1ms-85899ms/1us-85899us。
    的頭像 發(fā)表于 11-05 11:26 ?718次閱讀

    LM4890采用差分設(shè)計方案,為什么沒有聲音?怎么解決?

    1、LM4890采用差分設(shè)計方案(如下圖),為什么沒有聲音?怎么解決? 2、采用差分方案設(shè)計的功放能用非差分輸出或普通音頻輸出?
    發(fā)表于 11-05 06:33

    MS1205N——激光測距用高精度時間測量(TDC)電路

    MS1205N 是一款高精度時間測量(TDC)電路,具有四通道、多脈沖的采樣能力、高速 SPI 通訊、多種測量模式。提供方案和FAE,歡迎了解
    的頭像 發(fā)表于 10-21 17:58 ?818次閱讀
    MS1205N——激光測距用高精度時間測量(<b class='flag-5'>TDC</b>)電路

    基于FPGA的CCD工業(yè)相機(jī)系統(tǒng)設(shè)計

    基于FPGA的CCD工業(yè)相機(jī)系統(tǒng)設(shè)計是一個綜合性的項目,它結(jié)合了硬件電路設(shè)計、FPGA編程以及圖像處理技術(shù)。以下是一個詳細(xì)的系統(tǒng)設(shè)計方案,包括設(shè)計概述、硬件架構(gòu)、FPGA編程要點(diǎn)以及部
    的頭像 發(fā)表于 07-17 11:24 ?1960次閱讀

    UPS系統(tǒng)設(shè)計方案解讀

    UPS的應(yīng)用場景日趨多樣化,每個場景都有其獨(dú)特的需求,對應(yīng)不同的方案。UPS系統(tǒng)方案指南繼續(xù)上新,本文將聚焦UPS設(shè)計方案展開講述。
    的頭像 發(fā)表于 06-26 10:06 ?1396次閱讀
    UPS系統(tǒng)<b class='flag-5'>設(shè)計方案</b>解讀

    基于FPGA的SPI Flash控制器的設(shè)計方案

    Flash控制器的設(shè)計方案,并用VHDL實(shí)現(xiàn)。編寫的SPI Flash控制器IP核在Modelsim 6.5g上進(jìn)行了功能仿真,在FPGA開發(fā)板上進(jìn)行了測試驗證,可作為功能模塊應(yīng)用于SOC芯片
    發(fā)表于 06-03 10:13