女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

賽靈思Versal自適應計算加速平臺指南

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-10-11 11:33 ? 次閱讀

賽靈思 Versal 自適應計算加速平臺 (ACAP) 設計方法論是旨在幫助精簡 Versal 器件設計進程的一整套最佳實踐。鑒于這些設計的規模與復雜性,因此必須通過執行特定步驟與設計任務才能確保設計每個階段都能成功完成。

本指南將分為以下五大章節,遵循指南里的步驟和最佳實踐進行操作,將有助于您以盡可能最快且最高效的方式實現期望設計目標。

PART 1

仿真流程

為了應對仿真范圍、仿真抽象和仿真目的等方面的不同需求,賽靈思為 Versal ACAP 設計的各組件提供了專用的流程,包括 AI 引擎、PS 和 PL。此外,賽靈思還支持對由 PL、PS 和(可選)AI 引擎組件組成的完整系統進行協同仿真。

具體章節提供了有關每個仿真流程的范圍和目的的詳細信息,請您下載完整版指南進行查閱。

PART 2

設計收斂

設計收斂包括滿足所有系統性能、時序和功耗要求,并成功確認硬件中的功能。在設計收斂階段,您可開始通過實現工具運行設計,因此首先需要考量的就是時序和功耗注意事項。

在此設計收斂階段、估算設計利用率,時序和功耗可以得到準確性更高的結果。這樣即可為您提供機會來重新確認時序和功耗目標是可達成的。為確認設計能夠滿足其要求,賽靈思建議制定時序基線和功耗基線。時序基線側重于在定義準確的時序約束之后,評估時序路徑。功耗基線則需要為 Vivado 提供正確的翻轉信息,以便確定準確的動態功耗信息。

當您基于基線開始迭代后,應在改善時序時復檢功耗數值。通常,建議您盡早開啟整套功耗節省功能,然后對導致出現時序問題的個別項進行縮減,這樣有助于達成適當的平衡,從而滿足設計收斂目標。在實現階段盡早聯動開展功耗分析和時序分析能夠節省工程設計時間,實現更準確的工程規劃。這樣即可留出更多時間用于探索各種工程設計解決方案,不至于在設計周期后期才發現更合適的解決方案。

PART 3

系統性能收斂

Versal 器件是圍繞異構計算引擎來構建的,這些引擎通過 NoC 或 PL 彼此相連并通過高性能收發器和 I/O 連接到外部系統。在系統應用與映射階段,器件接口和總體計算要求可用于指定器件中實現的每個計算和控制功能的目標性能。每個功能都設計為映射到最合適的硬件資源,此類資源使用對應編程語言和編譯軟件(例如,對應嵌入式處理器系統使用系統軟件,對應 AI 引擎或 PL 內核使用 C/C++ 語言、對應高性能 PL 內核或固件則使用 RTL 等)。

各設計團隊必須先在功能級別確認功能和期望的性能,然后再將其集成到部分系統應用或整個系統中。在集成階段中,功能可能失效,且性能可能降級。由于 Versal 器件所支持的系統應用的復雜性和異構性質,因此必須事先明確并規劃分析和調試方法論。

Vitis 和 Vivado 工具均為綜合性且互補性的設計環境,可提供在硬件中進行功能仿真、設計特性報告以及數據測量或探測所需的所有功能。具體章節提供了分步驟分析方法建議,詳情請下載完整版指南進行查閱。

PART 4

配置與調試

成功完成設計實現后,下一步就是將設計加載到器件中并在硬件上運行。配置是指將特定應用的數據加載到器件內部存儲器中的過程。如果設計在硬件上不滿足要求,則需要進行調試。具體詳細信息,可參閱相關資源獲取。

PART 5

確認

Versal ACAP 的多種不同計算域給傳統 FPGA 確認方法帶來了諸多挑戰。除了可編程邏輯和處理器子系統外,Versal器件還包含 AI 引擎,使系統確認任務比傳統 FPGA 更復雜。

此確認方法是圍繞以下關鍵概念構建的:

? 塊/IP 確認:PL 內各 RTL 和 HLS IP 可先單獨確認,然后再執行系統集成。

? AI 引擎確認:位于接口級別的 AI 引擎可視作為 AXI-MM 或 AXI4-Stream IP。

? 系統確認:完成各塊確認后,即可確認整個系統、使用處理器來協調數據流、測試矢量生成、監控等。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    51

    文章

    4234

    瀏覽量

    135290
  • ACAP
    +關注

    關注

    1

    文章

    54

    瀏覽量

    8351

原文標題:Versal ACAP 系統集成和確認方法指南

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    適用于Versal的AMD Vivado 加快FPGA開發完成Versal自適應SoC設計

    設計、編譯、交付,輕松搞定。更快更高效。 Vivado 設計套件提供經過優化的設計流程,讓傳統 FPGA 開發人員能夠加快完成 Versal 自適應 SoC 設計。 面向硬件開發人員的精簡設計流程
    的頭像 發表于 05-07 15:15 ?377次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開發完成<b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC設計

    第二代AMD Versal Premium系列SoC滿足各種CXL應用需求

    第二代 AMD Versal Premium 系列自適應 SoC 是一款多功能且可配置的平臺,提供全面的 CXL 3.1 子系統。該系列自適應 SoC 旨在滿足從簡單到復雜的各種 CX
    的頭像 發表于 04-24 14:52 ?308次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Premium系列SoC滿足各種CXL應用需求

    面向AI與機器學習應用的開發平臺 AMD/Xilinx Versal? AI Edge VEK280

    解讀: *附件:VEK280_用戶指南 開發手冊.pdf 一、核心配置與架構 ? 自適應SoC芯片 基于AMD Versal? AI Edge系列VE2802自適應SoC,集成AI引擎
    的頭像 發表于 04-11 18:33 ?1037次閱讀
    面向AI與機器學習應用的開發<b class='flag-5'>平臺</b> AMD/Xilinx <b class='flag-5'>Versal</b>? AI Edge VEK280

    西門子EDA邀您相約2025玄鐵RISC-V生態大會

    自適應計算芯片的商用原型驗證解決方案,Veloce proFPGA CS 憑借其靈活的多 FPGA 擴展能力、超高性能和智能化工具鏈,正在成為 RISC-V 生態開發者加速芯片設計驗證的關鍵引擎。
    的頭像 發表于 02-24 18:06 ?1123次閱讀

    AMD Versal自適應SoC器件Advanced Flow概覽(下)

    在 AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應 SoC 器件啟用。請注意,Advanced Flow
    的頭像 發表于 01-23 09:33 ?546次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC器件Advanced Flow概覽(下)

    AMD Versal自適應SoC器件Advanced Flow概覽(上)

    在最新發布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應 SoC 器件的 Advanced Flow 布局布線
    的頭像 發表于 01-17 10:09 ?556次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC器件Advanced Flow概覽(上)

    AMD Versal自適應SoC DDRMC如何使用Micron仿真模型進行仿真

    AMD Versal 自適應 SoC 器件上 DDR4 硬核控制器 DDRMC 跑仿真時,按照 IP 的默認設置,在 IP wizard 中使能了“Internal Responder”,就可以
    的頭像 發表于 01-10 13:33 ?783次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC DDRMC如何使用Micron仿真模型進行仿真

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發表于 12-30 16:28

    使用 AMD Versal AI 引擎釋放 DSP 計算的潛力

    的 DSP 應用。 AMD Versal AI 引擎使您能夠擴展數字信號處理 (DSP) 計算和面向未來的設計,以適應當前和下一代計算密集型 DSP 應用。借助
    的頭像 發表于 11-29 14:07 ?1089次閱讀

    使用AMD Versal AI引擎加速高性能DSP應用

    AMD Versal AI 引擎使您能夠擴展數字信號處理( DSP )算力與面向未來的設計,從而適應當前和下一代計算密集型 DSP 應用。借助 Versal AI 引擎,客戶能以更低的
    的頭像 發表于 11-20 16:35 ?775次閱讀

    AMD推出第二代Versal Premium系列

    近日,AMD(超威,納斯達克股票代碼:AMD )今日宣布推出第二代 AMD Versal Premium 系列,這款自適應 SoC 平臺旨在面向各種工作負載提供最高水平系統加速。第二代
    的頭像 發表于 11-13 09:27 ?774次閱讀

    AMD Alveo V80計算加速器網絡研討會

    V80 計算加速卡由 AMD Versal HBM 自適應 SoC 提供支持,具有 Alveo 產品系列中最高的邏輯密度、內存帶寬、網絡吞吐量和 DSP
    的頭像 發表于 11-08 09:35 ?547次閱讀

    AMD Versal自適應SoC CPM5 QDMA的Tandem PCIe啟動流程介紹

    本文將從硬件設計和驅動使用兩個方面介紹基于 CPM5 QDMA 的 AMD Versal 自適應 SoC 的 Tandem 設計和啟動流程。
    的頭像 發表于 09-18 10:07 ?1313次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC CPM5 QDMA的Tandem PCIe啟動流程介紹

    第二代AMD Versal Prime系列自適應SoC的亮點

    Versal Prime 系列自適應 SoC 在視頻相關指標中提供了至高 2 倍的性能1,充分釋放創造力,是打造多通道 4K 和 8K 內容捕獲、制作和分發設備的理想芯片平臺
    的頭像 發表于 09-14 15:32 ?817次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Prime系列<b class='flag-5'>自適應</b>SoC的亮點

    ALINX受邀參加AMD自適應計算峰會

    近日,AMD 自適應計算峰會(AMD Adaptive Computing Summit, 即 AMD ACS)在深圳舉行,聚焦 AMD 自適應 SoC 和 FPGA 產品最新動態,以及設計工具和開發環境的前沿技巧,是全球硬件開發者和工程師們深入交流與學習的優質
    的頭像 發表于 08-02 14:36 ?875次閱讀