在7月27日凌晨舉辦的Intel Accelerated活動中,英特爾放出了幾個重磅消息,未來制程節點的全面改名,后續先進制程的技術推進和時間節點,以及全新的封裝技術和代工客戶。
新的命名:10nm變Intel 7
過去的報道中,我們已經多次提到了英特爾在10nm和7nm制程上,英特爾在晶體管密度上其實是領先同節點名的臺積電和三星的。英特爾也深知這一點,過去的節點命名方式讓他們在營銷上吃了大虧,7nm開發進度被延后也就加劇了這一問題,于是英特爾決定改變這一現狀。
英特爾今年年末會在Alder Lake 12代酷睿CPU上用到10nm Enhanced SuperFin(10ESF),而如今他們已經將10ESF制程改名為Intel 7制程,而過去提及的7nm將改名為Intel 4制程,很明顯英特爾想以這樣的方式來對標臺積電和三星同命名節點的晶體管密度。
與10nm SuperFin制程相比,Intel 7制程可以做到10至15%的性能/功耗增益,并引入了對FinFET晶體管的進一步優化。英特爾稱其10nm目前已經進入了全面量產狀態,超過了14nm的產量。而Intel 7現在也已進入量產狀態,為今明兩年的產品做好準備,比如客戶機CPU Alder Lake和數據中心CPU Sapphire Rapids。
Intel 4則提供了20%的性能/功耗提升,在這個節點上,英特爾將全面利用EUV光刻機。使用這一節點的Meteor Lake CPU也已在今年第二季度完成了Tape In,據了解,該制程也會用于未來Granite Rapids數據中心CPU的生產。通過對IMS的收購,英特爾也會將其多束電子束Mask Writer應用于EUV光刻機中。根據英特爾公布的合作伙伴,Applied Materials、Lam Research和Tel Tokyo Electron這些頂級半導體設備供應商也會提供對應的方案。
后續制程:Intel 3和20A
此次發布會上,英特爾也宣布了后續的兩大制程Intel 3和20A。其中Intel 3將在功率和面積上進行進一步改進,為客戶提供18%的性能/功耗提升。Intel 3將擁有更密集的HP庫,以及更高內在驅動電流,并減少了通孔電阻。Intel 3還會繼續加大EUV光刻機的使用,英特爾預計在2023年下半年開始投入該制程節點的生產。
PowerVia技術與試產晶圓 / Intel
20A則是英特爾用來追趕臺積電和三星的最后一個沖刺區。英特爾稱它象征著半導體從納米時代進入埃米時代。英特爾給該節點定下的時間點為2024年上半年,不過具體的量產時間還不好說。英特爾會在該節點中應用全新的RibbonFET晶體管架構和PowerVia互聯技術。
三星將在3nm上推出GAA(全環繞柵極)技術,而、臺積電則計劃在2nm上才使用GAA技術,而RibbonFET正是英特爾自己的GAA解決方案。全新的GAA晶體管架構運用了納米帶技術,進一步提升了電氣性能,加快晶體管開關速度,減少占用空間。
除此之外,在這20A這一節點上,英特爾的代工業務也將迎來一個新的客戶——高通。
接下高通和亞馬遜大單,制程封裝兩開花
高通在芯片代工上已經嘗試了臺積電和三星這樣的合作伙伴,如今又將多出一個英特爾。不過高通預定的并不是近兩年的Intel 4和Intel 3制程,而是最先進的Intel 20A,這意味著我們可能需要在2024年才能看到英特爾代工的高通手機芯片。這樣的選擇其實也很合理,畢竟今年是英特爾開展代工的第一年,不少人都還在觀望英特爾的代工表現。而且高通一向會選擇最先進的制程工藝,只有當Intel 20A可以與臺積電與三星比肩時,才會列入可選項。
另一大宣布合作的客戶則是亞馬遜,不過這次合作可不是為其AWS提供CPU的,而是承接其芯片封裝。亞馬遜造芯早就不是什么秘密了,2015年亞馬遜就收購了一家以色列芯片制造公司Annapurna。為了給自己的AWS提供更具競爭力的基礎架構,自研芯片是必不可少的一環。亞馬遜此次合作,就是為了數據中心芯片的半導體封裝。那么英特爾的封裝究竟有何優勢,值得亞馬遜的垂青呢?
封裝全面進化:下一代EMIB和Foveros
EMIB和Foveros作為英特爾的封裝王牌技術,在IDM 2.0的運營模式下,也會對客戶開放。Intel Accelerated上,英特爾揭開了下一代EMIB和Foveros技術的真面目。
EMIB為英特爾2.5D嵌入式多芯片互聯橋接方案,在EMIB的幫助下,芯片可以做到與尋常封裝相比2倍的帶寬密度和4倍的功率效率。更重要的是,其凸點間距可以做到55微米。而英特爾的下一代EMIB進一步減小了凸點間距,將其逐漸降至40微米。
除了EMIB之外,Foveros 3D堆疊技術同樣可以進一步減小凸點間距。結合了兩種技術后,凸點間距可以降低至36微米。英特爾正式公布了下一代Foveros技術Foveros Omni和Foveros Direct。
Foveros Omni引入了裸片分解互聯和模組化的設計,為芯片設計提供更高的靈活性。該技術將硅通孔(TSV)的性能懲罰最小化,并優化了功耗和IO,為互聯提供更高的帶寬。運用Foveros Omni技術后,凸點間距可以降低至25微米。Foveros Direct更是實現了銅到銅的直接鍵合,為互聯提供更低的阻值,凸點間距降低至10微米以下。
展望2025年之后
對于2025年之后的計劃,英特爾只用了三句話來描述:堆疊式GAA,下一代背部供電系統和先進光學封裝。在這些技術上,英特爾會和法國CEA-Leti實驗室、比利時微電子研究中心IMEC和IBM緊密合作。英特爾也會在今年10月27日和28日舉辦的Intel Innovation活動中進一步詳解其技術創新。
新的命名:10nm變Intel 7
過去的報道中,我們已經多次提到了英特爾在10nm和7nm制程上,英特爾在晶體管密度上其實是領先同節點名的臺積電和三星的。英特爾也深知這一點,過去的節點命名方式讓他們在營銷上吃了大虧,7nm開發進度被延后也就加劇了這一問題,于是英特爾決定改變這一現狀。
英特爾今年年末會在Alder Lake 12代酷睿CPU上用到10nm Enhanced SuperFin(10ESF),而如今他們已經將10ESF制程改名為Intel 7制程,而過去提及的7nm將改名為Intel 4制程,很明顯英特爾想以這樣的方式來對標臺積電和三星同命名節點的晶體管密度。
與10nm SuperFin制程相比,Intel 7制程可以做到10至15%的性能/功耗增益,并引入了對FinFET晶體管的進一步優化。英特爾稱其10nm目前已經進入了全面量產狀態,超過了14nm的產量。而Intel 7現在也已進入量產狀態,為今明兩年的產品做好準備,比如客戶機CPU Alder Lake和數據中心CPU Sapphire Rapids。
Intel 4則提供了20%的性能/功耗提升,在這個節點上,英特爾將全面利用EUV光刻機。使用這一節點的Meteor Lake CPU也已在今年第二季度完成了Tape In,據了解,該制程也會用于未來Granite Rapids數據中心CPU的生產。通過對IMS的收購,英特爾也會將其多束電子束Mask Writer應用于EUV光刻機中。根據英特爾公布的合作伙伴,Applied Materials、Lam Research和Tel Tokyo Electron這些頂級半導體設備供應商也會提供對應的方案。
后續制程:Intel 3和20A
此次發布會上,英特爾也宣布了后續的兩大制程Intel 3和20A。其中Intel 3將在功率和面積上進行進一步改進,為客戶提供18%的性能/功耗提升。Intel 3將擁有更密集的HP庫,以及更高內在驅動電流,并減少了通孔電阻。Intel 3還會繼續加大EUV光刻機的使用,英特爾預計在2023年下半年開始投入該制程節點的生產。
PowerVia技術與試產晶圓 / Intel
20A則是英特爾用來追趕臺積電和三星的最后一個沖刺區。英特爾稱它象征著半導體從納米時代進入埃米時代。英特爾給該節點定下的時間點為2024年上半年,不過具體的量產時間還不好說。英特爾會在該節點中應用全新的RibbonFET晶體管架構和PowerVia互聯技術。
三星將在3nm上推出GAA(全環繞柵極)技術,而、臺積電則計劃在2nm上才使用GAA技術,而RibbonFET正是英特爾自己的GAA解決方案。全新的GAA晶體管架構運用了納米帶技術,進一步提升了電氣性能,加快晶體管開關速度,減少占用空間。
除此之外,在這20A這一節點上,英特爾的代工業務也將迎來一個新的客戶——高通。
接下高通和亞馬遜大單,制程封裝兩開花
高通在芯片代工上已經嘗試了臺積電和三星這樣的合作伙伴,如今又將多出一個英特爾。不過高通預定的并不是近兩年的Intel 4和Intel 3制程,而是最先進的Intel 20A,這意味著我們可能需要在2024年才能看到英特爾代工的高通手機芯片。這樣的選擇其實也很合理,畢竟今年是英特爾開展代工的第一年,不少人都還在觀望英特爾的代工表現。而且高通一向會選擇最先進的制程工藝,只有當Intel 20A可以與臺積電與三星比肩時,才會列入可選項。
另一大宣布合作的客戶則是亞馬遜,不過這次合作可不是為其AWS提供CPU的,而是承接其芯片封裝。亞馬遜造芯早就不是什么秘密了,2015年亞馬遜就收購了一家以色列芯片制造公司Annapurna。為了給自己的AWS提供更具競爭力的基礎架構,自研芯片是必不可少的一環。亞馬遜此次合作,就是為了數據中心芯片的半導體封裝。那么英特爾的封裝究竟有何優勢,值得亞馬遜的垂青呢?
封裝全面進化:下一代EMIB和Foveros
EMIB和Foveros作為英特爾的封裝王牌技術,在IDM 2.0的運營模式下,也會對客戶開放。Intel Accelerated上,英特爾揭開了下一代EMIB和Foveros技術的真面目。
EMIB為英特爾2.5D嵌入式多芯片互聯橋接方案,在EMIB的幫助下,芯片可以做到與尋常封裝相比2倍的帶寬密度和4倍的功率效率。更重要的是,其凸點間距可以做到55微米。而英特爾的下一代EMIB進一步減小了凸點間距,將其逐漸降至40微米。
除了EMIB之外,Foveros 3D堆疊技術同樣可以進一步減小凸點間距。結合了兩種技術后,凸點間距可以降低至36微米。英特爾正式公布了下一代Foveros技術Foveros Omni和Foveros Direct。
Foveros Omni引入了裸片分解互聯和模組化的設計,為芯片設計提供更高的靈活性。該技術將硅通孔(TSV)的性能懲罰最小化,并優化了功耗和IO,為互聯提供更高的帶寬。運用Foveros Omni技術后,凸點間距可以降低至25微米。Foveros Direct更是實現了銅到銅的直接鍵合,為互聯提供更低的阻值,凸點間距降低至10微米以下。
展望2025年之后
對于2025年之后的計劃,英特爾只用了三句話來描述:堆疊式GAA,下一代背部供電系統和先進光學封裝。在這些技術上,英特爾會和法國CEA-Leti實驗室、比利時微電子研究中心IMEC和IBM緊密合作。英特爾也會在今年10月27日和28日舉辦的Intel Innovation活動中進一步詳解其技術創新。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
高通
+關注
關注
77文章
7584瀏覽量
192598 -
臺積電
+關注
關注
44文章
5740瀏覽量
168956 -
intel
+關注
關注
19文章
3493瀏覽量
187972 -
光刻機
+關注
關注
31文章
1163瀏覽量
48058
發布評論請先 登錄
相關推薦
熱點推薦
博通與臺積電或有意瓜分英特爾
半導體行業的兩大巨頭——博通和臺積電,近日被曝出對英特爾的潛在分拆交易表現出濃厚興趣。據知情人士透露,博通一直密切關注著英特爾的芯片設計和營
博通與臺積電或考慮接手英特爾業務
據最新報道,英特爾的兩大競爭對手——臺積電和博通,正在密切關注英特爾可能一分為二的潛在交易動態。這一消息引起了業界的廣泛關注。 報道指出,博
博通臺積電或聯手瓜分英特爾
近日,有消息稱美國芯片制造大廠英特爾可能面臨分拆,其芯片設計與營銷業務及芯片制造部分或將分別由博通公司和臺積電接手。目前,相關公司正在就這一
被臺積電拒絕代工,三星芯片制造突圍的關鍵在先進封裝?
進制程工藝的良率,而這恰恰是三星在先進制程方面的最大痛點。 據悉,三星System LSI部門已經改變了此前晶圓代工獨自研發的發展路線,轉而尋求外部聯盟合作,不過縱觀全球晶圓代工產業,

臺積電拒絕為三星代工Exynos芯片
與臺積電合作,以提升其Exynos芯片的生產質量和產量。 然而,就在昨日,Jukanlosreve更新了這一事件的最新進展。據其透露,臺積
英特爾CEO基辛格將訪臺積電,否認取消折扣傳聞
的Intel 18A(1.8納米)工藝研發,而下一代PC處理器Panther Lake并不會完全依賴臺積電代工。相反,英特爾將自行生產部分或
三星電子晶圓代工副總裁:三星技術不輸于臺積電
在近期的一場半導體產學研交流研討會上,三星電子晶圓代工業務部的副總裁Jeong Gi-tae展現出了高度的自信。他堅決表示,三星的技術并不遜色于臺
英特爾計劃與三星組建代工聯盟,意在制衡臺積電
近期,韓國媒體Maeil Business Newspaper透露了一則重磅消息:英特爾主動接觸三星電子,意在攜手打造“代工聯盟”,共同挑戰當前代工市場的霸主臺
英特爾挖角臺積電工程師,芯片代工戰局升溫
在芯片代工領域,一場激烈的人才爭奪戰正在悄然上演。據最新報道,英特爾正積極向臺積電在亞利桑那州的精英工程師拋出橄欖枝,意圖通過人才引進策略,
今日看點丨ASML今年將向臺積電、三星和英特爾交付High-NA EUV;理想 L9 出事故司機質疑 LCC,產品經理回應
1. ASML 今年將向臺積電、三星和英特爾交付High-NA EUV ? 根據報道,芯片制造設備商ASML今年將向
發表于 06-06 11:09
?1005次閱讀
評論