女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一文讀懂時序分析與約束

電子工程師 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2021-06-15 11:24 ? 次閱讀

1.時序分析與約束

1.1 約束是FPGA設計不可或缺的,約束文件分為:

用戶設計文件(.UCF),由用戶輸入

網表約束文件(.NCF),綜合生成

物理約束文件(.PCF),實現生成

約束類型分為:

周期約束、偏移約束、靜態路徑約束;

1.2 高的工作頻率意味著更加強大的處理能力,但帶來了:時序沖突的概率變大以及電路的穩定性降低,為此必須進行時序、面積和負載等多方面的約束。

對于一般的低速設計(處理時鐘不超過50MHz),基本上不需時序方面的處理。

1.3 時序分析貫穿整個FPGA設計,任何階段時序分析不滿足,都需重新修改代碼或者調整時序約束。

2. 動態時序分析與靜態時序分析

動態時序分析需要仿真條件, 需要輸入向量,著重于邏輯功能;

靜態時序分析不需要外部激勵,著重于時序性能分析;

靜態時序分析在分析過程中計算時序路徑上數據信號的到達時間和要求時間的差值,以

判斷是否違反設計規則的錯誤,即Slack (時裕量)= T_required_time(約束時長) – T_arrival_time (實際時延),Slack為正則滿足時序。

3.時鐘的時序特性:偏移(skew)、抖動(jitter)、占空比失真(duty cycle distortion)

時鐘偏移:指同一信號到達兩個不同寄存器之間的時間差值(原因:兩條時鐘路徑長度不同) ,在設計中主要時鐘應走全局時鐘網絡;

37a2058c-ccee-11eb-9e57-12bb97331649.png

時鐘抖動、占空比失真

4.時序裕量

約束文件要求的時鐘周期與實際布局布線后時鐘周期的差值

5.添加約束原則

先附加全局約束,再補充局部約束。目的是在可能的地方盡量放松約束,提高布線成功概率,減少布局布線時間。典型的全局約束包括周期約束和偏移約束。

在添加全局時序約束時,先根據時鐘頻率不同劃分不同的時鐘域,添加各自的周期約束;然后對輸入輸出信號添加偏移約束,對片內邏輯添加附加約束

6.硬件設計電路的最高工作頻率

取決于芯片內部元件固有的建立時間和保持時間,以及同步元件之間的邏輯和布線延遲。即由芯片和代碼共同決定。

7.周期約束

常用的策略是:附加的時鐘周期約束的時長為期望值90%.

語法一:Net “信號名” period = 周期長度 high/low 脈沖持續時間

其中high/low指周期內第一個脈沖是高電平還是低電平,脈沖持續時間即該 脈沖的持續時間。

舉例 Net “clk_100MHz” period = 10 ns High 5ns

指定了信號clk_100MHz的周期為10ns,搞電平持續為5ns,該約束將被添加到clk_100MHz所驅動的元件上。

8.偏移約束

規定了外部時鐘和數據輸入輸出管腳之間的相對時序關系,只能用于端口信號,不能用于內部信號,語法結構:

OFFSET = [IN|OUT] “offset_time” [units] {BEFORE|AFTER} “clk_name” [TIMEGRP “group_name”]

[IN|OUT]:說明約束的是輸入還是輸出

offset_time:數據與有效時鐘沿之間的時間差

[units]:時間差單位,缺省為ns

{BEFORE|AFTER}:表明該時間差實在時鐘沿之前還是之后

“clk_name”:有效時鐘名字

[TIMEGRP “group_name”]:用戶添加的分組信號,缺省時為時鐘“clk_name”所能驅動的所有觸發器

偏移約束通知布局布線器輸入數據的到達時刻,從而可準確調整布局布線的過程,使約束信號建立時間滿足要求

舉例:NET “DATA_IN” OFFSET = IN 10 BEFORE “CLK_50MHz”。

責任編輯:lq6

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 時序
    +關注

    關注

    5

    文章

    397

    瀏覽量

    37771

原文標題:FPGA學習筆記-時序分析與約束

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發商

    精彩看點 此次收購將幫助系統級芯片 (SoC) 設計人員通過經市場檢驗的時序約束管理能力來加速設計,并提高功能約束和結構約束的正確性 ? 西門子宣布 收購 Excellicon 公司
    的頭像 發表于 05-20 19:04 ?519次閱讀
    西門子再收購EDA公司  西門子宣布收購Excellicon公司  <b class='flag-5'>時序</b><b class='flag-5'>約束</b>工具開發商

    FPGA時序約束之設置時鐘組

    Vivado中時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束中設置了時鐘組或f
    的頭像 發表于 04-23 09:50 ?284次閱讀
    FPGA<b class='flag-5'>時序</b><b class='flag-5'>約束</b>之設置時鐘組

    詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束時序
    的頭像 發表于 03-24 09:44 ?2502次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解Vivado<b class='flag-5'>時序</b><b class='flag-5'>約束</b>

    集成電路設計中靜態時序分析介紹

    Analysis,STA)是集成電路設計中的項關鍵技術,它通過分析電路中的時序關系來驗證電路是否滿足設計的時序要求。與動態仿真不同,STA不需要模擬電路的實際運行過程,而是通過
    的頭像 發表于 02-19 09:46 ?484次閱讀

    讀懂:LED 驅動電路二極管挑選要點

    讀懂:LED 驅動電路二極管挑選要點
    的頭像 發表于 02-06 14:47 ?446次閱讀

    讀懂什么是「雷電4」

    Thunderbolt讀懂什么是「雷電4」目前大部分PC接口配備了USB接口、音頻接口、HDMI接口等,這些接口的功能基本覆蓋了用戶的日常使用需求。為了提供更高速、更便捷的數據傳輸和設備連接體
    的頭像 發表于 02-05 17:52 ?1504次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>什么是「雷電4」

    時序約束主時鐘與生成時鐘

    、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發器GT的輸出引腳進入FPGA內部。對于賽靈思7系列的器件,主時鐘必須手動定義到GT
    的頭像 發表于 11-29 11:03 ?1214次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>約束</b><b class='flag-5'>一</b>主時鐘與生成時鐘

    讀懂單燈控制器工作原理

    讀懂單燈控制器工作原理
    的頭像 發表于 11-11 13:13 ?1036次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>單燈控制器工作原理

    讀懂MSA(測量系統分析)

    讀懂MSA(測量系統分析)
    的頭像 發表于 11-01 11:08 ?1437次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>MSA(測量系統<b class='flag-5'>分析</b>)

    使用IBIS模型進行時序分析

    電子發燒友網站提供《使用IBIS模型進行時序分析.pdf》資料免費下載
    發表于 10-21 10:00 ?1次下載
    使用IBIS模型進行<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    讀懂新能源汽車的功能安全

    電子發燒友網站提供《讀懂新能源汽車的功能安全.pdf》資料免費下載
    發表于 09-04 09:22 ?3次下載

    時序邏輯電路故障分析

    時序邏輯電路的主要故障分析個復雜而重要的課題,它涉及電路的穩定性、可靠性以及整體性能。以下是對時序邏輯電路主要故障的全面分析,旨在幫助理
    的頭像 發表于 08-29 11:13 ?1651次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發表于 08-06 11:40 ?1228次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b><b class='flag-5'>約束</b>

    FPGA 高級設計:時序分析和收斂

    Static Timing Analysis,簡稱 STA。它可以簡單的定義為:設計者提出些特定的時序要求(或者說是添加特定的時序約束),套用特定的
    發表于 06-17 17:07

    【古瑞瓦特光伏逆變器品牌】讀懂PCS儲能變流器

    【古瑞瓦特光伏逆變器品牌】讀懂PCS儲能變流器 在加快實現雙碳目標和構建新型電力系統的進程中,儲能技術正逐步成為支撐新型電力系統穩定運行、優化資源配置的關鍵技術之。其中,PCS(
    的頭像 發表于 06-14 16:39 ?1851次閱讀
    【古瑞瓦特光伏逆變器品牌】<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>PCS儲能變流器