女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于SRAM技術(shù)的Xilinx FPGA具有較高的邏輯密度

FPGA之家 ? 來源:瓜大三哥 ? 作者:米果不回來 ? 2021-06-01 10:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

基于SRAM技術(shù)的Xilinx FPGA具有較高的邏輯密度,消耗較高功率;

基于閃存技術(shù)的Xilinx CPLD具有較低的邏輯密度,功耗也比較低。為了提高邏輯密度、集成更多功能,PLD廠商的每一代器件都會采用當(dāng)前最新的工藝技術(shù)。不同的功能需求以及集成工藝,使得PLD的供電電壓有所不同。

由于PLD在電路板上擔(dān)當(dāng)?shù)慕巧且粋€片上系統(tǒng)(SOC),為這些器件供電就相當(dāng)于為整個系統(tǒng)供電。典型的高端Virtex系列FPGA可能需要10~15路獨立的供電電壓。另一方面,較低密度的Spantan、Kintex、Artix和CoolRunner系列器件會需要2~10路獨立的供電電壓。用戶需要根據(jù)每路電壓的功率要求、供電順序以及系統(tǒng)電源管理的需求,確定正確的穩(wěn)壓電源組合。

現(xiàn)代PLD的核電源為內(nèi)部多數(shù)電路供電,所消耗的功率也最高。每一次新工藝的出現(xiàn),都會產(chǎn)生新的核電源要求。支持PLD輔助電路的核電電源用于配置邏輯電路、時鐘管理以及其他輔助功能電路。此外,F(xiàn)PGA往往把一個接口標(biāo)準(zhǔn)橋接到另一接口標(biāo)準(zhǔn),每個IO也會具有不同的電源要求求,范圍從1.2V至3.3V。

另外,特別需要注意告訴SerDes收發(fā)器的供電電源,每個收發(fā)器可能消耗1至幾個安培的電流,收發(fā)器速率為155Mbps至28Gbps,甚至更高。例如100G以太網(wǎng)系統(tǒng)中使用多個這樣的收發(fā)器,電流損耗為10A,甚至更高。高速數(shù)據(jù)傳輸會在電源總線產(chǎn)生較大的噪聲,對電源的性能影響較大。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618532
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    171520
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5136

    瀏覽量

    102650
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    786

    瀏覽量

    115968
  • PLD
    PLD
    +關(guān)注

    關(guān)注

    6

    文章

    230

    瀏覽量

    60207

原文標(biāo)題:Xilinx FPGA和CPLD供電

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發(fā)表于 05-30 15:29 ?0次下載

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    的高端、高密度 FPGA。Agilex 7 M 系列 FPGA 集成超過 380 萬個邏輯元件,并針對 AI、數(shù)據(jù)中心、下一代防火墻、5G 通信基礎(chǔ)設(shè)施及 8K 廣播設(shè)備等對高性能、高
    的頭像 發(fā)表于 04-10 11:00 ?650次閱讀

    請問STM32訪問FPGA內(nèi)部SRAM部分區(qū)域為何只能讀不能寫?

    采用STM32F427+FPGA+Flash。 STM32通過FMC總線訪問FPGA內(nèi)部SRAM,起始地址為0x60000000; Flash中存儲FPGA的配置數(shù)據(jù),STM32和
    發(fā)表于 03-12 07:59

    xilinx FPGA IOB約束使用以及注意事項

    xilinx FPGA IOB約束使用以及注意事項 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA
    的頭像 發(fā)表于 01-16 11:02 ?911次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB約束使用以及注意事項

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發(fā)板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導(dǎo)手冊有詳細(xì)的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發(fā)表于 01-09 16:08

    ADS54J64EVM開發(fā)板可以配套使用哪些Xilinx FPGA開發(fā)板呢?

    個 FMC 連接器,該連接器也可與領(lǐng)先的FPGA制造商提供的許多開發(fā)套件兼容。 那么問題來了,TI的這兩個AD開發(fā)板到底能不能直接用在Xilinx FPGA的其他通用開發(fā)板上,例如 KC705/VC707/VCU108? 急,在
    發(fā)表于 12-20 10:18

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南

    電子發(fā)燒友網(wǎng)站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南.pdf》資料免費下載
    發(fā)表于 12-10 15:31 ?37次下載

    開源芯片系列講座第24期:基于SRAM存算的高效計算架構(gòu)

    先進(jìn)的計算架構(gòu)技術(shù),以克服傳統(tǒng)馮諾依曼架構(gòu)中計算單元與存儲單元分離導(dǎo)致的“內(nèi)存墻”問題。基于SRAM的存算一體技術(shù)在智能計算中具有高能效、高密度
    的頭像 發(fā)表于 11-27 01:05 ?872次閱讀
    開源芯片系列講座第24期:基于<b class='flag-5'>SRAM</b>存算的高效計算架構(gòu)

    采用Xilinx FPGA的AFE79xx SPI啟動指南

    電子發(fā)燒友網(wǎng)站提供《采用Xilinx FPGA的AFE79xx SPI啟動指南.pdf》資料免費下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動指南

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+01.開箱(zmj)

    推出的MYC-J7A100T核心板及開發(fā)板是基于Xilinx Artix-7系列XC7A100T的開發(fā)平臺,FPGA工業(yè)芯,兼容國產(chǎn)PG2L100H: XC7A100T-2FGG484I具有高度
    發(fā)表于 11-12 15:45

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及一些特性。
    的頭像 發(fā)表于 11-05 15:45 ?3190次閱讀
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> PCIe Gen3的應(yīng)用接口及特性

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡化的 FPGA 基本結(jié)構(gòu)由 6 部分組成,分別為可編程輸入/輸出單元、基本可編程
    的頭像 發(fā)表于 10-25 16:50 ?3333次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)

    如何申請xilinx IP核的license

    在使用FPGA的時候,有些IP核是需要申請后才能使用的,本文介紹如何申請xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1409次閱讀
    如何申請<b class='flag-5'>xilinx</b> IP核的license

    FPGA做深度學(xué)習(xí)能走多遠(yuǎn)?

    FPGA的優(yōu)勢就是可編程可配置,邏輯資源多,功耗低,而且賽靈思等都在極力推廣。不知道用FPGA做深度學(xué)習(xí)未來會怎樣發(fā)展,能走多遠(yuǎn),你怎么看。 A:FPGA 在深度學(xué)習(xí)領(lǐng)域
    發(fā)表于 09-27 20:53

    Xilinx 7系列FPGA PCB設(shè)計指導(dǎo)

    IC電路設(shè)計提供參考。文章內(nèi)容主要包括以下五個章節(jié)內(nèi)容: PCB技術(shù)基礎(chǔ): 討論當(dāng)前PCB技術(shù)的基礎(chǔ),重點是物理結(jié)構(gòu)和常見假設(shè)。 配電系統(tǒng)(PDS): 涵蓋7系列FPGA的配電系統(tǒng),包括去耦電容選擇
    發(fā)表于 07-19 16:56