女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA布局及資源優化

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-01-07 10:15 ? 次閱讀

1.項目需求

FPGA :V7-690T兩片

Resource:兩片FPGA通過X12 gth互聯;每片FPGA使用48路serdes走光口與板外連接;每片FPGA使用SIROx4通過VPX與外界互聯;每片FPGA使用PCIE X8與板上CPU Intel XEON互聯;每片FPGA使用20對LVDS互聯;CPLD控制FPGA上電時序/CPU啟動/FPGA加載;每片FPGA掛載2路4GB DDR3。

2.FPGA架構設計問題

我們知道,FPGA片上分布著各種資源,如時鐘,serdes,RAM,LUT,IO等。在進行FPGA規劃時候,應當需要知道項目設計需求,以及需求各模塊之間的數據交織情況,這樣可以避免后續FPGA RTL設計出現時序很難優化的情況。

對應這個情況,舉一個簡單的例子。如果一個FPGA工程中含有一個PCIE和一個DDR接口,并且,需要用到PCIE與外部設備進行大量數據塊上傳和下載方面的傳輸。那么DDR作為PCIE的一個緩存接口,最優的方案是在FPGA內部對PCIE接口和DDR接口盡量靠近放置。這樣FPGA RTL設計的時候時序很容易達到最優。在V7-690T FPGA中,可以將PCIE放置的最優位置如下圖。

e942e6f4-5079-11eb-8b86-12bb97331649.jpg

同時,我們也知道,在V7-690 FPGA中,DDR通常可以放置的位置可以是BANK34/35/36和BANK36/37/38。這時綜合上述兩個條件,我們可以得到最優放置PCIE和DDR的位置。使得FPGA內部編譯通過率或者說時序最好。

下面是兩種不同放置方式得到的example design編譯結果圖。

e9a2dc1c-5079-11eb-8b86-12bb97331649.jpg

3.前期碰到的問題

1).時鐘優化

在管腳驗證的時候,本人將各個功能模塊都用XILINX FPGA的IP生成 example design并集成到一個工程下面,但是發現上面提出的功能集成下來FPGA的BUFG資源遠遠不夠。下圖是FPGA example design各模塊BUFG資源需求情況。因此做了一些資源優化。

a.前期驗證中,發現SRIO是消耗BUFG資源最多的IP,因此能省出最多的BUFG。

b.DDR也消耗比較多時鐘,這個項目一個FPGA用到兩個DDR控制器,也能省出比較多BUFG。

2).PCIE不是在所有serdes下都能放的,對V7-690,需要放置在特殊的SERDES處,這樣,實際PCIE 程序編譯時候,這個特殊的serdes里PCIE 特殊資源離得最近,編譯出來的時序報告是最好的。如若不然,需要設置PCIE IP內部特殊參數,才能使得PCIE DEV被CPU看到,也就是PCIE link上。

3).DDR布局也要參考數據是如何在FPGA內部交織的,勁量靠近會用到大數據流量的模塊放置,這樣后期設計時序會好很多。

4)FPGA功耗估計問題。

這個可以在XILINX官網下載一個XPE Excel表格,很實用的,用一兩次就熟悉了。但是本人認為這個工具對很多人也有個缺點,就是實際并不知道以后自己的代碼各種資源消耗有多少。所以可能評估不太準。

本人是用example design工程查看編譯報告得出。當涉及到調整溫度啊電流啊啥的時候,在vivado下需要打開implementation的結果后才可以改動電流/溫度的值進行評估的。

3.FPGA PCB布線時會遇到調整線序的問題。

1)這要根據項目需求看調整后的布局是否滿足項目需求,調整好后一定要原理圖工程師給出最新的原理圖,最后FPGA根據新布局重新驗證管腳等。千萬不要口口相傳丟失了信息。

2)DDR換線序可以參照XILINX的MIG手冊,仔細核對的。

e9dad9f0-5079-11eb-8b86-12bb97331649.jpg

3) DDR PCB布線所需的管腳延時信息,可以通過新建一個空白工程,在空白工程的tcl下輸入如下命令:

link_design -part xc7k160tfbg676

write_csv flight_time

4.CPLD調試

1)CPLD控制FPGA上電順序,XILINX又一個check list,各位可以根據check list表格對硬件板卡進行關鍵信號測量確認,對上電時序進行控制等。

2)對FPGA的配置控制也可以月底 xilinx ug470等。

e9f97fa4-5079-11eb-8b86-12bb97331649.png

責任編輯:xj

原文標題:FPGA布局及資源優化(開發隨筆)

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21964

    瀏覽量

    614116
  • cpld
    +關注

    關注

    32

    文章

    1257

    瀏覽量

    171004
  • 時鐘
    +關注

    關注

    11

    文章

    1883

    瀏覽量

    132845

原文標題:FPGA布局及資源優化(開發隨筆)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    HarmonyOS優化應用預置圖片資源加載耗時問題性能優化

    一、概述 在開發應用時,當開發者預置圖片資源超過一定數量或者大小,由于圖片資源的格式需要通過CPU解壓縮為紋理格式才能直接被GPU讀取,這就增加了CPU的處理時間,可能會引起圖片完成時延增長。并且
    發表于 05-29 16:11

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale是賽靈思開發的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發表于 04-24 11:29 ?697次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的時鐘<b class='flag-5'>資源</b>與架構解析

    PCB布局優化:HT4088電源管理芯片的設計要點

    學習如何通過優化PCB布局來充分發揮HT4088電源管理芯片的性能和穩定性。
    的頭像 發表于 03-08 15:09 ?504次閱讀

    如何優化 CPLD 性能

    來實現: 邏輯優化 : 邏輯簡化 :在設計邏輯時,盡可能簡化邏輯表達式,減少邏輯門的數量,從而減少延遲和功耗。 資源共享 :合理分配和共享資源,例如使用多路選擇器(MUX)來共享數據路徑,減少重復邏輯。
    的頭像 發表于 01-23 10:03 ?460次閱讀

    SOLIDWORKS 2025界面布局優化

    SOLIDWORKS作為一款廣泛應用于工程設計領域的CAD軟件,其每一次更新都備受矚目。2025版本不僅在功能上進行了諸多增強,還在界面布局上進行了顯著的優化,為用戶帶來了更加直觀、易用和有效的設計體驗
    的頭像 發表于 12-03 16:12 ?552次閱讀

    SMT流水線布局優化技巧

    在電子制造領域,SMT(表面貼裝技術)流水線的布局優化對于提高生產效率、降低成本和提升產品質量至關重要。一個合理的流水線布局可以減少物料搬運時間,提高設備利用率,減少人為錯誤,并且提高整體的生產
    的頭像 發表于 11-14 09:11 ?941次閱讀

    RISC-V內核是如何與FPGA內核進行資源共享的?

    我們知道RISC-V內核支持的精簡指令集,FPGA又是要求性能相對比較高的模塊,這兩者在同一個產品中可否共存?若能,兩者的資源又是通過哪些接口進行傳輸共享的呢?
    發表于 10-27 17:05

    如何優化FPGA設計的性能

    優化FPGA(現場可編程門陣列)設計的性能是一個復雜而多維的任務,涉及多個方面和步驟。以下是一些關鍵的優化策略: 一、明確性能指標 確定需求 :首先,需要明確FPGA設計的性能指標,包
    的頭像 發表于 10-25 09:23 ?863次閱讀

    優化TPS546xx的布局以實現熱性能

    電子發燒友網站提供《優化TPS546xx的布局以實現熱性能.pdf》資料免費下載
    發表于 10-12 10:31 ?0次下載
    <b class='flag-5'>優化</b>TPS546xx的<b class='flag-5'>布局</b>以實現熱性能

    全球視野下的國外IP節點布局優化策略

    在當今全球化的數字時代,國外IP節點的布局優化已成為企業拓展國際市場、提升用戶體驗、保障數據安全與加速數據傳輸的關鍵要素。
    的頭像 發表于 10-10 08:11 ?589次閱讀

    中文版:優化TPS546xx的散熱性能布局

    電子發燒友網站提供《中文版:優化TPS546xx的散熱性能布局.pdf》資料免費下載
    發表于 09-26 09:18 ?0次下載
    中文版:<b class='flag-5'>優化</b>TPS546xx的散熱性能<b class='flag-5'>布局</b>

    4開關降壓/升壓轉換器的布局優化

    電子發燒友網站提供《4開關降壓/升壓轉換器的布局優化.pdf》資料免費下載
    發表于 09-02 09:34 ?3次下載
    4開關降壓/升壓轉換器的<b class='flag-5'>布局</b><b class='flag-5'>優化</b>

    優化 FPGA HLS 設計

    優化 FPGA HLS 設計 用工具用 C 生成 RTL 的代碼基本不可讀。以下是如何在不更改任何 RTL 的情況下提高設計性能。 介紹 高級設計能夠以簡潔的方式捕獲設計,從而
    發表于 08-16 19:56

    淺談如何克服FPGA I/O引腳分配挑戰

    形式顯示出PCB布局FPGA物理器件引腳,以及內部FPGA I/O點和相關資源。不幸的是,到今天為止還沒有單個工具或方法能夠同時滿足所有這些協同設計需求。然而,可以結合不同的技術和策
    發表于 07-22 00:40

    開關電源PCB布局優化,人人都該懂的“黃金法則”是什么?

    問:開關電源板布局的黃金法則優化電路板布局是開關電源設計中的一個關鍵。良好的布局可確保開關穩壓器的穩定運行,并將輻射干擾和傳導電磁干擾(EMI)降至。雖然這是電子開發人員所熟知的常識,
    發表于 07-01 17:11