業界首創的彈性CPU調配技術可將物理驗證簽核的成本降低40%
機器學習驅動的根本原因分析可加快設計的收斂
相較于傳統的LVS檢查方法,創新的Explorer LVS可提高30倍速度,同時內存使用降低30倍
新思科技(Synopsys)近日宣布推出最新版本IC Validator物理驗證解決方案,該解決方案包含多項創新技術,可加快前沿應用推向市場的時間。IC Validator獨特的彈性CPU調配技術可為本地和云環境的物理簽核節省多達40%的計算時間。另一項創新技術是機器學習驅動的根本原因分析,可自動識別關鍵的設計規則檢查(DRC)問題,從而更快地實現DRC的收斂。此外,與傳統LVS技術相比,Explorer LVS可使SoC的運行時間提高30倍且調試速度得到數量級的提升。
“設計規模不斷擴大、制造復雜性不斷升級,處于前沿設計的客戶日益面臨設計收斂的挑戰,因此及時的物理驗證收斂對于滿足嚴苛的流片時間至關重要。新思科技IC Validator的創新功能將為開發者提供更高的性能、更高的生產率并加速芯片上市的時間。”
——Raja Tabet
芯片設計集團高級副總裁
新思科技
作為新思科技Fusion Design Platform和Custom Design Platform的重要組成部分, IC Validator是一款全面且具有高度可擴展性的物理驗證解決方案。該解決方案包括DRC、LVS、可編程式電學規則檢查(PERC)、虛擬金屬填充和DFM等增強功能。IC Validator采用智能內存感知負載調度和均衡技術,具有高性能和高度可擴展性等特點,可最大限度地利用主流硬件。此外,它可以在多臺機器上同時使用多線程和分布式處理,并且可擴展到1000多個CPU,優勢顯著。 新思科技Fusion Design Platform中的IC Validator驗證可實現快速DRC檢查、自動修復、時序的填充和簽核、以及與STAR RC集成,從而可加快收斂速度。IC Validator的實時DRC檢查技術可為新思科技Custom Design Platform按需實現實時DRC監測。
責任編輯:lq
-
芯片
+關注
關注
459文章
52282瀏覽量
437462 -
cpu
+關注
關注
68文章
11051瀏覽量
216231 -
機器學習
+關注
關注
66文章
8496瀏覽量
134205
原文標題:IC Validator再升級,為芯片上市加速!
文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
使用Mickledore生成BSP,移動到最新版本的Scarthgap v6.6.52時,驅動程序未構建,怎么解決?
win7 64位系統STM32CubeMX安裝完成后數據包無法升級到最新版本,怎么解決?
高通CES 2025發布Qualcomm Aware?平臺新版本
高通推出Qualcomm Aware平臺最新版本
特斯拉發布“完全自動駕駛”軟件最新版本FSDV13.2
IBM發布面向企業的人工智能模型新版本
達索系統SOLIDWORKS2025新版本即將來襲
品英Pickering最新版本的微波開關設計工具, 增強了仿真能力和原理圖設計功能

啟明智顯ESP32系列串口屏全面升級!支持樂鑫IDF最新版,兼容Arduino開發環境

經緯恒潤INTEWORK-TPA 新版本正式發布

評論