在上周公布Q3財報時,三星同時重修了先進制程進展情況,將已經穩定投產的最新節點從7nm LPP升級為5nm LPE。
此前有消息稱,三星5nm產能遇困,阻礙了其規模量產工作,現在看起來情況已經好轉甚至得到了完全解決。
新的5nm旨在取代7nm,官方標稱可帶來10%的性能提升和同頻下20%的功耗減少。密度方面,是上一代的1.33倍。
據悉,5nm LPE引入了多層EUV工藝過程,FinFET晶體管在微觀層面也上馬了智能雙熔點分離、柔性放置觸點等轉為低功耗場景優化的技術。
三星還強調,5nm LPE和7nm在設計套件上兼容,以加快廠商部署芯片設計的速度。不過,這在某種程度上似乎也暗示,5nm下芯片的性能不會有令人印象深刻的提升。
外媒稱,三星5nm工藝的首發SoC將是驍龍875 5G SoC,后者定于12月1日在驍龍技術峰會上推出。
責任編輯:pj
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
芯片
+關注
關注
459文章
52145瀏覽量
435940 -
三星電子
+關注
關注
34文章
15885瀏覽量
182123 -
5nm
+關注
關注
1文章
342瀏覽量
26314
發布評論請先 登錄
相關推薦
熱點推薦
三星在4nm邏輯芯片上實現40%以上的測試良率
似乎遇到了一些問題 。
另一家韓媒《DealSite》當地時間17日報道稱,自 1z nm 時期開始出現的電容漏電問題正對三星 1c nm DRAM 的開發量產造成明顯影響。
發表于 04-18 10:52
千億美元打水漂,傳三星取消1.4nm晶圓代工工藝
電子發燒友網綜合報道?據多方消息來源推測,三星電子可能取消原計劃于?2027?年量產的?1.4nm(FS1.4)晶圓代工工藝。三星在?“Samsung?Foundry?Forum?20
千億美元打水漂,傳三星取消1.4nm晶圓代工工藝?
電子發燒友網綜合報道 據多方消息來源推測,三星電子可能取消原計劃于 2027 年量產的 1.4nm(FS1.4)晶圓代工工藝。三星在 “Samsung Foundry Forum 20
三星電子1c nm內存開發良率里程碑推遲
據韓媒報道,三星電子已將其1c nm DRAM內存開發的良率里程碑時間推遲了半年。原本,三星計劃在2024年底將1c nm制程DRAM的良率提升至70%,以達到結束開發
三星1c nm DRAM開發良率里程碑延期
(High Bandwidth Memory 4)內存規劃方面產生影響。 原本,三星電子計劃在2024年12月前將1c nm制程DRAM的良率提升至70%,這是結束開發工作并進入量產階
臺積電產能爆棚:3nm與5nm工藝供不應求
臺積電近期成為了高性能芯片代工領域的明星企業,其產能被各大科技巨頭瘋搶。據最新消息,臺積電的3nm和5nm工藝產能利用率均達到了極高水平,其
三星或將HBM產能目標下調至每月17萬顆
據業內人士透露,三星電子已對其2025年底的高帶寬內存(HBM)最大產能目標進行了調整,下調幅度超過10%,從原先計劃的每月20萬顆減至17萬顆。這一變動主要歸因于向主要客戶的量產供應
三星加速2nm及1.4nm制程投資
三星正加速其在先進制程領域的投資步伐,計劃于明年第一季度在平澤一廠的“S3”代工線建成一條月產能達7000片晶圓的2nm生產線。此舉標志著三星
三星將為DeepX量產5nm AI芯片DX-M1
人工智能半導體領域的創新者DeepX宣布,其第一代AI芯片DX-M1即將進入量產階段。這一里程碑式的進展得益于與三星電子代工設計公司Gaonchips的緊密合作。雙方已正式簽署量產合同
三星量產最薄LPDDR5X內存,技術再突破
三星電子今日正式宣告,其業界領先的超薄LPDDR5X內存封裝技術已進入量產階段,再次引領內存技術潮流。此次推出的LPDDR5X內存封裝,以驚
三星開始量產其最薄LPDDR5X內存產品,助力端側AI應用
深圳2024年8月6日?/美通社/ -- 2024年8月6日,三星電子今日宣布其業內最薄的12納米(nm)級LPDDR5X DRAM(內存)開始量
三星3nm芯片良率低迷,量產前景不明
近期,三星電子在半導體制造領域遭遇挑戰,其最新的Exynos 2500芯片在3nm工藝上的生產良率持續低迷,目前仍低于20%,遠低于行業通常要求的60%量產標準。這一情況引發了業界對

三星與新思科技攜手,備戰2nm工藝量產
在全球半導體行業邁向更高精度和更小尺寸的征途上,三星與新思科技近日宣布了一項重要的合作。這一合作旨在確保三星的2nm制造工藝能夠順利實現量產
評論