女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

你必須了解的AXI總線詳解

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2020-10-09 18:05 ? 次閱讀

不同類型的DMA

GPIO

PL general purpose AXI

GP AXI utlilizing PS DMAC

High performance w/DMA

ACP w/DMA

幾種DMA的總結

ZYNQ中不同應用的DMA 幾個常用的 AXI 接口 IP 的功能(上面已經提到): AXI-DMA:實現從 PS 內存到 PL 高速傳輸高速通道 AXI-HP<---->AXI-Stream 的轉換 AXI-FIFO-MM2S:實現從 PS 內存到 PL 通用傳輸通道 AXI-GP<----->AXI-Stream 的轉換 AXI-Datamover:實現從 PS 內存到 PL 高速傳輸高速通道 AXI-HP<---->AXI-Stream 的轉換,只不過這次是完全由 PL 控制的, PS 是完全被動的。 AXI-VDMA:實現從 PS 內存到 PL 高速傳輸高速通道 AXI-HP<---->AXI-Stream 的轉換,只不過是專門針對視頻、圖像等二維數據的。 AXI-CDMA:這個是由 PL 完成的將數據從內存的一個位置搬移到另一個位置,無需 CPU 來插手。 涉及到DMA主要包括AXI Centralized DMA、AXI Video DMA和AXI DMA,詳細的描述及IP核如下圖所示:

圖4?39 幾種DMA應用 具體的描述如下表: 表4?19 幾種應用DMA描述

類型 接口名稱 數據位寬 接口類型 功能描述 關鍵特性
AXI Centralized DMA control 32 AXI4-lite slave CPU通過總線對DMA內部的源地址寄存器、目的地址寄存器、控制寄存器、狀態(tài)寄存器和傳輸數據長度寄存器等進行初始化。 a兼容總線AXI4、AXI4-lite接口協議; bAXI4數據寬度支持32、64、128、256、512、1024; cAXI4-Stream 數據寬度支持8、16、32、64、128、256、512、1024; d可選的數據重組引擎; e獨立且異步的數據通道操作; g可選S/G模式傳輸和普通模式傳輸; h可選存儲轉發(fā)。
Scatter/gather 32 AXI4 master 從系統內存讀取和更新DMA傳輸數據的配置信息,根據配置信息初始化CDMA傳輸參數,執(zhí)行S/G傳輸模式;它卸載了CPU控制傳輸,實現硬件自動化。
data read 32、64、128、256、512、1024 AXI4 master 根據源地址從系統內存中讀取數據。
data write 32、64、128、256、512、1024 AXI4 master 根據目的地址向系統內存中寫入數據。
AXI Video DMA control 32 AXI4-lite slave 訪問VDMA內部的寄存器,對DMA內部的源地址寄存器、目的地址寄存器、控制寄存器、狀態(tài)寄存器和傳輸數據長度寄存器等進行初始化。 a 高帶寬直接存儲的視頻數據流; b 具有二維DMA傳送操作; c 獨立且異步讀取和寫入通道操作; d 同步耦合幀緩沖區(qū); e 支持最大32幀緩沖區(qū); f 支持動態(tài)時鐘頻率的變化; g 配置突發(fā)傳輸數據的大小與行緩沖區(qū)的深度; h 處理器可訪問的初始化、中斷、狀態(tài)和管理寄存器; i 兼容AXI4、AXI4-lite、AXI4-stream接口協議; j 可選的S/G傳輸模式和普通模式傳輸。
Scatter/gather 32 AXI4 master 從系統內存讀取和更新DMA傳輸數據的配置信息,根據配置信息初始化VDMA傳輸參數,執(zhí)行S/G傳輸模式;它卸載了CPU控制傳輸,實現硬件自動化。
data memory mapped read(mm2s) 32、64、128、256、512、1024 AXI4 master 根據源地址從系統內存中讀取數據。
data memory mapped write(s2mm) 32、64、128、256、512、1024 AXI4 master 根據目的地址向系統內存中寫入數據。
data stream out 8、16、32、64、128、256、512、1024 AXI4-Stream master 從VDMA側到兼容AXI4-Stream流接口的數據傳輸;數據位寬必須不大于data memory mapped 數據的位寬。
data stream in 8、16、32、64、128、256、512、1024 AXI4-Stream slave 從兼容AXI4-Stream流接口到VDMA側的數據傳輸;數據位寬必須不大于data memory mapped 數據的位寬。
AXI DMA Control 32 AXI-lite Slave 訪問DMA內部的寄存器,對DMA內部的源地址寄存器、目的地址寄存器、控制寄存器、狀態(tài)寄存器和傳輸數據長度寄存器等進行初始化。 a 兼容AXI4-lite AXI4、AXI4-Stream總線接口協議; b 可選的普通傳輸模式和S/G模式; c 數據寬度可至1024; d 可選AXI控制流和狀態(tài)流; e 兩通道是獨立、全雙工的。
AXI Memory Map Read Master 32、64、 128、 256、512、 1024 AXI4 Master 根據源地址從系統內存中讀取數據。
AXI Memory Map write Master 32、64、 128、 256、512、 1024 AXI4 Master 根據目的地址向系統內存中寫入數據。
Scatter/ Gather 32 AXI4 Master 從系統內存讀取和更新DMA傳輸數據的配置信息,根據配置信息初始化DMA傳輸參數,執(zhí)行S/G傳輸模式;它卸載了CPU控制傳輸,實現硬件自動化。
Data Stream Out 32、64、 128、 256、512、 1024 AXI4- Stream Master 從DMA側到兼容AXI4-Stream流接口的數據傳輸;數據位寬必須不大于data memory mapped 數據的位寬。
Data Stream In 32、64、 128、 256、512、 1024 AXI4- Stream Slave 從兼容AXI4-Stream的流接口到DMA側的數據傳輸;數據位寬必須不大于data memory mapped 數據的位寬。
AXI Control Stream Master 32 AXI4- Stream Master 控制memory to stream的數據流
AXI Status Stream Slave 32 AXI4- Stream Slave AXI4-Stream側傳入數據流的狀態(tài)

責任編輯:xj

原文標題:AXI總線詳解-不同類型的DMA

文章出處:【微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • dma
    dma
    +關注

    關注

    3

    文章

    572

    瀏覽量

    102293
  • AXI總線
    +關注

    關注

    0

    文章

    66

    瀏覽量

    14496

原文標題:AXI總線詳解-不同類型的DMA

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    NVMe簡介之AXI總線

    NVMe需要用AXI總線進行高速傳輸。而AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)協議中的重要組成部分,
    的頭像 發(fā)表于 05-21 09:29 ?104次閱讀
    NVMe簡介之<b class='flag-5'>AXI</b><b class='flag-5'>總線</b>

    充電接口真的了解嗎?

    USB(Universal Serial Bus,通用串行總線)自1994年誕生以來,已成為我們日常生活中不可或缺的接口標準。從鍵盤、鼠標到手機、充電寶,USB接口無處不在。但知道USB接口也有
    的頭像 發(fā)表于 05-18 17:39 ?128次閱讀

    NVMe協議簡介之AXI總線

    NVMe需要用AXI總線進行高速傳輸。這里,AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)協議中的重要組成部
    發(fā)表于 05-17 10:27

    步進電機選型時必須要了解什么?

    步進電機選型時,必須要了解以下幾個方面的信息以確保所選電機能夠滿足特定的應用需求: 1. 轉矩需求: ? ?● 步進電機的保持轉矩類似于傳統電機的“功率”,但物理結構和輸出特性有所不同
    的頭像 發(fā)表于 04-14 07:38 ?221次閱讀

    一文詳解AXI DMA技術

    AXI直接數值存取(Drect Memory Access,DMA)IP核在AXI4內存映射和AXI4流IP接口之間提供高帶寬的直接內存訪問。DMA可以選擇分散收集(Scatter Gather
    的頭像 發(fā)表于 04-03 09:32 ?742次閱讀
    一文<b class='flag-5'>詳解</b><b class='flag-5'>AXI</b> DMA技術

    一文詳解Video In to AXI4-Stream IP核

    Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數據,即同步sync或消隱blank信號或者而后者皆有)轉換成AXI4-Stream接口形式,實現了接口轉換。該IP還可使用VTC核,VTC在視頻輸入和視頻處理之間起橋梁作用。
    的頭像 發(fā)表于 04-03 09:28 ?928次閱讀
    一文<b class='flag-5'>詳解</b>Video In to <b class='flag-5'>AXI</b>4-Stream IP核

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內存映射接口提供了三種樣式:AXI4、AXI3和AXI4-Lite。除了Na
    的頭像 發(fā)表于 03-17 10:31 ?828次閱讀
    <b class='flag-5'>AXI</b>接口FIFO簡介

    I2C總線數據包結構詳解

    。以下是I2C總線數據包結構的詳解: 一、I2C總線數據包的基本組成 I2C總線上的數據傳輸以數據包為單位進行,每個數據包包含起始信號、設備地址、數據傳輸方向位、數據字節(jié)以及應答信號(
    的頭像 發(fā)表于 01-17 15:46 ?637次閱讀

    ZYNQ基礎---AXI DMA使用

    通道,從ddr讀出數據通道和向ddr寫入數據通道。其IP結構的兩邊分別對應著用于訪問內存的AXI總線和用于用戶簡
    的頭像 發(fā)表于 01-06 11:13 ?1923次閱讀
    ZYNQ基礎---<b class='flag-5'>AXI</b> DMA使用

    AMBA AXI4接口協議概述

    AMBA AXI4(高級可擴展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design Suite 14 憑借半導體產業(yè)首個符合 AXI4 標準的即插即用型 IP 進一步擴展了 AMD 平臺
    的頭像 發(fā)表于 10-28 10:46 ?657次閱讀
    AMBA <b class='flag-5'>AXI</b>4接口協議概述

    【CAN總線知識】全面了解CAN總線協議

    提及總線,總是讓人聯想到那些交錯在一起的計算機電線。那么這些電線如何發(fā)揮功效呢?這還得配合總線協議的管理來使用。那么今天我們介紹的就是CAN總線協議。看看這個協議的含義和應用吧。CAN總線
    的頭像 發(fā)表于 10-15 08:05 ?2109次閱讀
    【CAN<b class='flag-5'>總線</b>知識】全面<b class='flag-5'>了解</b>CAN<b class='flag-5'>總線</b>協議

    了解I2C總線

    電子發(fā)燒友網站提供《了解I2C總線.pdf》資料免費下載
    發(fā)表于 10-08 11:13 ?2次下載
    <b class='flag-5'>了解</b>I2C<b class='flag-5'>總線</b>

    認識貼片電阻嗎,對他了解多少?

    認識貼片電阻嗎,對他了解多少?
    的頭像 發(fā)表于 08-27 15:49 ?1040次閱讀
    <b class='flag-5'>你</b>認識貼片電阻嗎,<b class='flag-5'>你</b>對他<b class='flag-5'>了解</b>多少?

    Xilinx NVMe AXI4主機控制器,AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲PCIe SSD,無需CPU,自動加速處理所有的NVMe協議命令,具備獨立的數據寫入和讀取AXI4接口,不但適用高性能、順序
    的頭像 發(fā)表于 07-18 09:17 ?961次閱讀
    Xilinx NVMe <b class='flag-5'>AXI</b>4主機控制器,<b class='flag-5'>AXI</b>4接口高性能版本介紹

    Linux項目開發(fā),必須了解Systemd服務!

    本身進行更多的管理。Systemd就是為了解決這些問題而誕生的。它的設計目標是,為系統的啟動和管理提供一套完整的解決方案,根據Linux慣例,字母d是守護進程(daem
    的頭像 發(fā)表于 06-18 17:59 ?1115次閱讀
    Linux項目開發(fā),<b class='flag-5'>你</b><b class='flag-5'>必須</b><b class='flag-5'>了解</b>Systemd服務!