女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文搞懂AXI總線、接口和協(xié)議的區(qū)別

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2020-09-27 10:28 ? 次閱讀

總線、接口和協(xié)議,這三個(gè)詞常常被聯(lián)系在一起,但是我們心里要明白他們的區(qū)別。

總線是一組傳輸通道,是各種邏輯器件構(gòu)成的傳輸數(shù)據(jù)的通道,一般由由數(shù)據(jù)線、地址線、控制線等構(gòu)成。接口是一種連接標(biāo)準(zhǔn),又常常被稱之為物理接口。

協(xié)議就是傳輸數(shù)據(jù)的規(guī)則。

我們通常說(shuō)的PCIE,既可以是PCIE信號(hào),也可以是PCIE接口、PCIE總線,還可以是PCIE協(xié)議。之所以這么復(fù)雜,主要原因就是每個(gè)人對(duì)概念認(rèn)知的差異。再比如,只要百度一下串行和并行,就會(huì)出來(lái)很多類(lèi)似“串行通信與并行通信”、“串行接口與并行接口”、“串行總線與并行總線”、“串行協(xié)議與并行協(xié)議”以及“串行傳輸與并行傳輸”等概念介紹,既有傳輸(通信)方式,又有接口類(lèi)型,同時(shí)還有數(shù)據(jù)本身的協(xié)議特點(diǎn),信號(hào)、協(xié)議、總線和接口,有時(shí)候看起來(lái)是一樣的,但細(xì)細(xì)思量卻還是有差別的,總之不是一兩句話就能說(shuō)清楚的。舉個(gè)簡(jiǎn)單的例子,PCI總線說(shuō)的是一組傳輸通道,而PCI接口是一種連接標(biāo)準(zhǔn),兩者之間的關(guān)系就是PCI接口的設(shè)備都要通過(guò)PCI總線來(lái)進(jìn)行通信,而PCI總線上走的設(shè)備并不全是PCI接口的,像集成聲卡,走的就是PCI總線,但是沒(méi)有走PCI接口。在這里PCI總線提供了一種通道,這個(gè)通道上可以有不同的符合這種通道要求的接口設(shè)備或信號(hào)(PCI信號(hào)或Audio信號(hào))。打個(gè)更進(jìn)一步的比方:兩者關(guān)系就像馬車(chē)(接口設(shè)備)和馬路(總線)一樣,馬車(chē)必須在馬路上走,而馬路上不一定走馬車(chē)(牛車(chē)等)。

圖4?2馬路上的車(chē)水馬龍

車(chē)(接口、信號(hào))有車(chē)(接口、信號(hào))的標(biāo)準(zhǔn)(協(xié)議),如馬車(chē)、汽車(chē)、火車(chē)、貨車(chē)、自行車(chē)等(PCIE、SATASAS、USB等信號(hào)標(biāo)準(zhǔn));路(通道、總線)有路的標(biāo)準(zhǔn),如馬路、人行道、高速公路等(PCIE、SATA、SAS、USB等通道標(biāo)準(zhǔn)),所以協(xié)議里面又包含通道(總線)協(xié)議和信號(hào)(接口)協(xié)議。是不是感覺(jué)越講越復(fù)雜。

用下圖來(lái)簡(jiǎn)單介紹下這幾個(gè)概念之間的關(guān)系。

圖4?3協(xié)議、接口、總線的關(guān)系

協(xié)議即總體框架,定義接口設(shè)備、器件及信號(hào)、總線及通道之間需要滿足的關(guān)系,即要實(shí)現(xiàn)信號(hào)的傳輸,所有這些組成成員必須通力合作,各自滿足協(xié)議要求的各種必要條件。

責(zé)任編輯:xj

原文標(biāo)題:AXI總線詳解-總線、接口以及協(xié)議

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • AXI總線
    +關(guān)注

    關(guān)注

    0

    文章

    66

    瀏覽量

    14498
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    134

    瀏覽量

    17088

原文標(biāo)題:AXI總線詳解-總線、接口以及協(xié)議

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    NVMe簡(jiǎn)介之AXI總線

    NVMe需要用AXI總線進(jìn)行高速傳輸。而AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)
    的頭像 發(fā)表于 05-21 09:29 ?110次閱讀
    NVMe簡(jiǎn)介之<b class='flag-5'>AXI</b><b class='flag-5'>總線</b>

    NVMe協(xié)議簡(jiǎn)介之AXI總線

    NVMe需要用AXI總線進(jìn)行高速傳輸。這里,AXI總線是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)
    發(fā)表于 05-17 10:27

    升壓電路搞懂 升壓電路技術(shù)文檔合集

    升壓電路圖集合,升壓電路設(shè)計(jì)方案,電路設(shè)計(jì)技巧,升壓電路搞懂;給大家分享 升壓電路技術(shù)文檔合集
    的頭像 發(fā)表于 05-15 15:58 ?2298次閱讀
    升壓電路<b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>搞懂</b> 升壓電路技術(shù)文檔合集

    詳解AXI DMA技術(shù)

    ,SG)功能還可以將數(shù)據(jù)移動(dòng)任務(wù)從位于于處理器系統(tǒng)中的中央處理器(CPU)中卸載出來(lái)??梢酝ㄟ^(guò)個(gè)AXI4-Lite從接口訪問(wèn)初始化、狀態(tài)和管理寄存器。如圖4. 8展現(xiàn)了DMA IP的功能構(gòu)成核心。
    的頭像 發(fā)表于 04-03 09:32 ?748次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解<b class='flag-5'>AXI</b> DMA技術(shù)

    詳解Video In to AXI4-Stream IP核

    Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號(hào)的時(shí)鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號(hào)或者而后者皆有)轉(zhuǎn)換成AXI4-Stream接口形式,實(shí)現(xiàn)了
    的頭像 發(fā)表于 04-03 09:28 ?930次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解Video In to <b class='flag-5'>AXI</b>4-Stream IP核

    AXI接口FIFO簡(jiǎn)介

    AXI接口FIFO是從Native接口FIFO派生而來(lái)的。AXI內(nèi)存映射接口提供了三種樣式:AXI
    的頭像 發(fā)表于 03-17 10:31 ?829次閱讀
    <b class='flag-5'>AXI</b><b class='flag-5'>接口</b>FIFO簡(jiǎn)介

    ZYNQ基礎(chǔ)---AXI DMA使用

    Xilinx官方也提供有些DMA的IP,通過(guò)調(diào)用API函數(shù)能夠更加靈活地使用DMA。 1. AXI DMA的基本接口 axi dma IP的基本結(jié)構(gòu)如下,主要分為三個(gè)部分,分別是控制
    的頭像 發(fā)表于 01-06 11:13 ?1927次閱讀
    ZYNQ基礎(chǔ)---<b class='flag-5'>AXI</b> DMA使用

    總線通信協(xié)議解析及應(yīng)用

    在現(xiàn)代計(jì)算機(jī)系統(tǒng)中,總線通信協(xié)議扮演著至關(guān)重要的角色。它們定義了數(shù)據(jù)如何在處理器、內(nèi)存、輸入/輸出設(shè)備等組件之間傳輸。 總線通信協(xié)議的基本概念 總線
    的頭像 發(fā)表于 12-31 10:07 ?812次閱讀

    如何選擇合適的總線協(xié)議

    傳輸?shù)姆绞?,包括?shù)據(jù)的編碼、傳輸速率、同步機(jī)制和錯(cuò)誤檢測(cè)等。個(gè)好的總線協(xié)議應(yīng)該能夠滿足系統(tǒng)的性能需求,同時(shí)保持足夠的靈活性以適應(yīng)不同的應(yīng)用場(chǎng)景。 2. 確定系統(tǒng)需求 在選擇總線
    的頭像 發(fā)表于 12-31 09:41 ?423次閱讀

    RISC-V芯片中使用的各種常用總線釋義

    中。它旨在結(jié)合AXI總線和AHB總線的優(yōu)點(diǎn),提供高速性和易用性的平衡。 特點(diǎn) :高速、易用、適用于特定RISC-V處理器核。 三、特定接口總線
    發(fā)表于 12-28 17:53

    常見(jiàn)的波特率標(biāo)準(zhǔn)和協(xié)議

    波特率是指在數(shù)據(jù)通信中,每秒鐘傳輸?shù)姆?hào)數(shù)(或比特?cái)?shù)),是衡量數(shù)據(jù)通信速度的重要指標(biāo)。在不同的通信協(xié)議和場(chǎng)景中,常見(jiàn)的波特率標(biāo)準(zhǔn)和協(xié)議有所不同。以下是些常見(jiàn)的波特率標(biāo)準(zhǔn)和協(xié)議
    的頭像 發(fā)表于 11-22 09:56 ?5194次閱讀

    AMBA AXI4接口協(xié)議概述

    AMBA AXI4(高級(jí)可擴(kuò)展接口 4)是 ARM 推出的第四代 AMBA 接口規(guī)范。AMD Vivado Design Suite 2014 和 ISE Design Suite 14 憑借半導(dǎo)體產(chǎn)業(yè)首個(gè)符合
    的頭像 發(fā)表于 10-28 10:46 ?667次閱讀
    AMBA <b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b><b class='flag-5'>協(xié)議</b>概述

    CAN總線接口類(lèi)型

    CAN總線(Controller Area Network)是種基于廣播的串行通信協(xié)議,廣泛用于連接分布式系統(tǒng)中的各個(gè)設(shè)備,實(shí)現(xiàn)它們之間的數(shù)據(jù)交換和控制。CAN總線
    的頭像 發(fā)表于 09-03 14:13 ?3737次閱讀

    CAN總線和EtherCAT的區(qū)別

    CAN總線和EtherCAT是兩種在工業(yè)自動(dòng)化和控制領(lǐng)域廣泛應(yīng)用的通信總線協(xié)議,它們各自具有獨(dú)特的技術(shù)特點(diǎn)和應(yīng)用場(chǎng)景。以下是對(duì)CAN總線和EtherCAT之間
    的頭像 發(fā)表于 08-05 15:43 ?6250次閱讀

    Xilinx NVMe AXI4主機(jī)控制器,AXI4接口高性能版本介紹

    NVMe AXI4 Host Controller IP可以連接高速存儲(chǔ)PCIe SSD,無(wú)需CPU,自動(dòng)加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫(xiě)入和讀取AXI4接口,不但適用
    的頭像 發(fā)表于 07-18 09:17 ?961次閱讀
    Xilinx NVMe <b class='flag-5'>AXI</b>4主機(jī)控制器,<b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b>高性能版本介紹