本片主要介紹PCIe總線的電源管理,主要包括不同板卡的功耗、板卡的能耗等級等。
1、功耗等級
根據《PCIx系列之“PCIe總線信號介紹”》,PCIe接口的電源包括+12V、+3.3V、+3.3Vaux三種。根據功耗的不同,三種電壓的供電能力不同,PCIe卡可以分為以下幾種:
- 10W,直接通過金手指提供;
- 25W,直接通過金手指提供;
- 75W,直接通過金手指提供;
- 150W,需同時通過金手指和2×3Connector提供;
- 225W,需同時通過金手指和2×4Connector提供;
- 300W,需同時通過金手指和2×3Connector和2×4 Connector提供;
3、電源管理
PCIe卡和RC建立連接后,Link power management states有如下幾種:
- L0 – Active state. 是工作狀態,所有的PCIe操作都可以進行。
- L0s – A low resume latency, energy saving “standby” state. 是節能的待機狀態,但是能很快恢復到工作狀態。
- L1 – Higher latency, lower power “standby” state. 是低能耗的待機狀態,需要比L0s更多的時間恢復到工作狀態。
- L2/L3 Ready – Staging point for L2 or L3.
- L2 – Auxiliary-powered Link, deep-energy-saving state. 使用輔助供電,深度節能狀態,實現上面屬于可選的狀態。
- L3 – Link Off state. 是完全關閉的狀態。
- LDn – A transitional Link Down pseudo-state prior to L0.
Device Power Management States有如下幾種:
- D0 State
D0 uninitialized state
D0 active state
- D1 State
- D2 State
- D3 State
D3 hot state
D3 cold state
每一種尺寸的卡,在上電時其默認最大功耗是有限制的,可以通過軟件配置更高的功率。每種尺寸的卡的默認功率為:
- A x1 standard height, half-length card is limited to a 10 W maximum power dissipation.
- A x1 low profile card is limited to a 10 W maximum power dissipation.
- A x1 standard height, full-length card is limited to a 10 W maximum power dissipation at initial power up. When the card is configured for high power, by default, it must not exceed a 25 W maximum power dissipation oroptionally it must not exceed a 75 W maximum power dissipation.
- A x4/x8 or a x16 standard height or low profile card is limited to a25 W maximum power dissipation at initial power up. When a card is configured for high power, it must not exceed a 75 W maximum power dissipation.
編輯:hfy
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
PCIE總線
+關注
關注
0文章
58瀏覽量
13702 -
PCIe卡
+關注
關注
0文章
7瀏覽量
7571
發布評論請先 登錄
相關推薦
熱點推薦
PCB設計如何用電源去耦電容改善高速信號質量
,高速先生則默默的看向本文的標題:如何用電源去耦電容改善高速信號質量?
沒錯,高速先生做過類似的案例。
如前所述,我們的Layout攻城獅經驗豐富,在他的努力下,找到了另外一個對比模型
發表于 05-19 14:28
nvme IP開發之PCIe上
體系架構
RC是PCIe體系樹形結構中的根節點。RC主要負責配置PCIe總線上的所有設備,分配資源、處理傳輸請求,并管理數據流動。在處理器系統中,RC是負責連接CPU與
發表于 05-17 14:54
面試??迹簽槭裁葱酒?b class='flag-5'>電源引腳的去耦電容一般選100nF?
Part 01 前言
相信搞硬件的兄弟一般都見過芯片電源引腳一般會放一個電容,而且這個電容一般是100nF,而且芯片電源引腳旁的電容內一般還
發表于 04-22 11:38
新能源汽車電源管理中的電容與電阻應用解析
與電阻在新能源汽車電源管理中的應用,并介紹容樂電子這家專業的元器件代理經銷商在行業中的重要作用。 電容在新能源汽車電源管理中的應用 在新能源
干貨推薦!去耦電容的基本知識
與其他設備進行接口連接變得很困難。雖然這種情況不是一定會出現故障,但很可能會出現莫名其妙的問題,且很難 debug。
這就引出了去耦電容器的作用:去
發表于 02-17 11:21
去耦電容的基本知識
“ ?如何穩定數字電路的供電電壓?為什么說大部分網上的建議都不太靠譜?本文將理論結合實際,介紹去耦電容的使用方法。 ” 二十年前,要制造一臺便攜式音樂播放器,你必須把幾百個電子元件拼湊在一起。如今

去耦電容的擺放位置和作用
去耦電容(Decoupling Capacitor)在電子電路設計中扮演著至關重要的角色,它們用于減少電源線上的噪聲,確保電路的穩定性和性能。去
評論