女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于Arty Artix-35T FPGA開發板的DDR3和mig介紹

電子設計 ? 來源:FPGA開源工作室 ? 作者:FPGA開源工作室 ? 2021-01-01 10:09 ? 次閱讀

講解xilinx FPGA 使用mig IP對DDR3的讀寫控制,旨在讓大家更快的學習和應用DDR3。

本實驗和工程基于Digilent的Arty Artix-35T FPGA開發板完成。

軟件使用Vivado 2018.1。

第一篇:DDR3和mig的介紹

1 DDR3介紹

以鎂光的MT41K128M16為例來介紹DDR3。

pIYBAF9uE2qAHIVbAAHS4dqArOU295.png

通過以上信息我們即可知道DDR3的內存容量,Row,Column和Bank的地址位寬。開發板選用的MT41K128M16 DDR3的容量為16Megx16x8banks=2048Mb=2Gb。

1.1 DDR3命名

o4YBAF9uE2yAT67mAAP0sApAePg223.png

我們通過Configuration,Package,Speed...等DDR3的命名可知道DDR3的容量,封裝,速度等級等信息。

1.2 DDR3的內部結構

o4YBAF9uE26ABYlqAAOVpl4MXBc849.png

1.3接口

pIYBAF9uE3SAZg9dAA0iZXDomCA625.png


o4YBAF9uE3mAG_zIAAncdM3DkKg287.png


pIYBAF9uE32APTcoAAkGM4Y9FlI101.png

使用xilinx mig IP來控制DDR3的數據讀寫我們了解DDR3以上信息即可。

2 mig介紹

pIYBAF9uE4CAdY-SAASUlIlLE10677.png

如上圖所示,mig(Memory Interface Solution) IP由三部分組成User Interface Block,Memory Controller和Physical Layer。IP的一邊是連接DDR3的接口(Physical Interface),另一邊是用戶邏輯控制接口(User FPGA Logic)。想要正確的控制DDR3的讀寫,我們需要正確的設置mig IP和正確的用戶邏輯控制接口邏輯。

2.1 mig user interface

o4YBAF9uE4SAdiP2AAgH29E3B-0197.png


pIYBAF9uE4eAZzRfAAVisMBC2fU403.png

pIYBAF9uE4uAeHwlAAm33sCHFDk481.png

對于mig用戶端接口含義我們將在《第三篇--mig IP用戶邏輯接口讀寫時序分析》中詳細介紹。

3 DDR3原理圖和FPGA原理圖

o4YBAF9uE46ADGqiAAZl3cBrCrw620.png


pIYBAF9uE5GAIBGHAAXsavxkDZY307.png

通過DDR3的原理圖我們可以知道DDR3的供電電壓為1.35V。DDR3掛在FPGA的34 bank上。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21954

    瀏覽量

    613943
  • DDR3
    +關注

    關注

    2

    文章

    282

    瀏覽量

    42927
  • 開發板
    +關注

    關注

    25

    文章

    5499

    瀏覽量

    102133
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    在Vivado調用MIG產生DDR3的問題解析

    下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻。
    的頭像 發表于 05-03 10:21 ?432次閱讀
    在Vivado調用<b class='flag-5'>MIG</b>產生<b class='flag-5'>DDR3</b>的問題解析

    FPGA新品】正點原子L22開發板來了!采用紫光的Logos系列FPGA,適合工業控制、圖像處理、高速通信等領域!

    FPGA新品】正點原子L22開發板來了!采用紫光的Logos系列FPGA,適合工業控制、圖像處理、高速通信等領域! ATK-L22開發板采用紫光的Logos系列
    發表于 04-21 17:28

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產品,相較于DDR2,
    的頭像 發表于 04-10 09:42 ?1939次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    初次使用XC7A35T-FGG484做設計,用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現在接上晶振后,DDR3的供電變成1.8V

    初次使用XC7A35T-FGG484做設計,用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現在接上晶振后,DDR3的供電變成1.8V 求助怎么解決。
    發表于 03-21 14:25

    三大內存原廠或將于2025年停產DDR3/DDR4

    據報道,業內人士透露,全球三大DRAM內存制造商——三星電子、SK海力士和美光,有望在2025年內正式停產已有多年歷史的DDR3DDR4兩代內存。 隨著技術的不斷進步和消費級平臺的更新換代
    的頭像 發表于 02-19 11:11 ?1213次閱讀

    如何用OpenCV進行手勢識別--基于米爾全志T527開發板

    本文將介紹基于米爾電子MYD-LT527開發板(米爾基于全志T527開發板)的OpenCV手勢識別方案測試。摘自優秀創作者-小火苗米爾基于全志T
    的頭像 發表于 12-13 08:04 ?1200次閱讀
    如何用OpenCV進行手勢識別--基于米爾全志<b class='flag-5'>T</b>527<b class='flag-5'>開發板</b>

    【米爾-Xilinx XC7A100T FPGA開發板試用】測試一

    感謝米爾電子和電子發燒友提供的米爾-Xilinx XC7A100T FPGA開發板。 MYD-J7A100T用的 FPGA 為 XILINX
    發表于 12-08 08:48

    如何選擇DDR內存條 DDR3DDR4內存區別

    隨著技術的不斷進步,計算機內存技術也在不斷發展。DDR(Double Data Rate)內存條作為計算機的重要組成部分,其性能直接影響到電腦的運行速度和穩定性。DDR3DDR4是目前市場上最常
    的頭像 發表于 11-20 14:24 ?5240次閱讀

    正點原子fpga開發板不同型號

    正點原子作為國內領先的FPGA開發板供應商,其產品線覆蓋了從入門級到高端應用的各個領域。這些開發板不僅適用于學術研究,還廣泛應用于工業控制、通信、圖像處理等多個領域。 1. 入門級開發板
    的頭像 發表于 11-13 09:30 ?3146次閱讀

    正點原子和野火開發板哪個好

    在嵌入式開發領域,FPGA開發板因其靈活性和可定制性而受到工程師的青睞。正點原子(ZYNQ)和野火(Yihui)是兩個知名的FPGA開發板
    的頭像 發表于 11-13 09:29 ?3833次閱讀

    【米爾-Xilinx XC7A100T FPGA開發板試用】+01.開箱(zmj)

    ://www.myir-tech.com/ //------米爾-Xilinx XC7A100T FPGA開發板產品簡介 https://www.myir.cn/shows/141/75.html 2.
    發表于 11-12 15:45

    盤古50 pro開發板

    盤古50Pro開發板(紫光同創PG2L50H)采用核心+底板的結構,核心FPGA+2顆DDR3+Flash+電源及復位構成,承擔
    發表于 10-28 17:38

    盤古50K開發板

    盤古50K開發板(紫光同創Logos系列PGL50H關鍵特性評估)采用核心+擴展板的結構,并使用高速連接器進行連接。核心
    發表于 10-28 17:34

    盤古100 pro開發板

    盤古100 pro開發板采用核心+擴展板的結構,核心主要由FPGA+2顆DDR3+Flash+電源及復位構成,承擔了
    發表于 10-28 14:56

    基于FPGADDR3多端口讀寫存儲管理設計

    的Kintex7系列XC7K410T FPGA芯片和兩片Micron公司的MT41J128M16 DDR3 SDRAM芯片為硬件平臺,設計并實現了基于FPGA的視頻圖形顯示系統的
    發表于 06-26 18:13