女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

鎖存器與觸發器的區別

454398 ? 來源:搜狐 ? 作者:電子工程師小李 ? 2020-11-29 11:02 ? 次閱讀

作者:電子工程師小李

1)鎖存器

鎖存器(latch)是電平觸發的存儲單元,數據存儲的動作取決于輸入時鐘(或者使能)信號的電平值,僅當鎖存器處于使能狀態時,輸出才會隨著數據輸入發生變化。

簡單地說,鎖存器有兩個輸入,一個是有效信號EN,一個是輸入數據信號DATA_IN,有一個輸出Q,它的功能就是在EN有效的時候把DATA_IN的值傳給Q,也就是鎖存的過程。

2)觸發器

觸發器(Flip-Flop,簡寫為FF)也叫雙穩態門,又稱雙穩態觸發器,是一種可以在兩種狀態下運行的數字邏輯電路。觸發器一直保持它們的狀態,直到它們收到輸入脈沖,又稱為觸發。當收到輸入脈沖時,觸發器輸出就會根據規則改變狀態,然后保持這種狀態直到收到下一個觸發。觸發器對脈沖邊沿敏感,其狀態只在時鐘脈沖的上升沿或下降沿的瞬間改變。

3)鎖存器與觸發器的區別

鎖存器和觸發器是具有記憶功能的二進制存儲器件,是組成各種時序邏輯電路的基本器件之一。其區別在于,latch同其所有的輸入信號相關,當輸入信號變化時latch就變化,沒有時鐘端;flip-flop受時鐘控制,只有在時鐘觸發時才采樣當前的輸入,產生輸出。當然,因為latch和flip-flop都是時序邏輯,所以輸出不但同當前的輸入相關還同上一時間的輸出相關。

(1)latch由電平觸發,非同步控制。在使能信號有效時latch相當于通路,在使能信號無效時latch保持輸出狀態。DFF由時鐘沿觸發,同步控制。

(2)latch對輸入電平敏感,受布線延遲影響較大,很難保證輸出沒有毛刺產生,而DFF則不易產生毛刺。

(3)如果使用門電路來搭建latch和DFF,則latch消耗的門資源比DFF要少,這是latch比DFF優越的地方。所以,在ASIC中使用latch的集成度比DFF高,但在FPGA中正好相反,因為FPGA中沒有標準的latch單元,但有DFF單元,一個LATCH需要多個LE才能實現。latch是電平觸發,相當于有一個使能端,且在激活之后(在使能電平有效的時候)隨輸入而變化。在非使能狀態下latch保持原來的信號,這就可以看出其和flip-flop的差別,其實很多時候latch是不能代替FF的。

(4)latch將靜態時序分析變得極為復雜。

一般的設計規則是在絕大多數設計中避免產生latch。latch會讓設計的時序混亂,并且它的隱蔽性很強,很難檢查。latch最大的危害在于不能過濾毛刺,這對于下一級電路是極其危險的。所以,只要能用D觸發器的地方,就不用latch。

有些地方沒有時鐘,也只能用latch了。比如現在將一個clk接到latch的使能端(假設是高電平使能),這樣需要的setup時間,就是數據在時鐘的下降沿之前需要的時間,但是如果是一個DFF,那么setup時間就是在時鐘的上升沿需要的時間。這就說明如果數據晚于控制信號的情況下,只能用latch,這種情況就是,前面所提到的latch timing borrow。基本上相當于借了一個高電平時間。也就是說,latch借的時間也是有限的。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 鎖存器
    +關注

    關注

    8

    文章

    922

    瀏覽量

    42100
  • 觸發器
    +關注

    關注

    14

    文章

    2032

    瀏覽量

    61857
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    D的基本實現

    在Verilog HDL中實現(Latch)通常涉及對硬件描述語言的基本理解,特別是關于信號如何根據控制信號的變化而保持或更新其值。
    的頭像 發表于 08-30 10:45 ?1499次閱讀

    門控rs觸發器區別是什么

    門控RS觸發器是數字電路中常見的兩種存儲元件,它們在功能和結構上存在一些區別。 定義和功能 門控RS
    的頭像 發表于 08-28 10:22 ?1054次閱讀

    觸發器的狀態圖是一樣的嗎?為什么?

    觸發器的狀態圖并不完全相同 ,這主要是由于它們的工作原理和觸發機制存在差異。
    的頭像 發表于 08-28 10:20 ?545次閱讀

    d觸發器和d區別是什么

    D觸發器和D是數字電路中常用的兩種存儲元件,它們在功能和應用上有一定的區別。 定義和功能 D觸發器
    的頭像 發表于 08-28 09:34 ?2568次閱讀

    的結構組成及工作原理

    的結構組成 通常由以下幾個基本部分組成: 觸發器(Flip-Flop) :觸發器
    的頭像 發表于 08-28 09:09 ?1489次閱讀

    d觸發器和jk觸發器區別是什么

    引言 數字電路是現代電子技術的基礎,廣泛應用于計算機、通信、控制等領域。觸發器是數字電路中的一種基本邏輯元件,具有存儲和傳遞信息的功能。 觸發器的基本概念 觸發器是一種具有記憶功能的數字電路元件
    的頭像 發表于 08-22 10:37 ?3523次閱讀

    主從jk觸發器和邊沿jk觸發器區別

    主從JK觸發器和邊沿JK觸發器是數字電路中常用的存儲元件,它們在功能和應用上既有相似之處,也存在顯著的區別。以下將從多個方面介紹這兩種觸發器區別
    的頭像 發表于 08-22 10:30 ?5401次閱讀

    主從觸發器和邊沿觸發器區別

    主從觸發器和邊沿觸發器是數字電路設計中常用的兩種觸發器類型,它們在觸發機制、動作特點、應用場景等方面存在顯著的區別。以下是對兩者
    的頭像 發表于 08-12 14:50 ?3610次閱讀

    t觸發器與d觸發器區別和聯系

    在數字電路設計中,觸發器是一種非常重要的存儲元件,用于存儲一位二進制信息。觸發器的種類很多,其中最為常見的是T觸發器(Toggle Flip-Flop)和D觸發器(Data Flip-
    的頭像 發表于 08-11 09:37 ?4957次閱讀

    主從觸發器是一種能防止什么現象的觸發器

    主從觸發器,也被稱為主從同步觸發器或主從觸發器,是一種在數字電路設計中廣泛使用的
    的頭像 發表于 08-11 09:18 ?998次閱讀

    邊沿觸發器和主從觸發器區別是什么

    邊沿觸發器和主從觸發器是數字電路中兩種常見的觸發器類型,它們在設計和應用上有著明顯的區別觸發器的基本概念
    的頭像 發表于 08-09 17:33 ?1666次閱讀

    電路通過什么觸發

    的電路,它可以在沒有時鐘信號的情況下保持輸出狀態不變。通常由一個或多個觸發器(Flip-Flop)組成,觸發器
    的頭像 發表于 07-23 11:31 ?858次閱讀

    觸發器的主要區別是什么

    觸發器是數字電路中的基本組件,它們在實現數字邏輯功能中起著至關重要的作用。雖然它們在功能上有很多相似之處,但它們之間還是存在一些主要區別
    的頭像 發表于 07-23 10:24 ?2142次閱讀

    sr觸發器的邏輯功能區別

    在數字電路中,觸發器是兩種非常重要的存儲元件,它們在邏輯功能上有著明顯的區別
    的頭像 發表于 07-23 10:19 ?1118次閱讀

    工作時是什么觸發方式

    (Latch)是一種存儲電路,用于存儲一位二進制信息。在數字電路設計中非常常見,它可
    的頭像 發表于 07-23 10:17 ?823次閱讀