女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA高速收發器的GTX發送端解析

454398 ? 來源:CSDN博主 ? 作者:Evening_FPGA ? 2020-11-20 11:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

每一個收發器擁有一個獨立的發送端,發送端有PMA(Physical Media Attachment,物理媒介適配層)和PCS(PhysicalCoding Sublayer,物理編碼子層)組成,其中PMA子層包含高速串并轉換(Serdes)、預/后加重、接收均衡、時鐘發生器時鐘恢復等電路。PCS子層包含8B/10B編解碼、緩沖區、通道綁定和時鐘修正等電路。對于GTX的發送端來說,結構如圖1所示。

圖1

FPGA內部并行數據通過FPGATX Interface進入TX發送端,然后經過PCS和PMA子層的各個功能電路處理之后,最終從TX驅動器中以高速串行數據輸出,下面將介紹各個功能電路。

FPGA TX Interface用戶接口:TX Interface是用戶數據發往GTX的接口,該接口的信號如表1所示。

表1

發送數據接口是TXDATA,采樣時鐘是TXUSRCLK2,在TXUSRCLK2的上升沿對TXDATA進行采樣。TXUSRCLK2的速率由線速率、TX Interface接口位寬和8B/10B是否使能決定(TXUSRCLK2頻率= 線速率/ TX_DATA_WIDTH ;比如線速率是10Gb/s,TX_DATA_WHDTH等于80,那么TXUSRCLK2的頻率是125MHz)。TXDATA的位寬可以配置成16/20/32/40/64/80位寬,通過TX_DATA_WIDTH 、TX_INT_DATAWIDTH、TX8B10BEN三個屬性設置可以配置成不同的位寬,具體屬性如表2所示。

表2

GTX的TX Interface分成內部數據位寬和FPGA接口位寬,其中內部數據歸屬于TXUSRCLK時鐘域,FPGA接口數據歸屬于TXUSRCLK2時鐘域,而內部數據位寬支持2byte/4byte,FPGA接口數據位寬支持2byte/4byte/8byte,因此,決定了TXUSRCLK和TXUSRCLK2有一定的時鐘倍數關系,TXUSRCLK和TXUSRCLK2的時鐘倍數關系如表3所示,其中TX_INT_DATAWIDTH屬性設置為“0”,表示內部數據位寬為2byte,如果設置為“1”,則表示內部數據位寬為4byte(線速率大于6.6Gb/s的時候應當置“1”)。

表3

TXUSRLK和TXUSRCLK2時鐘是相關聯的,在時鐘這兩個時鐘時應該遵循下面兩個準則:

1.TXUSRCLK和TXUSRCLK2必須是上升沿對齊的,偏差越小越好,因此應該使用BUFGs或者BUFRs來驅動這兩個時鐘(因為TX Interface和PCS子層之間沒有相位校正電路或者FIFO,所以需要嚴格對齊,本人自己的理解)。

2.即使TXUSRCLK、TXUSRCLK2和GTX的參考時鐘運行在不同的時鐘頻率,必須保證三者必須使用同源時鐘。

發送端的時鐘結構:為了能夠更好的理解GTX的發送端如何工作,理解發送端的時鐘結構很有必要,圖2是發送端的時鐘結構圖。

圖2

其中紅框部分和黃底部分的內容是我們需要重點了解的地方,圖中的MGTREFCLK是上一篇中提到的GTX的參考時鐘,經過一個IBUFDS_GTE2源語之后進入GTX,用以驅動CPLL或者QPLL。對于TX PMA來說,主要實現的功能是并串轉換,其并串轉換的時鐘可以由CPLL提供,也可以由QPLL提供,由TXSYSCLKSEL選擇,TX PMA子層里面有三個紅色方框部分是串行和并行時鐘分頻器,作用是產生并行數據的驅動時鐘,其中D分頻器主要用于將PLL的輸出分頻,以支持更低的線速率。

÷2/÷4這個選項由TX_INT_DATAWIDTH決定,如果TX_INT_DATAWIDTH為“0”,則選擇÷2,反之選擇÷4。

對于÷4/÷5,則由TX_DATA_WIDTH決定,如果是位寬是16/32/64,則選擇÷4,如果位寬是20/40/80,則選擇÷5。

對于TXUSRCLK和TXUSRCLK2由誰驅動呢,官方推薦使用TXOUTCLK驅動,這樣做能精簡設計,同時穩定,如何使用TXOUTCLK來做TXUSRCLK和TXUSRCLK2的驅動時鐘呢,根據TXUSRCLK和TXUSRCLK2的頻率關系,以一個Lane為例,圖3表示TXUSRCLK=TXUSRCLK2的驅動方式,圖4表示TXUSRCLK = 2*TXUSRCLK2的驅動方式。

圖3
圖4

對于圖4,CLKOUT0的值為CLKOUT1的2倍。

TX 8B/10B Encoder:高速收發器的發送端一般都帶有8b/10b編碼器。目的是保證數據有足夠的切換提供給時鐘恢復電路,編碼器還提供一種將數據對齊到字的方法,同時線路可以保持良好的直流平衡。在GTX應用中,如果發送的是D碼,則需要將TXCHARISK拉低,如果是K碼,則將相應的TXCHARISK拉高。

TX Buffer:了解發送的TXBuffer的作用,首先得搞清楚TX發送端的時鐘域,TX發送端的時鐘域如圖5所示。

圖5

圖5中紅色方框就是TXBuffer,我們都知道FIFO具有隔離時鐘域的功能,在這里也不例外,我們從圖中可以知道,TX Buffer連接著兩個不同的時鐘域XCLK和TXUSRCLK,在發送端的PCS子層內部包含兩個時鐘域,XCLK(PMA并行時鐘域)TXUSRCLK時鐘域,為了數據發送的穩定,XCLK和TXUSRCLK必須是速率匹配,相位差可以消除的,TX Buffer主要用于匹配兩時鐘域的速率和消除兩時鐘域之間的相位差。

TX Buffer也可以被旁路,TX發送端提供了一個相位對齊電路,可以解決XCLK和TXUSRCLK時鐘域之間的相位差,但是TX_XCLK_SEL需設置為“TXUSR”來保持XCLK時鐘域和TXUSRCLK保持同頻。

TX Pattern Generator:GTX擁有偽隨機數列產生電路,偽隨機數列是之中看似隨機,但是是有規律的周期性二進制數列,有良好的隨機性和接近白噪聲的相關函數,所以偽隨機數列可以用來做誤碼率測量、時延測量、噪聲發生器、通信加密和擴頻通信等等領域,在GTX中可以用來測試高速串行通道傳輸的誤碼率,圖6是GTX的PRBS生成電路。

圖6

可以使能或者旁路這個PRBS生成電路,如果旁路的話TXDATA會傳輸到發送端的PMA。一般使用PRBS模式測試模型如圖7所示。

圖7

TX Polarity Control:TX發送端支持對TX發送的數據進行極性控制,從PCS子層輸出的編碼數據在進入PISO串行化之前進行極性翻轉,這部分功能主要是用來彌補PCB的設計錯誤,如果PCB設計時不慎將TXP和TXN交叉連接的話,可以通過設置TXPOLARITY為“1”來翻轉信號的極性,。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618472
  • pcb
    pcb
    +關注

    關注

    4368

    文章

    23492

    瀏覽量

    409697
  • 收發器
    +關注

    關注

    10

    文章

    3673

    瀏覽量

    107955
  • 驅動器
    +關注

    關注

    54

    文章

    8697

    瀏覽量

    149955
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    gtx是光纖嗎

    ”,主要面向高端游戲玩家和追求高性能的用戶。GTX顯卡支持最新的圖形處理技術,如DirectX 12、HDR等,能夠為玩家帶來流暢的游戲體驗和高品質的圖像效果。 GTX高速收發器領域
    的頭像 發表于 05-08 10:37 ?603次閱讀

    THA1024T具有待機模式的高速CAN收發器英文手冊

    電子發燒友網站提供《THA1024T具有待機模式的高速CAN收發器英文手冊.rar》資料免費下載
    發表于 04-02 15:50 ?0次下載

    TK1040高速低功率CAN總線收發器性能簡介

    TK1040高速低功耗CAN總線收發器,性能卓越,12KV ESD保護,完美替代TJA1040
    的頭像 發表于 03-20 15:48 ?393次閱讀
    TK1040<b class='flag-5'>高速</b>低功率CAN總線<b class='flag-5'>收發器</b>性能簡介

    光纖收發器指示燈的常見故障及解決方案

    光纖收發器是現代網絡通信中的核心設備之一,它通過光纜傳輸數據,提供了高速且穩定的連接。了解光纖收發器的指示燈含義及其故障排查方法,對于確保網絡通信的穩定性和可靠性至關重要。本文將詳細解析
    的頭像 發表于 02-02 14:54 ?2442次閱讀

    高速接口7系列收發器GTP介紹

    1. 前言 最近在做以太網相關的東西,其中一個其中想要使用MAC通過光電轉換模塊來完成數據的收發。在Artix7系列FPGA當中,有GTP這個高速收發器。我手上的板子上的核心芯片是ZY
    的頭像 發表于 01-24 11:53 ?1007次閱讀
    <b class='flag-5'>高速</b>接口7系列<b class='flag-5'>收發器</b>GTP介紹

    影響光纖收發器性能的三大因素

    光纖收發器作為現代通信網絡的重要組成部分,發揮著關鍵的作用。通過有效地解決連接的臟污或損壞、信號衰減以及過熱等問題,可以很大程度上提升光纖收發器的穩定性和性能,確保網絡的高速、穩定運
    的頭像 發表于 12-06 12:13 ?1114次閱讀

    射頻收發器就是基帶嗎

    射頻收發器(RF Transceiver)和基帶(Baseband)是無線通信系統中兩個不同的概念,它們在功能和設計上有所區別。射頻收發器主要負責無線信號的發送和接收,而基帶則處理信號的數字處理部分
    的頭像 發表于 09-20 11:12 ?941次閱讀

    光纖收發器pwr是什么意思

    光纖收發器是一種將電信號轉換為光信號或將光信號轉換為電信號的設備,廣泛應用于通信、網絡、監控等領域。在光纖收發器的參數中,PWR是一個非常重要的指標,它代表了光纖收發器的功耗。 PWR的含義 PWR
    的頭像 發表于 08-23 10:30 ?3002次閱讀

    收發器分別接到哪里

    收發器(光纖收發器)的兩在網絡中扮演著至關重要的角色,它們分別負責發送和接收光信號,以實現長距離的數據傳輸。具體來說,光收發器的兩
    的頭像 發表于 08-23 10:27 ?1731次閱讀

    光纖收發器AB能調換嗎

    光纖收發器是一種將電信號轉換為光信號或將光信號轉換為電信號的設備,廣泛應用于通信、網絡、工業控制等領域。在實際應用中,有時需要將光纖收發器的A和B進行調換,以滿足不同的應用需求。
    的頭像 發表于 08-23 09:56 ?2931次閱讀

    光纖收發器怎么區分發射和接收

    光纖收發器是一種將電信號轉換為光信號,或者將光信號轉換為電信號的設備,廣泛應用于通信、網絡、安防等領域。在光纖收發器的使用過程中,正確區分發射和接收是非常重要的。 一、光纖
    的頭像 發表于 08-23 09:43 ?5422次閱讀

    光纖收發器TX和RX哪放攝像機

    光纖收發器在監控系統中的應用,特別是在連接攝像機時,其TX(發送)和RX(接收)的放置位置是一個關鍵考慮因素。 一、光纖收發器的基本原理
    的頭像 發表于 08-23 09:40 ?3446次閱讀

    光纖收發器a和b怎么放

    光纖收發器是一種將電信號轉換為光信號或將光信號轉換為電信號的設備,廣泛應用于通信、網絡、監控等領域。在實際應用中,光纖收發器通常分為A和B,分別位于通信系統的兩
    的頭像 發表于 08-08 17:28 ?5157次閱讀

    FPGA高速收發器的特點和應用

    FPGA(Field Programmable Gate Array,現場可編程門陣列)高速收發器是現代數字通信系統中不可或缺的關鍵組件。它們以其高速、靈活和可編程的特性,在多個領域發
    的頭像 發表于 08-05 15:02 ?1173次閱讀

    FPGA高速收發器的來源

    本文主要講解的是FPGA高速收發器的來源,著重從三個方面解析,可能部分理解會存在有錯誤,想要不一致的可以來評論區交流哦。
    的頭像 發表于 07-18 11:13 ?830次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>高速</b><b class='flag-5'>收發器</b>的來源