女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

什么是狀態機 狀態機的描述三種方法

454398 ? 來源:CSDN博主 ? 作者:herryone123 ? 2020-11-16 17:39 ? 次閱讀

狀態機

1、狀態機是許多數字系統的核心部件,是一類重要的時序邏輯電路。通常包括三個部分:一是下一個狀態的邏輯電路,二是存儲狀態機當前狀態的時序邏輯電路,三是輸出組合邏輯電路。

2、根據狀態機的輸出信號是否與電路的輸入有關分為Mealy型狀態機和Moore型狀態機。電路的輸出信號不僅與電路當前狀態有關,還與電路的輸入有關,稱為 Mealy 型狀態機,而電路的輸出僅僅與各觸發器的狀態,不受電路輸入信號影響或無輸入,稱為
Moore 型狀態機。

3、狀態機的描述通常有三種方法,稱為一段式狀態機,二段式狀態機和三段式狀態機。狀態機的描述通常包含以下四部分:
1)利用參數定義語句 parameter 描述狀態機各個狀態名稱,即狀態編碼。狀態編碼通常有很多方法包含自然二進制編碼,One-hot 編碼,格雷編碼碼等;
2)用時序的 always 塊描述狀態觸發器實現狀態存儲;
3)使用敏感表和 case 語句(也采用 if-else 等價語句)描述狀態轉換邏輯;
4)描述狀態機的輸出邏輯。

4、(1)一段式狀態機

module detect_1(
input clk_i,
input rst_n_i,
output out_o
);
reg out_r;
//狀態聲明和狀態編碼
reg [1:0] state;
parameter [1:0] S0=2'b00;
parameter [1:0] S1=2'b01;
parameter [1:0] S2=2'b10;
parameter [1:0] S3=2'b11;
always@(posedge clk_i)
begin
if(!rst_n_i)begin
state<=0;
out_r<=1'b0;
end
else
case(state)
S0 :
begin
out_r<=1'b0;
state<= S1;
end
S1 :
begin
out_r<=1'b1;
state<= S2;
end
S2 :
begin
out_r<=1'b0;
state<= S3;
end
S3 :
begin
out_r<=1'b1;
end
endcase
end
assign out_o=out_r;
endmodule

一段式狀態機是應該避免使用的,該寫法僅僅適用于非常簡單的狀態機設計,不符合組
合邏輯與時序邏輯分開的原則,整個結構代碼也不清晰,不利用維護和修改。

(2)兩段式狀態機

//狀態聲明和狀態編碼
reg [1:0] Current_state;
reg [1:0] Next_state;
parameter [1:0] S0=2'b00;
parameter [1:0] S1=2'b01;
parameter [1:0] S2=2'b10;
parameter [1:0] S3=2'b11;
//時序邏輯:描述狀態轉換
always@(posedge clk_i)
begin
if(!rst_n_i)
Current_state<=0;
else
Current_state<=Next_state;
end
//組合邏輯:描述下一狀態和輸出
always@(*)
begin
out_r=1'b0;
case(Current_state)
S0 :
begin
out_r=1'b0;
Next_state= S1;
end
S1 :
begin
out_r=1'b1;
Next_state= S2;
end
S2 :
begin
out_r=1'b0;
Next_state= S3;
end
S3 :
begin
out_r=1'b1;
Next_state=Next_state;
end
endcase
end
assign out_o=out_r;
endmodule

兩段式狀態機采用兩個 always 模塊實現狀態機的功能,其中一個 always 采用同步時序邏輯描述狀態轉移,另一個 always 采用組合邏輯來判斷狀態條件轉移。兩段式狀態機是推薦的狀態機設計方法。

(3)三段式狀態機

module detect_3(
input clk_i,
input rst_n_i,
output out_o
);
reg out_r;
//狀態聲明和狀態編碼
reg [1:0] Current_state;
reg [1:0] Next_state;
parameter [1:0] S0=2'b00;
parameter [1:0] S1=2'b01;
parameter [1:0] S2=2'b10;
parameter [1:0] S3=2'b11;
//時序邏輯:描述狀態轉換
always@(posedge clk_i)
begin
if(!rst_n_i)
Current_state<=0;
else
Current_state<=Next_state;
end
//組合邏輯:描述下一狀態
always@(*)
begin
case(Current_state)
S0:
Next_state = S1;
S1:
Next_state = S2;
S2:
Next_state = S3;
S3:
begin
Next_state = Next_state;
end
default :
Next_state = S0;
endcase
end
//輸出邏輯:讓輸出 out,經過寄存器 out_r 鎖存后輸出,消除毛刺
always@(posedge clk_i)
begin
if(!rst_n_i)
out_r<=1'b0;
else
begin
case(Current_state)
S0,S2:
out_r<=1'b0;
S1,S3:
out_r<=1'b1;
default :
out_r<=out_r;
endcase
end
end
assign out_o=out_r;

三段式狀態機在第一個 always 模塊采用同步時序邏輯方式描述狀態轉移,第二個always 模塊采用組合邏輯方式描述狀態轉移規律,第三個 always 描述電路的輸出。通常讓輸出信號經過寄存器緩存之后再輸出,消除電路毛刺。這種狀態機也是比較推崇的,主要是由于維護方便,組合邏輯與時序邏輯完全獨立。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 邏輯電路
    +關注

    關注

    13

    文章

    502

    瀏覽量

    43169
  • Verilog
    +關注

    關注

    28

    文章

    1365

    瀏覽量

    111790
  • 觸發器
    +關注

    關注

    14

    文章

    2032

    瀏覽量

    61864
  • 狀態機
    +關注

    關注

    2

    文章

    493

    瀏覽量

    28064
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    有可能在 FX3 GPIF2 中創建兩個獨立的狀態機嗎?

    我想,如果我想通過 FX3 GPIF2 創建兩個獨立的傳輸流接口,我需要在 GPIF2 設計器中創建兩個獨立的狀態機,我是否有可能在 GPIF2 設計器中創建兩個獨立的狀態機
    發表于 05-20 06:14

    cypress3014視頻格式改變的話,GPIF狀態機需不需要重新配置?

    你好,請問視頻格式改變的話,GPIF狀態機需不需要重新配置
    發表于 05-14 07:28

    求助,關于srammaster.cydsn中狀態機的問題求解

    晚上好。 我目前正在學習 GPIF II。 查看..EZ-USB FX3 SDK1.3firmwaregpif_examplescyfxsrammastersrammaster.cydsn中的狀態機,有狀態START和START1。 這意味著什么?
    發表于 05-12 06:20

    Simulink中的狀態機建模方法 Simulink數據可視化與分析功能

    1. Simulink中的狀態機建模方法 1.1 理解狀態機的基本概念 在開始建模之前,了解狀態機的基本概念是必要的。狀態機由以下幾個部分組
    的頭像 發表于 12-12 09:27 ?2633次閱讀

    基于狀態機和面向對象的思想設計按鍵檢測模塊

    嵌入式入門學習的教程里面,按鍵原理普遍被認為是“很簡單”的知識點之一,按鍵輸入檢測的原理,無非就是通過CPU不斷掃描按鍵引腳的電平狀態,或者采用單片引腳外部中斷方式,然后在死循環或者中斷服務程序里面處理按鍵被按下
    的頭像 發表于 11-14 11:44 ?860次閱讀
    基于<b class='flag-5'>狀態機</b>和面向對象的思想設計按鍵檢測模塊

    mosfet的三種工作狀態及工作條件是什么

    )的不同,可以工作在三種主要狀態:截止狀態、線性區和飽和區。 1. 截止狀態 工作狀態描述
    的頭像 發表于 10-06 16:51 ?5290次閱讀

    晶體管的工作狀態判斷方法

    晶體管的工作狀態判斷是電子工程領域中的一項重要技能,它對于確保電路的正常運行和性能優化至關重要。晶體管的工作狀態通常根據其內部PN結的偏置情況來判斷,主要包括截止狀態、放大狀態和飽和
    的頭像 發表于 09-23 18:16 ?4174次閱讀

    單片io口的四工作狀態

    )是單片與外部世界進行數據交換的接口。每個I/O口可以配置為輸入或輸出狀態,或者同時具備這兩功能。I/O口的狀態可以通過編程來控制,以滿足不同的應用需求。 2. 單片
    的頭像 發表于 09-14 14:24 ?3457次閱讀

    時序邏輯電路的描述方法有哪些

    圖、狀態表、有限狀態機、卡諾圖、布爾差分方程、布爾函數、時序邏輯仿真等。 狀態狀態圖是一圖形化的
    的頭像 發表于 08-28 11:37 ?1206次閱讀

    NPN型晶體管三種狀態判斷方法

    NPN型晶體管作為電子學中的基礎元件,具有放大、開關等多種功能。其工作狀態根據基極、發射極和集電極之間的電壓和電流關系可分為截止狀態、放大狀態和飽和狀態。以下是對NPN型晶體管
    的頭像 發表于 08-13 17:33 ?4480次閱讀

    觸發器和狀態機的關系是什么

    觸發器和狀態機在數字電路設計中有著緊密的關系,它們共同構成了時序邏輯電路的基礎,用于實現數據的存儲、處理和傳輸。
    的頭像 發表于 08-12 11:24 ?840次閱讀

    MCUXpresso IDE下在線聯合調試雙核MCU工程的三種方法

    大家好,我是痞子衡,是正經搞技術的痞子。今天痞子衡給大家分享的是MCUXpresso IDE下在線聯合調試i.MXRT1170雙核工程的三種方法
    的頭像 發表于 08-08 15:18 ?1182次閱讀
    MCUXpresso IDE下在線聯合調試雙核MCU工程的<b class='flag-5'>三種方法</b>

    如何在FPGA中實現狀態機

    在FPGA(現場可編程門陣列)中實現狀態機是一常見的做法,用于控制復雜的數字系統行為。狀態機能夠根據當前的輸入和系統狀態,決定下一步的動作和新的
    的頭像 發表于 07-18 15:57 ?1082次閱讀

    態緩沖器的三種狀態分別是什么

    態緩沖器之所以得名,是因為它具備三種不同的工作狀態:正常邏輯狀態輸出、高阻狀態和使能狀態。這
    的頭像 發表于 06-27 16:01 ?1942次閱讀

    玩轉Spring狀態機

    說起Spring狀態機,大家很容易聯想到這個狀態機和設計模式中狀態模式的區別是啥呢?沒錯,Spring狀態機就是狀態模式的一
    的頭像 發表于 06-25 14:21 ?1262次閱讀
    玩轉Spring<b class='flag-5'>狀態機</b>