女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速串行傳輸兼容設(shè)計(jì)的設(shè)計(jì)準(zhǔn)則

PCB設(shè)計(jì) ? 2020-09-07 19:06 ? 次閱讀

.高速串行傳輸兼容設(shè)計(jì)的三個(gè)基礎(chǔ)

作為與高速串行傳輸兼容的設(shè)計(jì),可以抑制反射,減少傳輸損耗并抑制噪聲,

電路板的設(shè)計(jì)遵循以下三個(gè)基本準(zhǔn)則:

1.差分布線的阻抗控制;

2.最小化差分布線長(zhǎng)度;

3.盡可能使差分對(duì)內(nèi)的布線長(zhǎng)度匹配。

關(guān)于反射的抑制,不僅可以通過(guò)優(yōu)化設(shè)計(jì)規(guī)格來(lái)控制上述布線,而且可以控制通孔(通孔)的阻抗,并且在數(shù)字消費(fèi)設(shè)備中變得越來(lái)越流行。必須考慮安裝區(qū)域的影響來(lái)優(yōu)化連接器,并充分了解電纜的實(shí)際特性。例如,如果連接器的安裝區(qū)域的圖案設(shè)計(jì)不正確,在許多情況下會(huì)存在額外的寄生電容,并且阻抗會(huì)下降和反射,這會(huì)惡化傳輸波形,因此必須對(duì)該區(qū)域進(jìn)行優(yōu)化。

此外,對(duì)于需要在高速串行傳輸中進(jìn)行仿真的區(qū)域,我們認(rèn)為它是5 Gbps或更高。這是因?yàn)?/span>5 Gbps PCI Express規(guī)范指出必須在模式設(shè)計(jì)階段使用仿真進(jìn)行確認(rèn),而且在許多情況下,還會(huì)聽(tīng)到實(shí)際問(wèn)題。

.高速串行傳輸?shù)幕夭〒p耗標(biāo)準(zhǔn)

對(duì)于高速串行傳輸,可能會(huì)有一些標(biāo)準(zhǔn),其中包含回波損耗和反射量的規(guī)范。

通用接口的典型示例是硬盤(pán)SSD串行ATA和廣播,安全性和醫(yī)學(xué)成像領(lǐng)域的SDI

在這些情況下,半導(dǎo)體與外部I / O連接器之間的圖案設(shè)計(jì)將決定通過(guò)/失敗。這是需要PCB設(shè)計(jì)技術(shù)的領(lǐng)域。

例如,用于串行ATA的表面安裝連接器趨于具有較大的寄生電容,這會(huì)降低阻抗并降低性能。

作為對(duì)策,通過(guò)部分地去除基板的表面層上的安裝焊盤(pán)下方的實(shí)心平面以減小寄生電容,可以使配線的特性阻抗相同并且改善特性。積累專門知識(shí)對(duì)于這種優(yōu)化很重要,但是為了滿足廣泛的需求,也可以使用可以從電路板設(shè)計(jì)信息中高精度提取特征的軟件。

.總結(jié)

為了支持高速串行傳輸,除了控制差分布線的阻抗,最小化差分布線長(zhǎng)度并盡可能確保差分對(duì)內(nèi)的布線長(zhǎng)度的基本要素外,安裝位置的通孔和局部阻抗控制很重要。這在存在回波損耗標(biāo)準(zhǔn)的SDI接口中尤為明顯,并且使用仿真的電路板設(shè)計(jì)被認(rèn)為是必不可少的。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板設(shè)計(jì)

    關(guān)注

    1

    文章

    128

    瀏覽量

    16861
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4774

    瀏覽量

    89064
  • PCB布線
    +關(guān)注

    關(guān)注

    21

    文章

    466

    瀏覽量

    42491
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3501

    瀏覽量

    5215
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    是德S系列示波器如何應(yīng)對(duì)高速串行測(cè)試

    高速數(shù)字通信時(shí)代,串行數(shù)據(jù)速率不斷提升,USB、PCIe、SerDes等接口的傳輸速率已突破數(shù)十Gbps。這對(duì)測(cè)試設(shè)備提出了更高要求:不僅需要足夠高的帶寬捕捉信號(hào)細(xì)節(jié),還要具備精準(zhǔn)的抖動(dòng)分析、眼圖
    的頭像 發(fā)表于 04-16 15:48 ?131次閱讀
    是德S系列示波器如何應(yīng)對(duì)<b class='flag-5'>高速</b><b class='flag-5'>串行</b>測(cè)試

    FPI10015 PCIe連接器,連接更穩(wěn)定,滿足高速傳輸設(shè)備互連需求

    高速傳輸設(shè)備對(duì)于連接器具有更高的需求,F(xiàn)PI10015 PCIe 連接器兼具了高速傳輸、連接穩(wěn)固、兼容性強(qiáng)等優(yōu)勢(shì),可為設(shè)備帶來(lái)更全面的互連
    的頭像 發(fā)表于 12-03 09:18 ?443次閱讀
    FPI10015 PCIe連接器,連接更穩(wěn)定,滿足<b class='flag-5'>高速</b>率<b class='flag-5'>傳輸</b>設(shè)備互連需求

    PCIe數(shù)據(jù)傳輸協(xié)議詳解

    、網(wǎng)卡和聲卡等,以實(shí)現(xiàn)高效的數(shù)據(jù)傳輸。以下是對(duì)PCIe數(shù)據(jù)傳輸協(xié)議的介紹: 一、PCIe協(xié)議的基本概念 PCIe協(xié)議定義了一系列規(guī)范和要求,以實(shí)現(xiàn)在主機(jī)系統(tǒng)和外圍設(shè)備之間高效、可靠地進(jìn)行數(shù)據(jù)通信。它采用了高速
    的頭像 發(fā)表于 11-26 16:12 ?3103次閱讀

    串行接口與并行接口的區(qū)別

    串行接口(Serial Interface)與并行接口(Parallel Interface)是計(jì)算機(jī)與外部設(shè)備之間進(jìn)行數(shù)據(jù)傳輸的兩種基本方式,它們?cè)诙鄠€(gè)方面存在顯著差異。以下將從數(shù)據(jù)傳輸方式、
    的頭像 發(fā)表于 08-25 17:08 ?6873次閱讀

    高速串行總線,數(shù)據(jù)鏈傳輸離不開(kāi)它!#高速串行總線 #電路知識(shí) #數(shù)據(jù)傳輸

    電路數(shù)據(jù)傳輸
    安泰儀器維修
    發(fā)布于 :2024年08月20日 15:42:00

    EMC(電磁兼容性)結(jié)構(gòu)設(shè)計(jì)基礎(chǔ)

    介紹了電磁兼容的基本定義,要求,結(jié)構(gòu)設(shè)計(jì)的準(zhǔn)則和方法。
    發(fā)表于 08-08 14:23 ?13次下載

    FPGA如何發(fā)出高速串行信號(hào)

    高速串行通信的“高速”一般比較高,基本至少都會(huì)上G。如果利用FPGA內(nèi)部的LUT、觸發(fā)器和普通IO是無(wú)法滿足這樣高的輸入輸出速率的。
    的頭像 發(fā)表于 08-05 11:12 ?1438次閱讀
    FPGA如何發(fā)出<b class='flag-5'>高速</b><b class='flag-5'>串行</b>信號(hào)

    高速信號(hào)傳輸中的抖動(dòng)和眼圖挑戰(zhàn)

    在《做信號(hào)鏈,你需要了解的高速信號(hào)知識(shí)(一)》中,我們探討了LVDS和JESD204B標(biāo)準(zhǔn)的優(yōu)勢(shì),這些標(biāo)準(zhǔn)在高速信號(hào)傳輸中提供了更高的速率、更低的功耗和更好的抗干擾能力。接下來(lái),我們將深入探討
    的頭像 發(fā)表于 07-03 10:29 ?1634次閱讀
    <b class='flag-5'>高速</b>信號(hào)<b class='flag-5'>傳輸</b>中的抖動(dòng)和眼圖挑戰(zhàn)

    深度解析高速串行信號(hào)的誤碼測(cè)試

    隨著近十年的狹義和廣義人工智能,數(shù)據(jù)中心,5G/6G,云存儲(chǔ)和云計(jì)算,商用機(jī)器人和自動(dòng)駕駛的飛速發(fā)展。數(shù)據(jù)已經(jīng)超過(guò)石油成為最寶貴的資源,高速傳輸就像連接城市的高速公路網(wǎng)絡(luò),在消費(fèi)電子,商用,政府
    的頭像 發(fā)表于 06-27 08:32 ?1815次閱讀
    深度解析<b class='flag-5'>高速</b><b class='flag-5'>串行</b>信號(hào)的誤碼測(cè)試

    淺談EMC設(shè)計(jì)準(zhǔn)則

    在日益數(shù)字化的時(shí)代,電子設(shè)備的設(shè)計(jì)已成為現(xiàn)代生活中不可或缺的一部分。但隨之而來(lái)的是電磁兼容性(EMC)問(wèn)題的日益凸顯。EMC設(shè)計(jì)準(zhǔn)則的制定和遵循對(duì)于確保設(shè)備在各種環(huán)境中穩(wěn)定運(yùn)行并且不會(huì)干擾其他設(shè)備
    的頭像 發(fā)表于 06-18 14:59 ?2960次閱讀
    淺談EMC設(shè)計(jì)<b class='flag-5'>準(zhǔn)則</b>

    深度解析高速串行信號(hào)的誤碼測(cè)試|線上講堂

    2024年6月25日周二19:00-20:30中星聯(lián)華科技將舉辦《深度解析高速串行信號(hào)的誤碼測(cè)試》“碼”上行動(dòng)系列線上講堂。將深入講解當(dāng)前高速信號(hào)的發(fā)展趨勢(shì)、挑戰(zhàn)及難點(diǎn),分析高速
    的頭像 發(fā)表于 06-17 08:32 ?781次閱讀
    深度解析<b class='flag-5'>高速</b><b class='flag-5'>串行</b>信號(hào)的誤碼測(cè)試|線上講堂

    高速信息傳輸使用串行還是并行

    高速信息傳輸在現(xiàn)代通信系統(tǒng)中起著至關(guān)重要的作用。串行和并行傳輸是兩種基本的數(shù)據(jù)傳輸方式。本文將詳細(xì)探討這兩種
    的頭像 發(fā)表于 05-31 16:16 ?1928次閱讀

    高速串行通信協(xié)議都有哪些

    高速串行通信協(xié)議是現(xiàn)代電子設(shè)備中用于數(shù)據(jù)傳輸的關(guān)鍵技術(shù)。這些協(xié)議在各種應(yīng)用中發(fā)揮著重要作用,如計(jì)算機(jī)、移動(dòng)設(shè)備、網(wǎng)絡(luò)設(shè)備等。以下是一些常見(jiàn)的高速串行
    的頭像 發(fā)表于 05-31 16:11 ?1661次閱讀

    串行傳輸和并行傳輸的區(qū)別,各用于什么場(chǎng)合

    在這篇文章中,我們將詳細(xì)探討串行傳輸和并行傳輸的區(qū)別,以及它們?cè)诓煌瑘?chǎng)合的應(yīng)用。 串行傳輸與并行傳輸
    的頭像 發(fā)表于 05-31 16:04 ?8562次閱讀

    高速串行傳輸技術(shù)的由來(lái)和發(fā)展

    一、引言 高速串行傳輸技術(shù)是一種數(shù)據(jù)傳輸方式,通過(guò)在單一通道上按順序傳輸數(shù)據(jù),實(shí)現(xiàn)了高速、高效的
    的頭像 發(fā)表于 05-31 16:02 ?995次閱讀