女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL語言技術(shù)要點

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機 ? 作者:玩轉(zhuǎn)單片機 ? 2020-09-01 11:47 ? 次閱讀

基于FPGA的SOC在嵌入式系統(tǒng)應(yīng)用越來越廣了,往往一個復雜系統(tǒng)使用一個單芯片基于FPGA的SOC就搞定了。比較流行的方案主要有Altera/xilinx兩家的方案。要用這樣的方案,首要需要掌握的是硬件描述語言。最為流行的硬件描述語言有兩種Verilog HDL/VHDL,均為IEEE標準。Verilog HDL具有C語言基礎(chǔ)就很容易上手,而VHDL語言則需要Ada編程基礎(chǔ)。另外Verilog HDL語言具有大量成熟的模塊,從某種角度說Verilog HDL更具生命力。 本文整理了一下Verilog HDL語言技術(shù)要點,并分享給大家。如發(fā)現(xiàn)有錯誤,歡迎留言指正。

Verilog HDL能干啥?

Verilog HDL的特點:

可描述順序執(zhí)行或并行執(zhí)行的程序結(jié)構(gòu)

用延遲表達式或事件表達式來明確地控制過程的啟動時間

通過命令的事件來觸發(fā)其他過程的激活行為或停止行為

提供了條件/循環(huán)等邏輯控制結(jié)構(gòu)

提供了可帶參數(shù)且非零延續(xù)時間的任務(wù)程序機構(gòu)

提供了用于建立表達式的算術(shù)運算符、邏輯運算符和位運算符

實現(xiàn)了完整的表示組合邏輯基本元件的原語

提供了雙向通路和電阻器的描述

可建立MOS器件的電荷分享和衰減模型

可通過結(jié)構(gòu)性語句精確地建立信號模型

在學習Verilog HDL之前,先明確一下FPGA的設(shè)計抽象層次:

基本程序結(jié)構(gòu)

modulemodule_name(port_list) //聲明各種變量、信號 reg//寄存器 wire//線網(wǎng) parameter//參數(shù) input//輸入信號 output//輸出信號 inout//輸入輸出信號 function//函數(shù) task//任務(wù) .... //程序代碼 initialassignment alwaysassignment moduleassignment gateassignment UDPassignment continousassignment endmodule

啟示:描述的是模塊,其本質(zhì)是數(shù)字電路

組合邏輯電路模塊:組合邏輯電路的特點是輸入的變化直接反映了輸出的變化,其輸出的狀態(tài)僅取決于輸入的當前的狀態(tài),與輸入、輸出的原始狀態(tài)無關(guān)。

時序邏輯電路模塊:時序電路具有記憶功能。時序電路的特點是:輸出不僅取決于當時的輸入值,而且還與電路過去的狀態(tài)有關(guān)。時序邏輯電路又稱時序電路,主要由存儲電路和組合邏輯電路兩部分組成。

數(shù)據(jù)類型及運算符

變量名

變量名類似C語言,以一組字母、數(shù)字、下劃線和$符號的組合,且首字符須為字母或者下劃線。如

inputctrl_1;

數(shù)據(jù)類型

將四種基本數(shù)據(jù)類型整理成一張導圖:

其中須注意的是,對于memory型存儲單元進行讀寫,須指定地址,如:

reg[15:0]addr;//定義addr為16位位寬的存儲器變量 addr=1;//ok regaddr[15:0];//定義addr為1位位寬的16個存儲器變量 addr=1;//錯誤 addr[0]=1;//正確 //又如: reg[15:0]addr[3:1];//定義3個位寬為16位存儲器 addr[1]=16'h0//16'指定位寬,h表示16進制,0 addr[2]=16'b011//b表示二進制

對于parameter變量的實用價值可讀性比較好理解,那么可維護性怎么體現(xiàn)呢?

熟悉C語言編程的,聯(lián)想一下宏,如果宏變了,有宏的地方全替換,這里parameter變量作用類似,如:

moduleDecode(A,F); parameterWidth=1,Polarity=1; …………… endmodule moduleTop; wire[3:0]A4; wire[4:0]A5; wire[15:0]F16; wire[31:0]F32; Decode#(4,0)D1(A4,F16); Decode#(5)D2(A5,F32); Endmodule

常量

parameter定義常量,那么對于常數(shù),整型常量即整常數(shù)有以下四種進制表示形式:

二進制整數(shù)(b或B)

十進制整數(shù)(d或D)

十六進制整數(shù)(h或H)

八進制整數(shù)(o或O)

數(shù)字表達方式有以下三種:

<位寬><進制><數(shù)字>這是一種全面的描述方式。

<進制><數(shù)字>在這種描述方式中,數(shù)字的位寬采用缺省位寬(這由具體的機器系統(tǒng)決定,但至少32位)。

<數(shù)字>在這種描述方式中,采用缺省進制十進制。

x和z值

在數(shù)字電路中,x代表不定值,z代表高阻值。不確定是啥?高阻又是啥?記住verilog描述的數(shù)字電路,那么對于一個模塊的I/O就有可能是高阻,或者狀態(tài)不確定。

負數(shù):

一個數(shù)字可以被定義為負數(shù),只需在位寬表達式前加一個減號,減號必須寫在數(shù)字定義表達式的最前面。注意減號不可以放在位寬和進制之間也不可以放在進制和具體的數(shù)之間。

-8'd7//-號直接放在最前面 8'd-7//這樣則不正確

實數(shù)

實數(shù)可用十進制方式表述或者科學計數(shù)法描述,如:

//十進制表示 1.0 20.234 //科學計數(shù)法表示 6e-4

模塊端口

input:模塊從外界讀取數(shù)據(jù)的接口,在模塊內(nèi)可讀不可寫

output:模塊向外部輸出數(shù)據(jù)的接口,模塊內(nèi)部可寫不可讀

inout:可讀寫數(shù)據(jù),數(shù)據(jù)雙向流動。

學習硬件描述語言,一定要時刻記住,這是描述的是電路,風格類C,但不是C!

表達式及運算符

和C語言類似,運算符也有三種:

單目運算符(unary operator):可以帶一個操作數(shù),操作數(shù)放在運算符的右邊。

二目運算符(binary operator):可以帶二個操作數(shù),操作數(shù)放在運算符的兩邊。

三目運算符(ternary operator):可以帶三個操作,這三個操作數(shù)用三目運算符分隔開。

對于運算符,整理了一張導圖:

大部分與C語言類似,除了等式運算符、位拼接運算符、縮減運算符,這里放點例子方便理解:

//縮減運算符 reg[3:0]B; regC; C=&B; //相當于: C=((B[0]&B[1])&B[2])&B[3];//位拼接運算符 {a,b[3:0],w,3’b101} //相當于: {a,b[3],b[2],b[1],b[0],w,1’b1,1’b0,1’b1}

運算符優(yōu)先級:

賦值語句

非阻塞(Non_Blocking)賦值方式, 如 b <= a; 加粗是非阻塞的含義

塊結(jié)束后才完成賦值操作。

b的值并不是立刻就改變的。

這是一種比較常用的賦值方法。

阻塞(Blocking)賦值方式,如 b = a;

賦值語句執(zhí)行完后,塊才結(jié)束。

b的值在賦值語句執(zhí)行完后立刻就改變的。

可能會產(chǎn)生意想不到的結(jié)果。

塊語句

塊語句有兩種,一種是begin_end語句,通常用來標識順序執(zhí)行的語句,用它來標識的塊稱為順序塊。一種是fork_join語句,通常用來標識并行執(zhí)行的語句,用它來標識的塊稱為并行塊。

順序塊

塊內(nèi)的語句是按順序執(zhí)行的,即只有上面一條語句執(zhí)行完后下面的語句才能執(zhí)行。

每條語句的延遲時間是相對于前一條語句的仿真時間而言的。

直到最后一條語句執(zhí)行完,程序流程控制才跳出該語句塊。

begin 語句1; 語句2; ...... 語句n; end

并行塊

塊內(nèi)語句是同時執(zhí)行的,即程序流程控制一進入到該并行塊,塊內(nèi)語句則開始同時并行地執(zhí)行。

塊內(nèi)每條語句的延遲時間是相對于程序流程控制進入到塊內(nèi)時的仿真時間的。

延遲時間是用來給賦值語句提供執(zhí)行時序的。

當按時間時序排序在最后的語句執(zhí)行完后或一個disable語句執(zhí)行時,程序流程控制跳出該程序塊。

fork 語句1; 語句2; ....... 語句n; join

流控語句

流控語句風格與C語言類似,僅僅需要注意的有下面幾點:

if 語句別忘了考慮else的情況,如忘了處置則最終硬件會最終產(chǎn)生意想不到的后果

多條語句在條件內(nèi)部需要用begin/end對包起來。

case語句與C語言也有default分支,實際使用注意處置default分支

結(jié)構(gòu)說明語句

Verilog語言中的任何過程模塊都從屬于以下四種結(jié)構(gòu)的說明語句:

initial說明語句:只執(zhí)行一次

always說明語句 :是不斷地重復執(zhí)行

task說明語句

function說明語句

對于task/function的不同點,使用時需要注意:

函數(shù)只能與主模塊共用同一個仿真時間單位,而任務(wù)可以定義自己的仿真時間單位。函數(shù)的定義不能包含有任何的時間控制語句,即任何用#、@、或wait來標識的語句。

函數(shù)不能啟動任務(wù),而任務(wù)能啟動其它任務(wù)和函數(shù)。

函數(shù)至少要有一個輸入變量,而任務(wù)可以沒有或有多個任何類型的變量。

函數(shù)返回一個值,而任務(wù)則不返回值。

函數(shù)的目的是通過返回一個值來響應(yīng)輸入信號的值。任務(wù)卻能支持多種目的,能計算多個結(jié)果值,這些結(jié)果值只能通過被調(diào)用的任務(wù)的輸出或總線端口送出

在函數(shù)的定義中必須有一條賦值語句給函數(shù)中的一個內(nèi)部變量賦以函數(shù)的結(jié)果值,該內(nèi)部變量具有和函數(shù)名相同的名字。

系統(tǒng)函數(shù)和任務(wù)

在Verilog HDL語言中每個系統(tǒng)函數(shù)和任務(wù)前面都用一個標識符$來加以確認,有這些系統(tǒng)函數(shù)和任務(wù)。

rtoi, setup, skew, setuphold, strobe, time, timefoemat, width, write, $recovery,

按字面意思理解,需要用到時查詢手冊即可。

編譯預處理

宏定義 `define

用法:

`define 標識符(宏名) 字符串(宏內(nèi)容)

如:

//類似C宏替換 `definesignalhello

與C語言宏類似,除了關(guān)鍵字不一樣,也支持嵌套。組成宏內(nèi)容的字符串不能夠被以下的語句記號分隔開的,下面幾點需要注意:

注釋行

數(shù)字

字符串

確認符

關(guān)鍵詞

雙目和三目字符運算符

“文件包含”處理`include

用法:`include “文件名”

四點說明:

一個`include命令只能指定一個被包含的文件,如果要包含n個文件,要用n個`include命令。注意下面的寫法是非法的`include"aaa.v""bbb.v"

`include命令可以出現(xiàn)在Verilog HDL源程序的任何地方,被包含文件名可以是相對路徑名,也可以是絕對路徑名。例如:'include"parts/count.v"

可以將多個`include命令寫在一行,在`include命令行,只可以出空格和注釋行。

如果文件1包含文件2,而文件2要用到文件3的內(nèi)容,則可以在文件1用兩個`include命令分別包含文件2和文件3,而且文件3應(yīng)出現(xiàn)在文件2之前

時間尺度 `timescale

`timescale命令用來說明跟在該命令后的模塊的時間單位和時間精度。使用`timescale命令可以在同一個設(shè)計里包含采用了不同的時間單位的模塊。用法:

`timescale<時間單位>/<時間精度>

//模塊中所有的時間值都表示是1ns的整數(shù)倍 //1ns/ps:1納秒/脈沖 `timescale1ns/1ps

注意:如果在同一個設(shè)計里,多個模塊中用到的時間單位不同,需要用到以下的時間結(jié)構(gòu):

用`timescale命令來聲明本模塊中所用到的時間單位和時間精度。

用系統(tǒng)任務(wù)$printtimescale來輸出顯示一個模塊的時間單位和時間精度。

用系統(tǒng)函數(shù)realtime及%t格式聲明來輸出顯示EDA工具記錄的時間信息。

條件編譯命令

`ifdef、`else、`endif

這與C語言用法類似,這里就不贅述了。

總結(jié)一下

Verilog HDL的語法與C語言的語法類似,但是一定要意識到Verilog HDL描述的是電路,光有代碼還不夠,器件可能運行的結(jié)果并不是代碼想要的效果。另外要注意理解并行的概念,這里的并行是硬件在時鐘驅(qū)動真的同時按照所設(shè)計的邏輯運行。一些重要的概念:

阻塞〔Blocking〕和非阻塞〔Non-Blocking〕賦值的不同

順序塊和并行塊的不同

塊與塊之間的并行執(zhí)行的概念;

task和function的概念。

那么最好的學習辦法是什么呢?寫代碼、仿真、綜合、優(yōu)化布局布線,挖坑、踩坑、填坑,在錯誤中總結(jié),漸進明晰、不斷實踐總結(jié)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • C語言
    +關(guān)注

    關(guān)注

    180

    文章

    7630

    瀏覽量

    140184
  • Verilog HDL
    +關(guān)注

    關(guān)注

    17

    文章

    126

    瀏覽量

    50859

原文標題:看思維導圖:一文帶你學Verilog HDL語言

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    Verilog HDL設(shè)計的要點

    本帖最后由 莉兒 于 2013-10-5 20:06 編輯 Verilog HDL設(shè)計的要點.pdf
    發(fā)表于 10-05 20:05

    基于Verilog HDL語言的FPGA設(shè)計

    采用 Verilog HDL 語言在Altera 公司的FPGA 芯片上實現(xiàn)了RISC_CPU 的關(guān)鍵部件狀態(tài)控制器的設(shè)計,以及在與其它各種數(shù)字邏輯設(shè)計方法的比較下,顯示出使用Verilog
    發(fā)表于 08-21 10:50 ?69次下載

    Verilog HDL華為入門教程

    Verilog HDL 華為入門教程 本文主要介紹了Verilog HDL 語言的一些基本知識,目的是使初學者能夠迅速掌握
    發(fā)表于 02-11 08:35 ?141次下載

    Verilog HDL語言在FPGA/CPLD開發(fā)中的應(yīng)用

    摘 要:通過設(shè)計實例詳細介紹了用Verilog HDL語言開發(fā)FPGA/CPLD的方法,并通過與其他各種輸入方式的比較,顯示出使用Verilog H
    發(fā)表于 06-20 11:51 ?2107次閱讀
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b><b class='flag-5'>語言</b>在FPGA/CPLD開發(fā)中的應(yīng)用

    Verilog HDL程序基本結(jié)構(gòu)與程序入門

    Verilog HDL程序基本結(jié)構(gòu)與程序入門 Verilog HDL程序基本結(jié)構(gòu)  Verilog
    發(fā)表于 02-08 11:43 ?2419次閱讀

    Verilog HDL語言簡介

    Verilog HDL語言簡介 1.什么是Verilog HDLVerilog HDL是硬件描述語言
    發(fā)表于 02-09 08:59 ?4022次閱讀

    VHDL和Verilog HDL語言對比

    VHDL和Verilog HDL語言對比 Verilog HDL和VHDL都是用于邏輯設(shè)計的硬件描述
    發(fā)表于 02-09 09:01 ?1.1w次閱讀

    Verilog HDL程序設(shè)計與實踐

    Verilog HDL程序設(shè)計與實踐著重介紹了Verilog HDL語言
    發(fā)表于 10-29 14:45 ?21次下載

    Verilog HDL硬件描述語言

    Verilog HDL硬件描述語言 有需要的下來看看
    發(fā)表于 12-29 15:31 ?0次下載

    Verilog HDL硬件描述語言簡介

    本章介紹Verilog HDL語言的發(fā)展歷史和它的主要能力。verilog相關(guān)教程材料,有興趣的同學可以下載學習
    發(fā)表于 04-25 16:09 ?14次下載

    Verilog HDL入門教程

    本文主要介紹了Verilog HDL 語言的一些基本知識,目的是使初學者能夠迅速掌握HDL設(shè)計方法,初步了解并掌握Verilog
    發(fā)表于 07-15 15:27 ?0次下載

    Verilog HDL硬件描述語言

    Verilog HDL硬件描述語言,感興趣的小伙伴們可以瞧一瞧。
    發(fā)表于 11-11 11:20 ?11次下載

    基于FPGA Verilog-HDL語言的串口設(shè)計

    基于FPGA Verilog-HDL語言的串口設(shè)計
    發(fā)表于 02-16 00:08 ?35次下載

    Verilog HDL入門教程

    本文主要介紹了Verilog HDL 語言的一些基本知識,目的是使初學者能夠迅速掌握HDL 設(shè)計方法,初步了解并掌握Verilog
    發(fā)表于 02-11 08:00 ?102次下載
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>入門教程

    Verilog HDL的基礎(chǔ)知識詳細說明

    硬件描述語言基本語法和實踐 (1)VHDL 和Verilog HDL的各自特點和應(yīng)用范圍 (2)Verilog HDL基本結(jié)構(gòu)
    發(fā)表于 07-03 17:36 ?54次下載
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>的基礎(chǔ)知識詳細說明