女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB板邊緣的敏感線為何容易ESD干擾

茶話MCU ? 來源:ST MCU 信息交流 ? 2020-07-05 10:38 ? 次閱讀

[現(xiàn)象描述]

某接地臺(tái)式產(chǎn)品,對(duì)接地端子處進(jìn)行測(cè)試電壓為6KV的ESD接觸放電測(cè)試時(shí),系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。測(cè)試中嘗試將接地端子與內(nèi)部數(shù)字工作地相連的 Y電容斷開,測(cè)試結(jié)果并未明顯改善。

[原因分析]

ESD干擾進(jìn)入產(chǎn)品內(nèi)部電路,形式多種多樣。對(duì)于本案例中的被測(cè)產(chǎn)品來說,其測(cè)試點(diǎn)為接地點(diǎn),大部分的ESD干擾能量將從接地線流走,也就是說ESD電流并沒有直接流入該產(chǎn)品的內(nèi)部電路,但是,處在IEC61000-4-2標(biāo)準(zhǔn)規(guī)定的ESD測(cè)試環(huán)境中的這個(gè)臺(tái)式設(shè)備,其接地線長度在1m左右,該接地線將產(chǎn)生較大的接地引線電感(可以用1u H/m來估算),在靜電放電干擾發(fā)生時(shí)(即圖1中開關(guān)K閉合時(shí)),高的頻率(小于1ns的上升沿)靜電放電電流并不能使該被測(cè)產(chǎn)品接地點(diǎn)上的電壓為零(即圖1 中G點(diǎn)的電壓在K閉合時(shí)并不為零)。這個(gè)在接地端子上不為零電壓將會(huì)進(jìn)一步進(jìn)入產(chǎn)品內(nèi)部電路。圖1已經(jīng)給出了ESD干擾進(jìn)入產(chǎn)品內(nèi)部PCB的原理圖。

圖 1 ESD干擾進(jìn)入產(chǎn)品內(nèi)部PCB的原理圖

從圖1中還可以看出,CP1:(放電點(diǎn)與GND之間的寄生電容),Cp2:(PCB板與參考接地板之間的寄生電容),PCB板的工作地(GND)和靜電放電槍(包括靜電放電槍接地線)一起形成了一條干擾通路,干擾電流為ICM。在這條干擾路徑中,PCB板處在其中,顯然PCB在此時(shí)受到了靜電放電的干擾。如果該產(chǎn)品還存在其它電纜,這種干擾將更為嚴(yán)重。

干擾是如何導(dǎo)致被測(cè)產(chǎn)品復(fù)位的呢,經(jīng)過仔細(xì)檢查被測(cè)產(chǎn)品的PCB之后發(fā)現(xiàn),該P(yáng)CB板中CPU的復(fù)位控制線布置在PCB板的邊緣,并且在GND平面之外,如圖2所示。

再來解釋一下為何布置在PCB邊緣的印制線比較容易受到干擾,那應(yīng)該從PCB板中的印制線與參考接地板之間的寄生電容談起。印制線與參考接地板之間存在寄生電容,這個(gè)寄生電容將使PCB板中的印制信號(hào)線受到干擾,共模干擾電壓干擾PCB中印制線原理圖如圖3所示。

從圖3可以看出,當(dāng)共模干擾(相對(duì)與參考接地板的共模干擾電壓)進(jìn)入GND后,會(huì)在PCB板中的印制線和GND之間產(chǎn)生一個(gè)干擾電壓,這個(gè)干擾電壓不但與印制線與PCB板GND之間的阻抗(圖3中的Z)有關(guān)還有PCB中印制線與參考接地板之間的寄生電容有關(guān)。

假設(shè)印制線與PCB板GND之間的阻抗Z不變,則,當(dāng)印制線與參考接地板之間的寄生電容越大時(shí),在印制線與PCB板GND之間的干擾電壓Vi越大,這個(gè)電壓與PCB中的正常工作電壓相疊加,將直接影響PCB中的工作電路。

圖2 被測(cè)產(chǎn)品局部PCB布線實(shí)圖

圖3 共模干擾電壓干擾PCB中印制線原理圖

由印制線與參考接地板之間的寄生電容計(jì)算公式1 可知,印制線與參考接地板之間的寄生電容大小取決于印制線與參考接地板之間的距離(即公式1中的H)和印制線與參考接地板之間形成電場(chǎng)的等效面積(即公式1中的S)。

Cp ≈ 0.1 x S / H (1)

Cp : 寄生電容 [pF]

S : 印制線等效面積 [cm2]

H : 高度 [cm]

當(dāng)印制線布置在PCB板邊緣時(shí),該印制線與參考接地板之間將形成相對(duì)較大寄生電容,因?yàn)椴贾迷赑CB內(nèi)部的印制線與參考接地板之間形成的電場(chǎng)被其它印制線所“擠壓”,而布置在邊緣的印制線與參考接地板之間形成的電場(chǎng)且相對(duì)比較發(fā)散。圖4為印制線與參考接地板之間電場(chǎng)分布示意圖。

圖4 印制線與參考接地板之間電場(chǎng)分布示意圖

顯然,對(duì)于本案例中的電路設(shè)計(jì),由于PCB中的復(fù)位信號(hào)線布置在PCB板的邊緣并且已經(jīng)落在GND平面之外,因此復(fù)位信號(hào)線會(huì)受到較大的干擾,導(dǎo)致ESD測(cè)試時(shí),系統(tǒng)出現(xiàn)復(fù)位現(xiàn)象。

【處理措施】

根據(jù)以上的原理分析,很容易得出以下兩種處理措施:

1、重新進(jìn)行PCB布線,將復(fù)位信號(hào)印制線在PCB上左移,使其在GND平面覆蓋的區(qū)域內(nèi),而且遠(yuǎn)離PCB板邊緣,同時(shí)為了進(jìn)一步降低復(fù)位信號(hào)印制線與參考接地板時(shí)間的寄生電容,可以在復(fù)位信號(hào)印制線所在的層(本案例為4層板,復(fù)位信號(hào)線布置在表層)上空余的地方鋪上GND銅箔(通過大量過孔與相鄰GND平面相連),如圖5所示。

圖5 修改后的復(fù)位信號(hào)線布置PCB實(shí)圖

2、在受干擾的復(fù)位印制線上,靠近CPU復(fù)位管腳的附近并聯(lián)一個(gè)電容,電容值可以選在100pf~1000pf之間。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    49

    文章

    2265

    瀏覽量

    175089
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4351

    文章

    23405

    瀏覽量

    406560
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6227

    瀏覽量

    153183

原文標(biāo)題:PCB板邊緣的敏感線為何容易ESD干擾

文章出處:【微信號(hào):stmcu832,微信公眾號(hào):茶話MCU】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    開關(guān)電源PCB設(shè)計(jì)技巧和電氣安全規(guī)范

    的電壓,在布線密度較低時(shí),信號(hào)的間距可適當(dāng)?shù)丶哟螅瑢?duì)高、低電平懸殊的信號(hào)應(yīng)盡可能地短且加大間距,一般情況下將走線間距設(shè)為8mil。焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以
    發(fā)表于 05-27 15:29

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB
    的頭像 發(fā)表于 05-15 16:42 ?152次閱讀

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    降低ESD風(fēng)險(xiǎn)的PCB布線與布局技巧。一、ESD路徑最短優(yōu)先原則ESD是一種高頻、瞬態(tài)干擾,它往往會(huì)選擇阻抗最小的路徑泄放。因此,在布線時(shí),
    的頭像 發(fā)表于 04-25 09:43 ?155次閱讀
    如何布線才能降低MDD<b class='flag-5'>ESD</b>風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b>布局的抗<b class='flag-5'>干擾</b>設(shè)計(jì)技巧

    開關(guān)電源設(shè)計(jì)中PCB板各環(huán)節(jié)需要注意的問題

    ;過小則散熱不好,且鄰近線條易受干擾。電路板的最佳形狀矩形, 長寬比為3: 2或4: 3, 位于電路板邊緣的元器件, 離電路板邊緣一般不小于2mm。  (2 )放置器件時(shí)要考慮以后的焊接, 不要太密集
    發(fā)表于 04-09 15:13

    EMI(干擾)和EMS(抗擾)基礎(chǔ)知識(shí)與整改流程

    ),傳導(dǎo)噪聲CE是指經(jīng)由體或PCB板布線傳導(dǎo)的噪聲,輻射噪聲RE是指排放(輻射)到環(huán)境中的噪聲。EMS主要測(cè)試項(xiàng):ESD(產(chǎn)品靜電)、EFT(瞬態(tài)脈沖干擾)、DIP(電壓跌落)、CS
    發(fā)表于 03-28 13:28

    PCB 邊緣連接器:高速性能

    本文要點(diǎn)PCB邊緣連接器是實(shí)現(xiàn)高速數(shù)據(jù)傳輸和模塊化組裝的首選系統(tǒng)集成解決方案。在電路板邊緣和連接器之間的適當(dāng)匹配中,需要采用斜切工藝來保護(hù)連接器引腳。邊緣連接器的選型取決于連接板的組裝
    的頭像 發(fā)表于 03-21 13:53 ?453次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>邊緣</b>連接器:高速性能

    PCB】四層電路板的PCB設(shè)計(jì)

    的設(shè)計(jì)規(guī)則:盡量采用地平面作為電流回路;將模擬地平面與數(shù)字地平面分開;如果地平面被信號(hào)隔 斷,那么為減少對(duì)地電流回路的干擾,應(yīng)使信號(hào)走與地平面垂直;模擬電路盡量靠近電路扳邊緣放置,
    發(fā)表于 03-12 13:31

    PCB,盲目拉線,拉了也是白拉!

    可能無法避免線寬的變化,應(yīng)該盡量減少中間不一致部分的有效長度。 f) 防止信號(hào)在不同層間形成自環(huán)。在多層板設(shè)計(jì)中容易發(fā)生此類問題,自環(huán)將引起輻射干擾。 g) PCB設(shè)計(jì)中應(yīng)避免產(chǎn)
    發(fā)表于 03-06 13:53

    ADS1000靜電敏感ESD(HBM)等級(jí)是多少?

    ADS1000: 請(qǐng)問靜電敏感ESD(HBM)等級(jí)是多少?規(guī)格書上沒有
    發(fā)表于 11-18 06:04

    PCB電源及地線設(shè)計(jì)要點(diǎn)

    PCB中合理的電源和地線設(shè)計(jì)不僅能夠確保電路的穩(wěn)定性和可靠性,還能有效提高電路的抗干擾能力和電磁兼容性。下面本文將一起探討PCB電源及地
    的頭像 發(fā)表于 09-25 15:45 ?2006次閱讀

    PCB電路設(shè)計(jì)中拼板的藝術(shù):優(yōu)化生產(chǎn)效率與提升產(chǎn)品質(zhì)量

    ,其生產(chǎn)過程涉及多個(gè)環(huán)節(jié)和精細(xì)工藝。在這個(gè)過程中,拼板和板邊處理被視為不可或缺的重要步驟,它們不僅可以提高生產(chǎn)效率,還能夠保障產(chǎn)品的質(zhì)量和美觀度。本文將深入探討PCB生產(chǎn)中為何需要進(jìn)行拼板和
    的頭像 發(fā)表于 09-24 09:22 ?705次閱讀

    針對(duì)LIN數(shù)據(jù)ESD保護(hù)

    電子發(fā)燒友網(wǎng)站提供《針對(duì)LIN數(shù)據(jù)ESD保護(hù).pdf》資料免費(fèi)下載
    發(fā)表于 09-03 10:25 ?2次下載
    針對(duì)LIN數(shù)據(jù)<b class='flag-5'>線</b>的<b class='flag-5'>ESD</b>保護(hù)

    探索電路板pcb螺旋走的特點(diǎn)

    就與大家好好講解pcb螺旋走,一起學(xué)習(xí)吧~ PCB螺旋走常用于高頻電路、差分信號(hào)傳輸、電源和地線布線以及高密度 PCB 設(shè)計(jì)等場(chǎng)景。它可
    的頭像 發(fā)表于 08-06 17:28 ?755次閱讀

    莫忽視,生活中常見電子設(shè)備都靠它連接

    信號(hào)(如RF信號(hào))之間的干擾。建議 將LCD信號(hào)與其他信號(hào)分開布線 ,并在 連接器側(cè)或FPC的入口側(cè)增加EMI器件 ,以減少干擾。 4、ESD防護(hù) 由于LCD器件容易受到
    發(fā)表于 07-23 20:28

    【鉑電阻測(cè)溫】三制熱電阻測(cè)溫容易忽略的設(shè)計(jì)細(xì)節(jié)

    高精度三制PT100測(cè)溫電路容易遇到PCB電阻差異導(dǎo)致的測(cè)量精度下降問題,看似簡單的走,可能引入0.1℃及以上偏差。本文進(jìn)行量化分析
    的頭像 發(fā)表于 07-12 08:25 ?1843次閱讀
    【鉑電阻測(cè)溫】三<b class='flag-5'>線</b>制熱電阻測(cè)溫<b class='flag-5'>容易</b>忽略的設(shè)計(jì)細(xì)節(jié)