女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Moortec推出基于臺積電N5工藝技術的DTS,可最大限度地提高硅性能

牽手一起夢 ? 來源:中電網 ? 作者:佚名 ? 2020-06-15 15:04 ? 次閱讀

6月11日消息,Moortec今天宣布其深度嵌入式監控產品組合再添新成員 -- 基于臺積電N5工藝技術的分布式熱傳感器(DTS)。Moortec高度微粒化DTS的面積只有一些標準芯片內熱傳感器解決方案的七分之一,還支持以更快的轉換速度在較寬的溫度范圍內進行高精度測量。憑借十余年為SoC行業提供先進節點熱傳感解決方案的經驗,DTS加強了該公司在創新芯片內技術方面的領先地位。

隨著幾何尺寸向5納米及以下發展,設計人員在提供可靠、節能和速度優化的芯片設計方面面臨重大挑戰。熱活動是不可預測的,如果不仔細監控,可能會導致過熱和功耗過大,進而影響設備壽命。在CPU核心、高速接口或高效電路旁邊或內部進行精確熱測量的能力已成為眾多應用領域內所用設備的強制性要求。

Moortec首席執行官Stephen Crosher表示:“我們看到市場明顯需要對半導體器件進行更嚴格的熱控制。多核架構被應用于人工智能、汽車、消費和許多其他應用,利用高度分布式傳感方案,最大限度地降低系統級功耗、優化數據吞吐量并延長產品壽命。我們相信,此次Moortec產品組合的擴展將使我們的客戶能夠最大限度地提高硅的性能,并進一步加強我們與臺積電的長期合作。”

臺積電設計基礎設施管理部門高級總監Suk Lee表示:“我們很高興能與Moortec合作,在最先進的臺積電N5工藝上開發出這個新的熱傳感解決方案。我們與Moortec的長期合作將使設計人員能夠受益于臺積電最新技術所帶來的顯著的功率和性能提升,借助領先的解決方案,實現硅方面的成功。”

Moortec現在走在為許多高科技產品的任務模式操作提供深入見解的前沿,支持現場遙測、分析和產品級優化解決方案。DTS技術設計工具包于2020年初推出,已被授權給幾個主要客戶。

責任編輯:gt

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 傳感器
    +關注

    關注

    2562

    文章

    52450

    瀏覽量

    763089
  • 臺積電
    +關注

    關注

    44

    文章

    5736

    瀏覽量

    168811
  • 納米
    +關注

    關注

    2

    文章

    706

    瀏覽量

    37955
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    性能殺手锏!3nm工藝迭代,新一代手機芯片交戰

    面向性能應當會再提升,成為聯發科搶占市場的利器。高通雖尚未公布新一代旗艦芯片驍龍8 Gen 4亮相時間與細節。外界認為,該款芯片也是以3nm制程生產,并于第四季
    的頭像 發表于 07-09 00:19 ?5839次閱讀

    Cadence攜手公司,推出經過其A16和N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發展

    :CDNS)近日宣布進一步深化與公司的長期合作,利用經過認證的設計流程、經過驗證的 IP 和持續的技術協作,加速 3D-IC 和先進節點技術
    的頭像 發表于 05-23 16:40 ?358次閱讀

    西門子與合作推動半導體設計與集成創新 包括N3P N3C A14技術

    西門子和在現有 N3P 設計解決方案的基礎上,進一步推進針對臺
    發表于 05-07 11:37 ?123次閱讀

    最大先進封裝廠AP8進機

    。改造完成后AP8 廠將是目前最大的先進封裝廠,面積約是此前 AP5 廠的四倍,無塵室面積達 10 萬平方米。
    的頭像 發表于 04-07 17:48 ?984次閱讀

    英特爾18A與N2工藝各有千秋

    TechInsights與SemiWiki近日聯合發布了對英特爾Intel 18A(1.8nm級別)和N2(2nm級別)工藝的深度分析
    的頭像 發表于 02-17 13:52 ?397次閱讀

    蘋果M5芯片量產,采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實現了約5%的提升,同時在功耗方面降低了
    的頭像 發表于 02-06 14:17 ?544次閱讀

    消息稱3nm、5nm和CoWoS工藝漲價,即日起效!

    )計劃從2025年1月起對3nm、5nm先進制程和CoWoS封裝工藝進行價格調整。 先進制程2025年喊漲,最高漲幅20% 其中,對3nm、5nm等先進制程技術訂單漲價,漲幅在3%到8
    的頭像 發表于 01-03 10:35 ?457次閱讀

    2025年起調整工藝定價策略

    nm的制程工藝提價,漲幅預計在5%至10%之間。而針對當前市場供不應求的CoWoS封裝工藝
    的頭像 發表于 12-31 14:40 ?615次閱讀

    分享 2nm 工藝深入細節:功耗降低 35% 或性能提升15%!

    來源:IEEE 在本月早些時候于IEEE國際電子器件會議(IEDM)上公布了其N2(2nm級)制程的更多細節。該新一代工藝節點承諾實現
    的頭像 發表于 12-16 09:57 ?674次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 2nm <b class='flag-5'>工藝</b>深入細節:功耗降低 35% 或<b class='flag-5'>性能</b>提升15%!

    羅姆、就車載氮化鎵 GaN 功率器件達成戰略合作伙伴關系

    的 650V 氮化鎵 HEMT工藝推出了 EcoGaN 系列新產品。 ? 羅姆、就車載氮化鎵 GaN 功率器件達成戰略合作伙伴關系 ?
    的頭像 發表于 12-12 18:43 ?1102次閱讀
    羅姆、<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>就車載氮化鎵 GaN 功率器件達成戰略合作伙伴關系

    推出“超大版”CoWoS封裝,達9個掩模尺寸

    圓上芯片)封裝技術,該技術將提供高達9個掩模尺寸的中介層尺寸和12個HBM4內存堆棧。新的封裝方法將解決性能要求最高的應用,并讓AI(人工智能)和HPC(高性能計算)芯片設計人員能夠構
    的頭像 發表于 12-03 09:27 ?434次閱讀

    產能爆棚:3nm與5nm工藝供不應求

    近期成為了高性能芯片代工領域的明星企業,其產能被各大科技巨頭瘋搶。據最新消息,
    的頭像 發表于 11-14 14:20 ?801次閱讀

    最大限度提高MSP430? FRAM的寫入速度

    電子發燒友網站提供《最大限度提高MSP430? FRAM的寫入速度.pdf》資料免費下載
    發表于 10-18 10:09 ?1次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>提高</b>MSP430? FRAM的寫入速度

    最大限度提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法

    電子發燒友網站提供《最大限度提高GSPS ADC中的SFDR性能:雜散源和Mitigat方法.pdf》資料免費下載
    發表于 10-10 09:16 ?0次下載
    <b class='flag-5'>最大限度</b>地<b class='flag-5'>提高</b>GSPS ADC中的SFDR<b class='flag-5'>性能</b>:雜散源和Mitigat方法

    SK海力士攜手N5工藝打造高性能HBM4內存

    在半導體技術日新月異的今天,SK海力士再次引領行業潮流,宣布將采用先進的N5工藝版基礎裸片
    的頭像 發表于 07-18 09:47 ?874次閱讀