AMD在7nm Zen2架構(gòu)銳龍處理器上使用了chiplets小芯片設(shè)計,這是AMD的一大創(chuàng)舉,使得制造64核128線程處理器更加簡單,這一實現(xiàn)也是幾何AMD多個團隊的功勞。
那這種設(shè)計到底能帶來什么好處呢?在日前的ISSCC大會上,AMD公布了一些數(shù)據(jù),對比了7nm Zen2在不同核心配置下的成本數(shù)據(jù)。
首先來看桌面版的,如果將16核32線程的銳龍3代作為100%基準(zhǔn),那么采用原生核心的16核處理器成本將超過2,至少是兩倍的成本。
如果是EPYC霄龍?zhí)幚砥鳎敲春诵臄?shù)越多,成本優(yōu)勢就越明顯,64核7nm銳龍作為基準(zhǔn)的話,那么48核的成本就是0.9,而原生48核設(shè)計的成本至少是1.9,依然是兩倍水平。
當(dāng)然,隨著核心數(shù)的減少,成本收益也會下滑,桌面8核的成本就跟原生核心設(shè)計差不多了,16核及以上才會有比較明顯的成本降低。
AMD上月底在ISSCC 2020大會上公布了64核小芯片設(shè)計的秘密,其中AMD在最后一頁感謝了全球研發(fā)團隊的貢獻,分別提到了奧斯汀(Austin)、班加羅爾、波斯頓、柯林斯堡Fort Collins、海得拉巴、萬錦市、圣克拉拉及上海等地。
這其中,奧斯汀是AMD原來的總部,也是研發(fā)團隊的核心,班加羅爾、海得拉巴是印度的,萬錦市是加拿大的,上海是中國的,圣克拉拉是現(xiàn)在的AMD總部。
由此可見,現(xiàn)代CPU之復(fù)雜,不是一兩個團隊就能搞定的,AMD這樣的公司都需要全球多個團隊協(xié)力。
-
處理器
+關(guān)注
關(guān)注
68文章
19785瀏覽量
233283 -
amd
+關(guān)注
關(guān)注
25文章
5555瀏覽量
135763 -
cpu
+關(guān)注
關(guān)注
68文章
11028瀏覽量
215749
發(fā)布評論請先 登錄
AMD與谷歌披露關(guān)鍵微碼漏洞
AMD EPYC嵌入式9004和8004系列處理器介紹

發(fā)現(xiàn)基于Zen 5架構(gòu)的AMD Threadripper “Shimada Peak” 96核和16核CPU

AMD確認(rèn)全球裁員4%
今日看點丨 傳蘋果2025年采用自研Wi-Fi芯片 臺積電7nm制造;富士膠片開始銷售用于半導(dǎo)體EUV光刻的材料
所謂的7nm芯片上沒有一個圖形是7nm的

貿(mào)澤開售適用于高性能計算應(yīng)用的AMD Alveo V80加速器卡
AMD贊助多支FIRST機器人競賽團隊
AMD將推出Zen5架構(gòu)CPU,效能比Zen4快40%
刷新AI PC NPU算力,AMD銳龍AI 9 HX 375領(lǐng)銜55 TOPS

評論