女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DFX——并行工程2

DFX設(shè)計(jì)聯(lián)盟 ? 2019-11-11 11:13 ? 次閱讀

到底什么是傳統(tǒng)的串行工程,什么又是并行工程呢?

這就類似電路中的串聯(lián)與并聯(lián),若用電器逐個(gè)依次首尾相連,屬于串聯(lián),若首首并連,屬于并聯(lián)。舉個(gè)簡(jiǎn)單的例子,Layout工程師在設(shè)計(jì)一款產(chǎn)品時(shí)時(shí),所有工作由一個(gè)人完成,先布局電源部分,再布局功能部分,最后布局功能小板,這就是串行工程;而同一款產(chǎn)品設(shè)計(jì),由3個(gè)不同的工程師分別布局電源,功能,功能小板,最后整合,這就是并行工程。

串行與并行開發(fā)流程,以PCB設(shè)計(jì)為例,如下圖:

untitled.png


傳統(tǒng)的串行開發(fā)模式有一個(gè)糟糕的開局,也就必然會(huì)有后續(xù)不斷的設(shè)計(jì)更改、設(shè)計(jì)優(yōu)化等。在很多批量生產(chǎn)的設(shè)計(jì)實(shí)踐中,一開始參與的人數(shù)非常少,沒有考慮制造、測(cè)試、裝配、成本、質(zhì)量等因素,在臨近發(fā)布日期的時(shí)候人數(shù)增長(zhǎng)到了峰值,很多人參與到了解決問題的過程中。然而,這些問題本應(yīng)該在一開始就要被清理干凈。

如果一個(gè)項(xiàng)目沒有早期被納入DFX,那么在后期想要使產(chǎn)品具有可制造性、可裝配性,可測(cè)試性,可維護(hù)性,成本優(yōu)化,可維護(hù)性等等,那將變得異常困難,即產(chǎn)品開發(fā)的墨菲定律。在緊張的時(shí)間壓力下,面對(duì)著通過更改訂單實(shí)施DFX的艱巨難題,團(tuán)隊(duì)只會(huì)進(jìn)行簡(jiǎn)單的修改,導(dǎo)致產(chǎn)品的可制造性、產(chǎn)品質(zhì)量等更為不可靠。

簡(jiǎn)單歸納:

- 并行工程要求:產(chǎn)品在一開始就考慮產(chǎn)品整個(gè)生命周期中從概念形成到產(chǎn)品生命周期結(jié)束的所有因素,包括制造、裝配、測(cè)試、質(zhì)量、成本、進(jìn)度計(jì)劃和用戶要求等

- 目標(biāo):并行工程的目標(biāo)為提高質(zhì)量、降低成本、縮短產(chǎn)品開發(fā)周期和產(chǎn)品上市時(shí)間。

- 具體做法:在產(chǎn)品開發(fā)階段,組織多種職能協(xié)同工作的項(xiàng)目組,并使用并行工具,使有關(guān)人員從一開始就獲得對(duì)新產(chǎn)品需求的要求和信息,積極研究涉及本部門的工作業(yè)務(wù),并將所需要求提供給設(shè)計(jì)人員,使許多問題在開發(fā)早期就得到解決,從而保證了設(shè)計(jì)的質(zhì)量,避免了大量的返工浪費(fèi).

然而,決定并行工程成敗的關(guān)鍵因素是資源的可獲得性,充足的資源能夠讓多功能型團(tuán)隊(duì)的各領(lǐng)域?qū)<以谠缙诩Y(jié)并開始工作。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    并行CRC實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《并行CRC實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 05-20 17:26 ?0次下載

    讀懂極易并行計(jì)算:定義、挑戰(zhàn)與解決方案

    GPU經(jīng)常與人工智能同時(shí)提及,其中一個(gè)重要原因在于AI與3D圖形處理本質(zhì)上屬于同一類問題——它們都適用極易并行計(jì)算。什么是極易并行計(jì)算?極易并行計(jì)算指的是符合以下特征的計(jì)算任務(wù):任務(wù)獨(dú)立性:子任務(wù)
    的頭像 發(fā)表于 04-17 09:11 ?296次閱讀
    讀懂極易<b class='flag-5'>并行</b>計(jì)算:定義、挑戰(zhàn)與解決方案

    用FPGA并行通信讀取位置角度AD2S1210的最快角度更新速率是多少,是1/t16 HZ嗎?

    ADI工程師你好,請(qǐng)問用FPGA并行通信讀取位置角度 AD2S1210的最快角度更新速率是多少,是1/t16 HZ嗎
    發(fā)表于 04-16 06:38

    如何使用FPGA驅(qū)動(dòng)并行ADC和DAC芯片,使用不同編碼方式的ADC與DAC時(shí)的注意事項(xiàng)

    ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號(hào),因此使用并行ADC和DAC居多。本文將介紹如何使用FPGA驅(qū)動(dòng)并行ADC和
    的頭像 發(fā)表于 03-14 13:54 ?952次閱讀
    如何使用FPGA驅(qū)動(dòng)<b class='flag-5'>并行</b>ADC和DAC芯片,使用不同編碼方式的ADC與DAC時(shí)的注意事項(xiàng)

    推薦資料!硬件系統(tǒng)工程師寶典,工程師必備寶典

    硬件系統(tǒng)工程師寶典從實(shí)際電路設(shè)計(jì)入手,對(duì)硬件系統(tǒng)開發(fā)流程中的需求分析、概要設(shè)計(jì)、硬件開發(fā)平臺(tái)搭建、原理圖的詳細(xì)設(shè)計(jì)、PCB的詳細(xì)設(shè)計(jì)進(jìn)行綜合論述;對(duì)電路設(shè)計(jì)中的信號(hào)完整性(SI)、電源完整性(PI
    發(fā)表于 03-05 11:15

    解析DeepSeek MoE并行計(jì)算優(yōu)化策略

    本期Kiwi Talks將從集群Scale Up互聯(lián)的需求出發(fā),解析DeepSeek在張量并行及MoE專家并行方面采用的優(yōu)化策略。DeepSeek大模型的工程優(yōu)化以及國(guó)產(chǎn)AI 產(chǎn)業(yè)鏈的開源與快速部署預(yù)示著國(guó)產(chǎn)AI網(wǎng)絡(luò)自主自控將大
    的頭像 發(fā)表于 02-07 09:20 ?1435次閱讀
    解析DeepSeek MoE<b class='flag-5'>并行</b>計(jì)算優(yōu)化策略

    xgboost的并行計(jì)算原理

    在大數(shù)據(jù)時(shí)代,機(jī)器學(xué)習(xí)算法需要處理的數(shù)據(jù)量日益增長(zhǎng)。為了提高數(shù)據(jù)處理的效率,許多算法都開始支持并行計(jì)算。XGBoost作為一種高效的梯度提升樹算法,其并行計(jì)算能力是其受歡迎的原因
    的頭像 發(fā)表于 01-19 11:17 ?822次閱讀

    請(qǐng)問如何接收并處理ads8411的2Msps@16bit并行數(shù)據(jù)?

    請(qǐng)問如何接收并處理ads8411的2Msps@16bit并行數(shù)據(jù)? 我之前沒有接觸過mcu,對(duì)fpga比較熟悉;設(shè)想直接將ADC的并行數(shù)據(jù)輸出接到mcu的IO口, 1. mcu的并口能接收這個(gè)速率
    發(fā)表于 11-22 06:26

    使用內(nèi)部PLL同步多個(gè)并行器件

    電子發(fā)燒友網(wǎng)站提供《使用內(nèi)部PLL同步多個(gè)并行器件.pdf》資料免費(fèi)下載
    發(fā)表于 10-18 10:29 ?0次下載
    使用內(nèi)部PLL同步多個(gè)<b class='flag-5'>并行</b>器件

    高速并行總線的工作原理是什么 高速并行總線有哪些

    高速并行總線的工作原理及其具體類型是一個(gè)涉及硬件技術(shù)和數(shù)據(jù)傳輸?shù)膹?fù)雜話題。以下是對(duì)高速并行總線工作原理的概述以及幾種常見的高速并行總線的介紹。 高速并行總線的工作原理 高速
    的頭像 發(fā)表于 10-06 15:17 ?1201次閱讀
    高速<b class='flag-5'>并行</b>總線的工作原理是什么 高速<b class='flag-5'>并行</b>總線有哪些

    使用BQ769x2電池監(jiān)控器的并行路徑

    電子發(fā)燒友網(wǎng)站提供《使用BQ769x2電池監(jiān)控器的并行路徑.pdf》資料免費(fèi)下載
    發(fā)表于 09-26 11:34 ?0次下載
    使用BQ769x<b class='flag-5'>2</b>電池監(jiān)控器的<b class='flag-5'>并行</b>路徑

    TPS2663 eFuses的并行操作

    電子發(fā)燒友網(wǎng)站提供《TPS2663 eFuses的并行操作.pdf》資料免費(fèi)下載
    發(fā)表于 09-24 09:16 ?0次下載
    TPS2663 eFuses的<b class='flag-5'>并行</b>操作

    請(qǐng)問ESP32的io作業(yè)和cpu作業(yè)是并行進(jìn)行的嗎?

    延長(zhǎng)。 1.請(qǐng)問ESP32的io作業(yè)和cpu作業(yè)是并行進(jìn)行的嗎? 2.請(qǐng)問這樣的情況下,如何能實(shí)現(xiàn)50ns級(jí)的軟件延時(shí)的效果(不需要很精確).
    發(fā)表于 06-24 06:22

    如何設(shè)置ESP32C3的I2S LCD多路并行信號(hào)輸出?

    哪位大神能否告訴下如何設(shè)置ESP32C3的I2S LCD多路并行信號(hào)輸出?現(xiàn)在IDF上的驅(qū)動(dòng)貌似只能設(shè)置單路信號(hào)輸出.
    發(fā)表于 06-21 07:42

    請(qǐng)問ESP32-S2能否支持8位并行RGB?

    看到ESP32-S2規(guī)格書有寫 支持并行 8 位 RGB。能支持如下圖所示的8位的RGB灰階數(shù)據(jù)格式么
    發(fā)表于 06-12 07:01