女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

4層以上的PCB設(shè)計(jì)如何疊層

PCB線路板打樣 ? 來源:面包板 ? 作者:面包板 ? 2020-01-08 16:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)在高速復(fù)雜的電路設(shè)計(jì)中常用到4層以上的PCB設(shè)計(jì),如何選取合適的疊層呢?本文就常用的PCB疊層進(jìn)行分析。

1. 層疊方案一:TOP、GND2、PWR3、BOTTOM

此方案為業(yè)界現(xiàn)在主流4層選用方案。在主器件面(TOP)下有一個(gè)完善的地平面,為最優(yōu)布線層。在層厚設(shè)置時(shí),地平面層和電源平面層之間的芯板厚度不宜過厚,以降低電源、地平面的分布阻抗,保證平面電容濾波效果。

2. 層疊方案二:TOP、PWR2、GND3、BOTTOM

如果主元件面設(shè)計(jì)在BOTTOM層或關(guān)鍵信號線在BOTTOM層的話,則第三層需排在一個(gè)完整地平面。在層厚設(shè)置時(shí),地平面層和電源平面層之間的芯板厚度同樣不宜過厚。

3. 層疊方案三:GND1、S2、S3、GND4/PWR4

這種方案通常應(yīng)用在接口濾波板、背板設(shè)計(jì)上。由于整板無電源平面,因此GND和PGND各安排在第一層和第四層。表層(TOP層)只允許走少量短線,同樣我們在S02、S03布線層進(jìn)行鋪銅,以保證表層走線的參考平面及控制層疊對稱。

六層板疊層設(shè)計(jì)方案

1. 層疊方案一:TOP、GND2、S3、PWR4、GND5、BOTTOM此方案為業(yè)界現(xiàn)在主流6層選用方案,有3個(gè)布線層和3個(gè)參考平面。第4層和第5層之間的芯板厚度不宜過厚,以便獲得較低的傳輸線阻抗。低阻抗特性可以改善電源的退耦效果。

第3層是最優(yōu)的布線層,時(shí)鐘線等高風(fēng)險(xiǎn)線必須布在這一層,可以保證信號完整性和對EMI能量進(jìn)行抵制。底層是次好的布線層。頂層是可布線層。

2. 層疊方案二:TOP、GND2、S3、S4、PWR5、BOTTOM當(dāng)電路板上的走線過多,3個(gè)布線層安排不下的情況下,可以采用這種疊層方案。這種方案有4個(gè)布線層和兩個(gè)參考平面,但電源平面和地平面之間夾有兩個(gè)信號層,電源平面與接地層之間不存在任何電源退耦作用。

由于第3層靠近地平面,因此它是最好的布線層,應(yīng)安排時(shí)鐘等高風(fēng)險(xiǎn)線。第1層、第4層、第6層是可布線層。

3. 層疊方案三:TOP、S2、GND3、PWR4、S5、BOTTOM此方案也有4個(gè)布線層和兩個(gè)參考平面。這種結(jié)構(gòu)的電源平面/地平面采用小間距的結(jié)構(gòu),可以提供較低的電源阻抗和較好的電源退耦作用。

頂層和底層是較差的布線層。靠近接地平面的第2層是最好的布線層,可以用來布時(shí)鐘等高風(fēng)險(xiǎn)的信號線。在確保RF同流路徑的條件下,也可以用第5層作為其他的高風(fēng)險(xiǎn)信號線的布線層。第1層和第2層、第5層和第6層應(yīng)采用交叉布線。

八層板疊層設(shè)計(jì)方案

1. 層疊方案一:TOP、GND2、S3、GND4、PWR5、S6、GND7、BOTTOM此方案為業(yè)界現(xiàn)行八層PCB的主選層設(shè)置方案,有4個(gè)布線層和4個(gè)參考平面。這種層疊結(jié)構(gòu)的信號完整性和EMC特性都是最好的,可以獲得最佳的電源退耦效果。

其頂層和底層是EMI可布線層。第3層和第6層相鄰層都是參考平面,是最好的布線層。第3層兩個(gè)相鄰層都是地平面,因此是最優(yōu)走線層。第4和第5層之間的芯板厚度不宜過厚,以便獲得較低的傳輸線阻抗,這樣可以改善電源的退耦效果。

2. 層疊方案二:TOP、GND2、S3、PWR4、GND5、S6、PWR7、BOTTOM與方案一相比,此方案適用于電源種類較多,一個(gè)電源平面處理不了的情況。第3層為最優(yōu)布線層。主電源應(yīng)安排在第4層,可以與主地相鄰。

第7層的電源平面為分割電源,為了改善電源的退耦效果,在底層應(yīng)采用鋪地銅的方式。為了PCB的平衡和減小翹曲度,頂層也需要鋪地銅。

3. 層疊方案三:TOP、S2、GND3、S4、S5、PWR6、S7、BOTTOM本方案有6個(gè)布線層和兩個(gè)參考平面。這種疊層結(jié)構(gòu)的電源退耦特性很差,EMI的抑制效果也很差。其頂層和底層是EMI特性很差的布線層。緊靠接地平面的第2層和第4層是時(shí)鐘線的最好布線層,應(yīng)采用交叉布線。

緊靠電源平面的第5層和第7層是可接受的布線層。此方案通常用于貼片器件較少的8層背板設(shè)計(jì),由于表層只有插座,因此表層可以大面積鋪地銅。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何為EMC設(shè)計(jì)選擇PCB結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?576次閱讀
    如何為EMC設(shè)計(jì)選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計(jì)中,導(dǎo)入模板能夠確保設(shè)計(jì)的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動(dòng)設(shè)置參數(shù)而可能出現(xiàn)的錯(cuò)誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?958次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?1733次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)避坑指南

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到
    發(fā)表于 06-24 20:09

    天合光能再度刷新組件功率世界紀(jì)錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀(jì)錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?338次閱讀

    天合光能鈣鈦礦晶體硅組件再次刷新世界紀(jì)錄

    天合光能宣布,其光伏科學(xué)與技術(shù)全國重點(diǎn)實(shí)驗(yàn)室自主研發(fā)的大面積鈣鈦礦/晶體硅組件在轉(zhuǎn)換效率方面取得重大突破,經(jīng)德國夫瑯禾費(fèi)太陽能研究所(Fraunhofer ISE)獨(dú)立測試認(rèn)證,面積為1185cm2的實(shí)驗(yàn)室
    的頭像 發(fā)表于 06-11 16:03 ?324次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì)中,多層板的設(shè)計(jì)直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?213次閱讀

    效率超30%!雙面鈣鈦礦/晶硅電池的IBC光柵設(shè)計(jì)與性能優(yōu)化

    全球正致力于提升鈣鈦礦光伏電池的效率,其中太陽能電池(TSCs)因其高效率、低熱損耗和易于集成成為研究熱點(diǎn)。本研究采用美能絨面反射儀RTIS等先進(jìn)表征手段,系統(tǒng)分析了雙面鈣鈦礦/硅
    的頭像 發(fā)表于 04-16 09:05 ?480次閱讀
    效率超30%!雙面鈣鈦礦/晶硅<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池的IBC光柵設(shè)計(jì)與性能優(yōu)化

    天合光能鈣鈦礦晶體硅技術(shù)再破世界紀(jì)錄

    今日,位于天合光能的光伏科學(xué)與技術(shù)全國重點(diǎn)實(shí)驗(yàn)室宣布鈣鈦礦晶體硅技術(shù)再破紀(jì)錄,其自主研發(fā)的210mm大面積鈣鈦礦/晶體硅兩端太陽電池,經(jīng)德國夫瑯禾費(fèi)太陽能研究所下屬的檢測實(shí)驗(yàn)室
    的頭像 發(fā)表于 04-11 15:50 ?389次閱讀

    PCB】四電路板的PCB設(shè)計(jì)

    為了減小電路之間的干擾所采取的相關(guān)措施。結(jié)合親身設(shè)計(jì)經(jīng)驗(yàn),以基于ARM、自主移動(dòng)的嵌入式系統(tǒng)核心板的 PCB設(shè)計(jì)為例,簡單介紹有關(guān)四電路板的PCB設(shè)計(jì)過程以及應(yīng)注意的相關(guān)問題。 關(guān)鍵詞 四
    發(fā)表于 03-12 13:31

    為什么有的ADC采集板PCB設(shè)計(jì)中TOP和BOTTOM要填充GND網(wǎng)絡(luò)銅皮,而有的就不用填充?

    你好, 請問為什么有的ADC采集板PCB設(shè)計(jì)中TOP和BOTTOM要填充GND網(wǎng)絡(luò)銅皮,而有的就不用填充。 請問有沒有關(guān)于此方面的設(shè)計(jì)案例和參考資料
    發(fā)表于 11-18 06:26

    詳解KiCad中的

    ,通常用機(jī)械替代。今天讓我們來看一下KiCad對于的定義。 ? ” PCB是一個(gè)由不同材料堆疊在一起的三維物體。如果一個(gè)設(shè)計(jì)師談到設(shè)計(jì)一個(gè)2板,那么通常意味著這個(gè)板子有兩個(gè)銅
    的頭像 發(fā)表于 11-12 12:21 ?2046次閱讀
    詳解KiCad中的<b class='flag-5'>層</b>

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型

    如何根據(jù)貼片電感參數(shù)進(jìn)行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個(gè)特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?525次閱讀

    一文詳解九PCB結(jié)構(gòu)

    PCB電路板是一種多層電路板,具有復(fù)雜的結(jié)構(gòu)和高性能特點(diǎn)。今天捷多邦就與大家一起拆解九PCB,一起了解九成板的結(jié)構(gòu)、設(shè)計(jì)要點(diǎn)與優(yōu)點(diǎn)吧~ 九
    的頭像 發(fā)表于 07-26 14:49 ?1236次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?3745次閱讀