女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

pcb中如何去降低噪聲與電磁干擾

PCB線路板打樣 ? 來源:pcb論壇網 ? 作者:pcb論壇網 ? 2020-03-24 17:21 ? 次閱讀

電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強,因此PCB設計也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題之一。本文將介紹PCB設計中降低噪聲與電磁干擾的一些小竅門。

下面是經過多年設計總結出來的,在PCB設計中降低噪聲與電磁干擾的24個竅門:

(1)能用低速芯片就不用高速的,高速芯片用在關鍵地方。

(2)可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

(3)盡量為繼電器等提供某種形式的阻尼。

(4)使用滿足系統要求的最低頻率時鐘

(5)時鐘產生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6)用地線將時鐘區圈起來,時鐘線盡量短。

(7)I/O驅動電路盡量近印刷板邊,讓其盡快離開印刷板。對進入印制板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9)閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。

(10)印制板盡量,使用45折線而不用90折線布線以減小高頻信號對外的發射與耦合

(11)印制板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。

(12)單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。

(13)時鐘、總線、片選信號要遠離I/O線和接插件。

(14)模擬電壓輸入線、參考電壓端要盡量遠離數字電路信號線,特別是時鐘。

(15)對A/D類器件,數字部分與模擬部分寧可統一下也不要交叉。

(16)時鐘線垂直于I/O線比平行I/O線干擾小,時鐘元件引腳遠離I/O電纜。

(17)元件引腳盡量短,去耦電容引腳盡量短。

(18)關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

(19)對噪聲敏感的線不要與大電流,高速開關線平行。

(20)石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21)弱信號電路,低頻電路周圍不要形成電流環路。

(22)信號都不要形成環路,如不可避免,讓環路區盡量小。

(23)每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24)用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5416

    文章

    11936

    瀏覽量

    366917
  • pcb
    pcb
    +關注

    關注

    4349

    文章

    23403

    瀏覽量

    406383
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43717
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    時源芯微 開關電源電磁干擾的控制技術

    電路措施、EMI 濾波、元器件選型、屏蔽以及印制電路板(PCB)抗干擾設計等多個方面。 降低開關電源自身干擾 開關技術優化 在傳統的硬開關電路
    的頭像 發表于 05-20 16:50 ?104次閱讀
    時源芯微 開關電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術

    高頻PCB設計中出現的干擾分析及對策

    隨著頻率的提高,將出現與低頻PCB設計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁
    發表于 04-29 17:39

    解決噪聲問題試試從PCB布局布線入手

    路徑。然后,電流路徑決定了器件在該低噪聲布局布線設計的位置。 PCB布局布線指南 第一步:確定電流路徑 在開關轉換器設計,高電流路徑和低電流路徑彼此非常靠近。交流(AC)路徑攜帶有
    發表于 04-22 09:46

    PCB設計:降低噪聲電磁干擾的24個竅門

    (1) 能用低速芯片就不用高速的,高速芯片用在關鍵地方。  (2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。  (3) 盡量為繼電器等提供某種形式的阻尼。  (4) 使用滿足系統要求
    發表于 04-11 11:21

    如何實現通信級PCB的超低噪聲?捷多邦的技術路徑揭秘

    在現代通信設備設計PCB噪聲控制已成為影響系統性能的關鍵因素。作為專業的PCB制造商,捷多邦通過多年的技術積累,為通信行業提供了可靠的超低噪聲
    的頭像 發表于 04-07 10:34 ?204次閱讀

    EMI(干擾)和EMS(抗擾)基礎知識與整改流程

    ),傳導噪聲CE是指經由線體或PCB板布線傳導的噪聲,輻射噪聲RE是指排放(輻射)到環境噪聲
    發表于 03-28 13:28

    如何降低ADI LTM4702超低噪聲μModule穩壓器的輸出開關噪聲

    噪聲敏感器件的功耗不斷提高。醫療超聲成像系統、5G收發器和自動測試設備(ATE)等應用需要在面積較小的PCB上實現高輸出電流(>5 A)、低噪聲水平和高帶寬。由于對輸出電流的需求較高,以前使用的傳統雙級(降壓+低壓差(LDO)穩
    的頭像 發表于 03-25 11:26 ?926次閱讀
    如何<b class='flag-5'>降低</b>ADI LTM4702超<b class='flag-5'>低噪聲</b>μModule穩壓器的輸出開關<b class='flag-5'>噪聲</b>

    頻域示波器在電源噪聲分析的應用

    頻域示波器在電源噪聲分析的應用非常廣泛且有效。電源噪聲電磁干擾的一種,通常表現為高頻干擾信號
    發表于 03-14 15:03

    如何在PCB上通過器件選擇和布線達到降低噪聲的目的?

    如何在PCB上通過器件選擇和布線達到降低噪聲的目的?
    發表于 02-14 07:16

    場效應管驅動電路設計 如何降低場效應管的噪聲

    引起的噪聲。 增加濾波電路 : 在電源輸入端增加適當的濾波電路,如LC濾波器等,可以濾除高頻噪聲成分。 優化PCB布局與布線 : 反饋線路應避開磁性元件、開關管及功率二極管,以減少電磁
    的頭像 發表于 12-09 16:17 ?1095次閱讀

    PCB設計怎么降低EMC

    PCB(印刷電路板)設計降低電磁兼容性(EMC)問題是一個至關重要的環節。EMC問題主要涉及電磁
    的頭像 發表于 10-09 11:47 ?792次閱讀

    電磁干擾是怎么產生的

    電磁干擾(Electromagnetic Interference,簡稱EMI)是指在電子設備或系統,由于電磁場的作用,導致設備性能下降或功能失效的現象。
    的頭像 發表于 09-02 17:28 ?2387次閱讀

    收藏這篇,輕松拿捏電磁干擾EMI

    一、什么是EMI?EMI是ElectromagneticInterference的簡稱,即電磁干擾。指任何可能引起電子設備性能降低或產生負面影響的電磁現象,通常分為傳導
    的頭像 發表于 08-30 12:16 ?1286次閱讀
    收藏這篇,輕松拿捏<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>EMI

    電磁干擾訓練系統原理是什么

    原理的詳細解釋: 智慧華盛恒輝電磁干擾基本原理 電磁干擾是指任何降低、損害或阻礙電子設備性能的電磁
    的頭像 發表于 07-22 16:34 ?659次閱讀

    永磁同步電機電磁噪聲的生成原理

    問題也日益受到關注。電磁噪聲不僅影響電機的性能,還可能對周圍環境和人體健康造成不良影響。因此,深入了解永磁同步電機電磁噪聲的生成原理,對于降低噪聲
    的頭像 發表于 06-21 11:11 ?1241次閱讀