女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB時抗靜電放電有什么技巧

PCB線路板打樣 ? 來源:davidli88 ? 作者:davidli88 ? 2020-04-01 17:40 ? 次閱讀

pcb板的設(shè)計當中,可以通過分層、恰當?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設(shè)計。通過調(diào)整PCB布局布線,能夠很好地防范ESD。*盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100。對于頂層和底層表面都有元器件、具有很短連接線。

來自人體、環(huán)境甚至電子設(shè)備內(nèi)部的靜電對于精密的半導體芯片會造成各種損傷,例如穿透元器件內(nèi)部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結(jié);短路正向偏置的PN結(jié);熔化有源器件內(nèi)部的焊接線或鋁線。為了消除靜電釋放(ESD)對電子設(shè)備的干擾和破壞,需要采取多種技術(shù)手段進行防范。

在pcb板的設(shè)計當中,可以通過分層、恰當?shù)牟季植季€和安裝實現(xiàn)PCB的抗ESD設(shè)計。在設(shè)計過程中,通過預測可以將絕大多數(shù)設(shè)計修改僅限于增減元器件。通過調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。

*盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100。盡量地將每一個信號層都緊靠一個電源層或地線層。對于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。

*對于雙面PCB來說,要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應小于13mm。

*確保每一個電路盡可能緊湊。

*盡可能將所有連接器都放在一邊。

*如果可能,將電源線從卡的中央引入,并遠離容易直接遭受ESD影響的區(qū)域。

*在引向機箱外的連接器(容易直接被ESD擊中)下方的所有PCB層上,要放置寬的機箱地或者多邊形填充地,并每隔大約13mm的距離用過孔將它們連接在一起。

*在卡的邊緣上放置安裝孔,安裝孔周圍用無阻焊劑的頂層和底層焊盤連接到機箱地上。

*PCB裝配時,不要在頂層或者底層的焊盤上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來實現(xiàn)PCB與金屬機箱/屏蔽層或接地面上支架的緊密接觸。

*在每一層的機箱地和電路地之間,要設(shè)置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm。

*在卡的頂層和底層靠近安裝孔的位置,每隔100mm沿機箱地線將機箱地和電路地用1.27mm寬的線連接在一起。與這些連接點的相鄰處,在機箱地和電路地之間放置用于安裝的焊盤或安裝孔。這些地線連接可以用刀片劃開,以保持開路,或用磁珠/高頻電容的跳接。

*如果電路板不會放入金屬機箱或者屏蔽裝置中,在電路板的頂層和底層機箱地線上不能涂阻焊劑,這樣它們可以作為ESD電弧的放電極。

*要以下列方式在電路周圍設(shè)置一個環(huán)形地:

(1)除邊緣連接器以及機箱地以外,在整個外圍四周放上環(huán)形地通路。

(2)確保所有層的環(huán)形地寬度大于2.5mm。

(3)每隔13mm用過孔將環(huán)形地連接起來。

(4)將環(huán)形地與多層電路的公共地連接到一起。

(5)對安裝在金屬機箱或者屏蔽裝置里的雙面板來說,應該將環(huán)形地與電路公共地連接起來。不屏蔽的雙面電路則應該將環(huán)形地連接到機箱地,環(huán)形地上不能涂阻焊劑,以便該環(huán)形地可以充當ESD的放電棒,在環(huán)形地(所有層)上的某個位置處至少放置一個0.5mm寬的間隙,這樣可以避免形成一個大的環(huán)路。信號布線離環(huán)形地的距離不能小于0.5mm。

*在能被ESD直接擊中的區(qū)域,每一個信號線附近都要布一條地線。

*I/O電路要盡可能靠近對應的連接器。

*對易受ESD影響的電路,應該放在靠近電路中心的區(qū)域,這樣其他電路可以為它們提供一定的屏蔽作用。

*通常在接收端放置串聯(lián)的電阻和磁珠,而對那些易被ESD擊中的電纜驅(qū)動器,也可以考慮在驅(qū)動端放置串聯(lián)的電阻或磁珠。

*通常在接收端放置瞬態(tài)保護器。用短而粗的線(長度小于5倍寬度,最好小于3倍寬度)連接到機箱地。從連接器出來的信號線和地線要直接接到瞬態(tài)保護器,然后才能接電路的其他部分。

*在連接器處或者離接收電路25mm的范圍內(nèi),要放置濾波電容

(1)用短而粗的線連接到機箱地或者接收電路地(長度小于5倍寬度,最好小于3倍寬度)。

(2)信號線和地線先連接到電容再連接到接收電路。

*要確保信號線盡可能短。

*信號線的長度大于300mm時,一定要平行布一條地線。

*確保信號線和相應回路之間的環(huán)路面積盡可能小。對于長信號線每隔幾厘米便要調(diào)換信號線和地線的位置來減小環(huán)路面積。

*從網(wǎng)絡(luò)的中心位置驅(qū)動信號進入多個接收電路。

*確保電源和地之間的環(huán)路面積盡可能小,在靠近集成電路芯片每一個電源管腳的地方放置一個高頻電容。

*在距離每一個連接器80mm范圍以內(nèi)放置一個高頻旁路電容。

*在可能的情況下,要用地填充未使用的區(qū)域,每隔60mm距離將所有層的填充地連接起來。

*確保在任意大的地填充區(qū)(大約大于25mm×6mm)的兩個相反端點位置處要與地連接。

*電源或地平面上開口長度超過8mm時,要用窄的線將開口的兩側(cè)連接起來。

*復位線、中斷信號線或者邊沿觸發(fā)信號線不能布置在靠近PCB邊沿的地方。

*將安裝孔同電路公地連接在一起,或者將它們隔離開來。

(1)金屬支架必須和金屬屏蔽裝置或者機箱一起使用時,要采用一個零歐姆電阻實現(xiàn)連接。

(2)確定安裝孔大小來實現(xiàn)金屬或者塑料支架的可靠安裝,在安裝孔頂層和底層上要采用大焊盤,底層焊盤上不能采用阻焊劑,并確保底層焊盤不采用波峰焊工藝進行焊接。

*不能將受保護的信號線和不受保護的信號線并行排列。

*要特別注意復位、中斷和控制信號線的布線。

(1)要采用高頻濾波。

(2)遠離輸入和輸出電路。

(3)遠離電路板邊緣。

*PCB要插入機箱內(nèi),不要安裝在開口位置或者內(nèi)部接縫處。

*要注意磁珠下、焊盤之間和可能接觸到磁珠的信號線的布線。有些磁珠導電性能相當好,可能會產(chǎn)生意想不到的導電路徑。

*如果一個機箱或者主板要內(nèi)裝幾個電路板,應該將對靜電最敏感的電路板放在最中間。

責任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4352

    文章

    23406

    瀏覽量

    406652
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43733
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    抗靜電指標差的LED失效分析案例曝光!

    加重,甚至出現(xiàn)死燈現(xiàn)象,靜電對LED品質(zhì)非常重要的影響。LED的抗靜電指標絕不僅僅是簡單地體現(xiàn)它的抗靜電強度,LED的抗靜電能力與其漏電值
    的頭像 發(fā)表于 05-28 18:08 ?60次閱讀
    <b class='flag-5'>抗靜電</b>指標差的LED失效分析案例曝光!

    IEC 61000-4-2:2025版靜電放電(ESD)標準解讀

    靜電放電(ESD,Electrostatic Discharge)是電磁兼容性(EMC)中一個非常重要的課題,特別是在現(xiàn)代電子設(shè)備中,靜電放電的影響可能會導致設(shè)備故障、數(shù)據(jù)丟失甚至硬件
    的頭像 發(fā)表于 05-16 09:59 ?354次閱讀

    靜電放電測試儀選購指南

    靜電放電(ESD)在我們的生活中有多種形式:從輕微的金屬門把手上的電擊感,到閃電放電,再到通過設(shè)備的不可察覺但嚴重的電流放電。由于過多能量流動,電子設(shè)備可能會遭受嚴重的ESD損壞,因此
    的頭像 發(fā)表于 03-26 16:48 ?531次閱讀

    淺談靜電放電(ESD)測試

    方式引發(fā)。ESD的特點是電荷積累時間長、放電電壓高、涉及電量少、電流小且作用時間極短。 靜電測試(ESD)哪些方式 ESD(靜電放電)測試
    的頭像 發(fā)表于 03-17 14:57 ?818次閱讀

    比創(chuàng)達電子科技-EMC干貨之防靜電技術(shù)

    的功能與壽命。 B)因電場或電流破壞元件的絕緣或?qū)w,使元件徹底不能工作。 C)因瞬間的電場或電流產(chǎn)生的熱,元件受傷,仍能工作,壽命受損。 一些靜電敏感器件抗靜電能力如下: 靜電放電
    發(fā)表于 02-27 15:50

    簡要分析HBM人體放電模型

    HBM是 Human-Body Model的簡稱,即我們所熟知的ESD靜電放電里的人體放電模型,表征芯片的抗靜電能力,電子工程師都知道這個參數(shù)越高代表芯片的
    的頭像 發(fā)表于 02-14 14:25 ?582次閱讀
    簡要分析HBM人體<b class='flag-5'>放電</b>模型

    CAN靜電放電防護方案

    為了使汽車在復雜環(huán)境中穩(wěn)定運行,CAN總線接口必須配備極為高效的靜電放電(ESD)防護機制,不僅需要防止系統(tǒng)遭受高壓瞬態(tài)沖擊的損害,還要最大限度地降低電容影響,確保信號傳輸?shù)臅惩o阻與高效性
    的頭像 發(fā)表于 01-17 17:31 ?565次閱讀
    CAN<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>防護方案

    ESD靜電靜電放電的區(qū)別與聯(lián)系

    在現(xiàn)代電子工業(yè)中,靜電放電(ESD)是一個不可忽視的問題。它不僅關(guān)系到電子產(chǎn)品的可靠性和安全性,還直接影響到生產(chǎn)效率和成本。 一、ESD靜電靜電
    的頭像 發(fā)表于 11-20 09:45 ?1064次閱讀

    如何有效減少工作環(huán)境中的ESD靜電

    為了有效減少工作環(huán)境中的ESD(靜電放電靜電,可以采取以下措施: 一、控制環(huán)境濕度 保持適宜濕度 :靜電放電最容易發(fā)生在濕度較低的環(huán)境中。
    的頭像 發(fā)表于 11-20 09:44 ?1651次閱讀

    ESD器件與靜電放電的關(guān)系

    ESD(靜電放電)器件與靜電放電之間存在密切的關(guān)系。ESD器件的設(shè)計和應用主要是為了應對靜電放電
    的頭像 發(fā)表于 11-14 11:23 ?705次閱讀

    (2)什么是靜電放電以及靜電放電的特點

    靜電放電
    上海雷卯電子科技有限公司
    發(fā)布于 :2024年10月13日 11:51:46

    (2)什么是靜電放電以及靜電放電的特點

    靜電放電
    上海雷卯電子
    發(fā)布于 :2024年10月13日 11:21:20

    正負電極之間放電產(chǎn)生的靜電叫什么

    正負電極之間放電產(chǎn)生的靜電通常被稱為 靜電火花 或 靜電放電(Electrostatic Discharge,ESD) 。
    的頭像 發(fā)表于 10-09 10:22 ?1067次閱讀

    抑制靜電干擾的方法哪些

    入手:避免靜電的產(chǎn)生;切斷靜電放電途徑。 主要措施包括: CMOS器件的防靜電措施:在使用CMOS(互補金屬氧化物半導體)器件時,需要特別注意防止
    的頭像 發(fā)表于 09-13 14:22 ?1628次閱讀

    ESD靜電放電抗擾度試驗

    各種環(huán)境因素的挑戰(zhàn),其中靜電放電(ESD)便是不可忽視的一大威脅。因此,靜電放電抗擾度試驗作為評估電子設(shè)備防護能力的重要手段,其重要性日益凸顯。
    的頭像 發(fā)表于 07-24 09:54 ?1016次閱讀
    ESD<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>抗擾度試驗