女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

0GkM_KIA ? 來源:djl ? 作者:KIA半導(dǎo)體 ? 2019-08-12 10:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

邏輯電路

邏輯電路是一種離散信號的傳遞和處理,以二進(jìn)制為原理、實(shí)現(xiàn)數(shù)字信號邏輯運(yùn)算和操作的電路。分組合邏輯電路和時序邏輯電路。

前者由最基本的“與門”電路、“或門”電路和“非門”電路組成,其輸出值僅依賴于其輸入變量的當(dāng)前值,與輸入變量的過去值無關(guān)—即不具記憶和存儲功能;后者也由上述基本邏輯門電路組成,但存在反饋回路—它的輸出值不僅依賴于輸入變量的當(dāng)前值,也依賴于輸入變量的過去值。

由于只分高、低電平,抗干擾力強(qiáng),精度和保密性佳。廣泛應(yīng)用于計算機(jī)、數(shù)字控制、通信、自動化和儀表等方面。最基本的有與電路、或電路和非電路。

MOS管邏輯電路分析

MOS管構(gòu)成的各種基本MOS管邏輯電路必須熟記于心,才能夠更熟練的看懂芯片的框圖。場效應(yīng)管(Field-Effect Transistor)通過不同的搭配可以構(gòu)成各種各樣的門電路,如開篇所說,這些最基本的單元電路或許是現(xiàn)代IC的基礎(chǔ)。

以下的電路形式在常用的74系列的芯片中大量存在著,之后介紹的OD門,緩沖器則常見于芯片的GPIO口等管腳的設(shè)計。

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

(一)MOS管構(gòu)成的與門、或門電路

與門可以由六個管子構(gòu)成,通過下面的示意圖應(yīng)該能更清楚看出與門的工作示意圖,然后由真值表可以看出輸入輸出的對應(yīng)關(guān)系。本文中給出與門的對應(yīng)電路,如有興趣,大家可以思考或門的電路結(jié)構(gòu),其實(shí)二者是存在對應(yīng)關(guān)系的。

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

(二)反相器

下圖則給出了反相器的電路圖,輸入和輸出狀態(tài)相反,謂之反相器。

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

電路分析:

輸入Vi為低電平時,上管導(dǎo)通,下管截止,輸出為高電平;輸入Vi為高電平時,上管截止,下管導(dǎo)通,輸出為低電平。

(三)與非門

下圖則給出了與非門的電路圖,與非門也就是同為零,異為一。

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

當(dāng)A,B輸入均為低電平時,1,2管導(dǎo)通,3,4管截止,C端電壓與Vdd一致,輸出高電平。當(dāng)A輸入高電平,B輸入低電平,1,3管導(dǎo)通,2,4管截止,C端電位與1管的漏極保持一致,輸出高電平。

當(dāng)A輸入低電平,B輸入高電平,2,4導(dǎo)通,1,3管截止,C端電位與2管的漏極保持一致,輸出高電平。當(dāng)A,B輸入均為高電平時,1,2管截止,3,4管導(dǎo)通,C端電壓與地一致,輸出低電平。

(四)緩沖器Buffer

CMOS緩沖器(buffer),緩沖器跟反相器是對立的,緩沖器輸入與輸出相同,反相器輸入與輸出相反。

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

電路分析:

前面一級Q1,Q2組成了一個反相器;后面一級Q3,Q4又構(gòu)成了一個反相器,相當(dāng)于反了兩次相,于是又還原了。

(五)漏極開路門

漏極開路門是一個十分經(jīng)典常用的電路,常見于主芯片的GPIO口或者單片機(jī)的GPIO口的設(shè)計中。要最重要的一點(diǎn)就是:漏極開路是高阻態(tài),一般應(yīng)用需要接上拉電阻

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

【漏極開路門的應(yīng)用-線與邏輯】Z=z1z2z3

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

“線與”邏輯是因為多個邏輯單元的輸出的三極管,共用一個上拉電阻,只要一個邏輯單元輸出低電平,即集電極(漏極)開路輸出的管子導(dǎo)通,那么輸出低電平;

而只有全部單元截止,輸出端被上拉電阻置為高電平,這是一個很實(shí)用的電路,可以用于邏輯仲裁等電路系統(tǒng)中。

簡要介紹MOS管構(gòu)成的基本門邏輯電路的作用

組合邏輯電路分析方法

asic設(shè)計和pld設(shè)計中組合邏輯電路設(shè)計的最簡化是很重要的,在設(shè)計時常要求用最少的邏輯門或?qū)Ь€實(shí)現(xiàn)。

在asic設(shè)計和pld設(shè)計中需要處理大量的約束項,值為1或0的項卻是有限的,提出組合邏輯電路設(shè)計的一種新方法。

與邏輯表示只有在決定事物結(jié)果的全部條件具備時,結(jié)果才發(fā)生的因果關(guān)系。輸出變量為1的某個組合的所有因子的與表示輸出變量為1的這個組合出現(xiàn)、所有輸出變量為0的組合均不出現(xiàn),因而可以表示輸出變量為1的這個組合。

組合邏輯電路的分析分以下幾個步驟:

(1)有給定的邏輯電路圖,寫出輸出端的邏輯表達(dá)式;

(2)列出真值表;

(3)通過真值表概括出邏輯功能,看原電路是不是最理想,若不是,則對其進(jìn)行改進(jìn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 邏輯電路
    +關(guān)注

    關(guān)注

    13

    文章

    502

    瀏覽量

    43347
  • 門電路
    +關(guān)注

    關(guān)注

    7

    文章

    201

    瀏覽量

    40747
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    模擬IC設(shè)計原理圖1:邏輯電路是如何通過MOS實(shí)現(xiàn)的

    今天來聊聊我們常用的邏輯電路是如何通過MOS實(shí)現(xiàn)的。
    的頭像 發(fā)表于 10-30 15:19 ?5733次閱讀
    模擬IC設(shè)計原理圖1:<b class='flag-5'>邏輯電路</b>是如何通過<b class='flag-5'>MOS</b><b class='flag-5'>管</b>實(shí)現(xiàn)的

    邏輯及組合邏輯電路實(shí)驗

    邏輯及組合邏輯電路實(shí)驗實(shí)驗?zāi)康?. 掌握與非門、或非門、與或非門及異或門的邏輯功能。2. 了解三態(tài)
    發(fā)表于 09-25 17:28

    集成邏輯電路、組合邏輯電路

    集成邏輯電路、組合邏輯電路實(shí)驗?zāi)康?. 掌握與非門、或非門、與或非門及異或門的邏輯功能。2. 了解三態(tài)邏輯功能以及禁止?fàn)顟B(tài)的判別方法。了
    發(fā)表于 12-11 23:36

    鐘控傳輸絕熱邏輯電路和SRAM 的設(shè)計

    鐘控傳輸絕熱邏輯電路和SRAM 的設(shè)計本文利用NMOS的自舉效應(yīng)設(shè)計了一種新的采用二相無交疊功率時鐘的絕熱邏輯電路---鐘控傳輸絕熱
    發(fā)表于 08-08 09:48

    MOS的主要電路邏輯

    稱為芯片,而為計算機(jī)應(yīng)用設(shè)計的IC稱為計算機(jī)芯片。  雖然制造集成電路的方法有多種,但對于數(shù)字邏輯電路而言MO是主要的方法。桌面?zhèn)€人計算機(jī)、工作站、視頻游戲以及其它成千上萬的其它產(chǎn)品都依賴于
    發(fā)表于 11-20 14:04

    邏輯電路的基礎(chǔ)知識介紹

      FPGA (Field Programmable Gate Aray,現(xiàn)場可編程門陣列)是一種可通過重新編程來實(shí)現(xiàn)用戶所需邏輯電路的半導(dǎo)體器件。為了便于大家理解FPGA的設(shè)計和結(jié)構(gòu),我們先來簡要
    發(fā)表于 12-23 17:25

    數(shù)字邏輯電路

    數(shù)字邏輯電路的內(nèi)容:數(shù)制與編碼,,邏輯代數(shù)和邏輯函數(shù),集成邏輯,組合邏輯電路,中規(guī)模集成組
    發(fā)表于 09-06 01:54 ?33次下載
    數(shù)字<b class='flag-5'>邏輯電路</b>

    鐘控傳輸絕熱邏輯電路和SRAM的設(shè)計

    鐘控傳輸絕熱邏輯電路和SRAM 的設(shè)計 本文利用NMOS的自舉效應(yīng)設(shè)計了一種新的采用二相無交疊功率時鐘的絕熱邏輯電路---鐘控傳輸
    發(fā)表于 02-23 10:14 ?15次下載

    邏輯是什么?基礎(chǔ)數(shù)字邏輯詳解

    邏輯邏輯電路的基本組成部分,可以由晶體構(gòu)成邏輯
    發(fā)表于 05-22 14:16 ?6.1w次閱讀
    <b class='flag-5'>邏輯</b><b class='flag-5'>門</b>是什么?基礎(chǔ)數(shù)字<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>詳解

    組合邏輯電路實(shí)驗原理

    邏輯電路按其邏輯功能和結(jié)構(gòu)特點(diǎn)可分為組合邏輯電路和時序邏輯電路。單一的與門、或、與非門、或非門、非門等
    發(fā)表于 01-30 17:05 ?6.7w次閱讀
    組合<b class='flag-5'>邏輯電路</b>實(shí)驗原理

    三態(tài)邏輯電路圖大全(三款三態(tài)邏輯電路圖)

    三態(tài)指其輸出既可以是一般二值邏輯電路,即正常的高電平(邏輯1)或低電平(邏輯0),又可以保持特有的高阻抗?fàn)顟B(tài)。本文開始介紹了三態(tài)的定義,其
    發(fā)表于 03-01 14:03 ?8.1w次閱讀
    三態(tài)<b class='flag-5'>門</b><b class='flag-5'>邏輯電路</b>圖大全(三款三態(tài)<b class='flag-5'>門</b><b class='flag-5'>邏輯電路</b>圖)

    MOS構(gòu)成的緩沖器Buffer和漏極開路OD的詳細(xì)概述

    MOS構(gòu)成的緩沖器Buffer和漏極開路們OD是數(shù)字電路非常重要的概念,怎么構(gòu)成的; 反相
    的頭像 發(fā)表于 04-29 17:54 ?5.1w次閱讀
    <b class='flag-5'>MOS</b><b class='flag-5'>管</b><b class='flag-5'>構(gòu)成</b>的緩沖器Buffer和漏極開路<b class='flag-5'>門</b>OD<b class='flag-5'>門</b>的詳細(xì)概述

    硬件工程師必看的技能之MOS構(gòu)成的基本邏輯電路

    基本的邏輯,與門,或,與非門。 半導(dǎo)體SS, TT, FF是怎么回事? 1. MOS邏輯電路
    的頭像 發(fā)表于 03-30 10:59 ?1.1w次閱讀
    硬件工程師必看的技能之<b class='flag-5'>MOS</b><b class='flag-5'>管</b><b class='flag-5'>構(gòu)成</b>的基本<b class='flag-5'>門</b><b class='flag-5'>邏輯電路</b>

    組合邏輯電路之與或邏輯

    當(dāng)邏輯電路由多個邏輯組成且不含存儲電路,對于給定的輸入變量組合將產(chǎn)生確定的輸出,則這種邏輯電路稱為組合
    的頭像 發(fā)表于 02-04 11:46 ?2603次閱讀
    組合<b class='flag-5'>邏輯電路</b>之與或<b class='flag-5'>邏輯</b>

    常用的組合邏輯電路有哪些

    : 基本邏輯 基本邏輯構(gòu)成組合邏輯電路的基礎(chǔ),包括與門(AND)、或
    的頭像 發(fā)表于 07-30 14:41 ?3655次閱讀