他方面的損耗,反而會(huì)引起更嚴(yán)重的EMI問題,導(dǎo)致整個(gè)系統(tǒng)不能穩(wěn)定工作。所以需要在減少MOSFET的損耗的同時(shí)需要兼顧模塊電源的EMI性能。
2017-12-24 08:36:53
16901 
瑞薩電子開發(fā)第三代車載SJ-MOSFET,計(jì)劃1~2年內(nèi)開始量產(chǎn)。該器件降低了導(dǎo)通電阻和EMI(電磁噪聲)...
2013-05-31 09:22:20
1467 基于最近的趨勢(shì),提高效率成為關(guān)鍵目標(biāo),為了獲得更好的EMI而采用慢開關(guān)器件的權(quán)衡并不值得。超級(jí)結(jié)可在平面MOSFET難以勝任的應(yīng)用中提高效率。與傳統(tǒng)平面MOSFET技術(shù)相比,超級(jí)結(jié)MOSFET可顯著降低導(dǎo)通電阻和寄生電容。
2014-04-17 11:24:12
1348 本文主要闡述了MOSFET在模塊電源中的應(yīng)用,分析了MOSFET損耗特點(diǎn),提出了優(yōu)化方法;并且闡述了優(yōu)化方法與EMI之間的關(guān)系。
2015-09-18 14:33:17
6213 
簡化的MOSFET等效電路MOSFET開通(turn on)過程MOSFET損耗——Rds和Rg電阻損耗Di
2017-10-31 15:43:38
21570 
本文主要闡述了MOSFET在模塊電源中的應(yīng)用,分析了MOSFET損耗特點(diǎn),提出了優(yōu)化方法;并且闡述了優(yōu)化方法與EMI之間的關(guān)系。
2023-08-17 09:16:30
1300 
在高功率應(yīng)用中,碳化硅(SiC)MOSFET與硅(Si)IGBT相比具有多項(xiàng)優(yōu)勢(shì)。其中包括更低的傳導(dǎo)和開關(guān)損耗以及更好的高溫性能。
2023-09-11 14:55:31
347 
東芝將進(jìn)一步擴(kuò)大其MOSFET產(chǎn)品線,通過減少損耗提高設(shè)備電源效率,進(jìn)而幫助其降低功耗。
2022-03-31 11:13:27
1196 
正確的二極管外,設(shè)計(jì)人員還能夠通過調(diào)節(jié)柵極驅(qū)動(dòng)導(dǎo)通源阻抗來控制Eon損耗。降低驅(qū)動(dòng)源阻抗將提高IGBT或MOSFET的導(dǎo)通di/dt及減小Eon損耗。Eon損耗和EMI需要折中,因?yàn)檩^高的di/dt 會(huì)
2018-08-27 20:50:45
阻抗將提高IGBT或MOSFET的導(dǎo)通di/dt及減小Eon損耗。Eon損耗和EMI需要折中,因?yàn)檩^高的di/dt會(huì)導(dǎo)致電壓尖脈沖、輻射和傳導(dǎo)EMI增加。為選擇正確的柵極驅(qū)動(dòng)阻抗以滿足導(dǎo)通di/dt
2021-06-16 09:21:55
MOSFET功率損耗的詳細(xì)計(jì)算
2023-09-28 06:09:39
提高電源的開關(guān)和導(dǎo)通損耗。此外,它還會(huì)提高電磁干擾的噪聲水平,從而使設(shè)計(jì)出的產(chǎn)品達(dá)不到理想的性能。若要最大限度降低電路板布局帶來的影響,設(shè)計(jì)人員必須確保通過將驅(qū)動(dòng)和MOSFET盡可能地背靠背放置,從而
2019-05-13 14:11:31
內(nèi)部二極管的反向恢復(fù)時(shí)間trr高速化的ROHM SJ-MOSFET。PrestoMOS的FN系列與標(biāo)準(zhǔn)型AN系列相比,trr速度提高至約1/5。同時(shí),反向恢復(fù)電流Irr也降低至約1/3。這些特性的提升
2018-11-28 14:27:08
MOSFET較小的柵極電阻可以減少開通損耗嗎?柵極電阻的值會(huì)在開通過程中影響與漏極相連的二極管嗎?
2023-05-16 14:33:51
MOSFET更好的在系統(tǒng)中應(yīng)用,需要給碳化硅MOSFET匹配合適的驅(qū)動(dòng)。 接下來介紹基本半導(dǎo)體碳化硅MOSFET及驅(qū)動(dòng)產(chǎn)品 基本半導(dǎo)體自主研發(fā)的碳化硅 MOSFET 具有導(dǎo)通電阻低,開關(guān)損耗小的特點(diǎn),可降低
2023-02-27 16:03:36
的SiC,可使用更小的電感器,仍能達(dá)到以前相同的電感器紋波電流要求。在OBC系統(tǒng)中使用SiC MOSFET的好處是能夠以更高的頻率進(jìn)行開關(guān),功率密度更高,能效更高,EMI性能得到改善以及系統(tǒng)尺寸減小
2022-05-30 10:01:52
電機(jī)效率的影響因素降低電機(jī)損耗的關(guān)鍵制造技術(shù)
2021-01-26 07:49:16
使用絕緣柵雙極晶體管(IGBT)。但隨著半導(dǎo)體技術(shù)的進(jìn)步,碳化硅 (SiC) 金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管 (MOSFET) 能夠以比 IGBT 更高的頻率進(jìn)行開關(guān),通過降低電阻和開關(guān)損耗來提高
2022-11-02 12:02:05
降低電源中的EMI
2021-08-25 17:11:19
導(dǎo)通電阻,但成本的提高所付出的代價(jià)是商業(yè)品所不允許的。引入少數(shù)載流子導(dǎo)電雖能降低導(dǎo)通壓降,但付出的代價(jià)是開關(guān)速度的降低并出現(xiàn)拖尾電流,開關(guān)損耗增加,失去了MOSFET的高速的優(yōu)點(diǎn)。 以上兩種辦法
2023-02-27 11:52:38
B1M080120HC是一款碳化硅 MOSFET 具有導(dǎo)通電阻低,開關(guān)損耗小的特點(diǎn),可降低器件損耗,提升系統(tǒng)效率,更適合應(yīng)用于高頻電路。降低器件損耗,提升系統(tǒng) EMI 表現(xiàn)。在新能源汽車電機(jī)控制器
2021-11-10 09:10:42
轉(zhuǎn)換器采用R6004END時(shí),開關(guān)損耗略有減少,兩種因素疊加可使效率提高1%左右。另外,在開關(guān)損耗降低的同時(shí),噪聲也得以改善。綜上所述,通過重新探討開關(guān)MOSFET的特性和柵極電阻,可同時(shí)改善效率和噪聲,因此,與上一篇、上上篇中提到的二極管相同,MOSFET的特性也需要充分進(jìn)行探討和確認(rèn)。
2022-04-09 13:36:25
的基礎(chǔ)。MOSFET設(shè)計(jì)的改進(jìn)可使電路設(shè)計(jì)者充分發(fā)揮改進(jìn)器件的性能,比如開關(guān)性能的提高和其他幾個(gè)關(guān)鍵參數(shù)的改善,可確保轉(zhuǎn)換器能夠更高效地運(yùn)行。某些情況下,還可對(duì)設(shè)計(jì)的電路進(jìn)行修改。若不采用這些改進(jìn)
2018-12-07 10:21:41
關(guān)斷器件。這會(huì)大大延遲關(guān)斷,從而增加MOSFET的功率損耗,降低轉(zhuǎn)換效率。此外,雜散電感可導(dǎo)致電路中出現(xiàn)超過器件電壓額定值的電壓尖峰,從而導(dǎo)致出現(xiàn)故障。 旨在降低電阻和提升熱性能的封裝改進(jìn)還可極大
2018-09-12 15:14:20
的調(diào)制,以引入邊帶能量,并改變窄帶噪聲到寬帶的發(fā)射特征,從而有效地衰減諧波峰值。需要注意的是,總體 EMI 性能并沒有降低,只是被重新分布了。利用正弦調(diào)制,可控變量的兩個(gè)變量為調(diào)制頻率 (fm) 以及您
2017-05-16 16:56:41
本帖最后由 張飛電子學(xué)院魯肅 于 2021-1-30 13:21 編輯
本文詳細(xì)分析計(jì)算功率MOSFET開關(guān)損耗,并論述實(shí)際狀態(tài)下功率MOSFET的開通過程和自然零電壓關(guān)斷的過程,從而使電子
2021-01-30 13:20:31
模塊電源的開關(guān)頻率來降低驅(qū)動(dòng)損耗,從而進(jìn)一步提高輕負(fù)載條件下的效率,使得系統(tǒng)在待機(jī)工作下,更節(jié)能,進(jìn)一步提高蓄電池供電系統(tǒng)的工作時(shí)間,并且還能夠降低EMI的輻射問題;2.通過降低、來減少MOSFET
2019-09-25 07:00:00
就可通過降低RDS(ON)和柵極電荷(Qg),最大限度地減少傳導(dǎo)損耗和提高開關(guān)性能。這樣,MOSFET就能應(yīng)對(duì)開關(guān)過程中的高速電壓瞬變(dv/dt)和電流瞬變(di/dt),甚至可在更高的開關(guān)頻率下可靠地工作。
2019-09-04 07:00:00
外,設(shè)計(jì)人員還能夠通過調(diào)節(jié)柵極驅(qū)動(dòng)導(dǎo)通源阻抗來控制Eon損耗。降低驅(qū)動(dòng)源阻抗將提高IGBT或MOSFET的導(dǎo)通di/dt及減小Eon損耗。Eon損耗和EMI需要折中,因?yàn)檩^高的di/dt 會(huì)導(dǎo)致電壓尖
2019-03-06 06:30:00
。設(shè)計(jì)挑戰(zhàn)然而,SiC MOSFET 技術(shù)可能是一把雙刃劍,在帶來改進(jìn)的同時(shí),也帶來了設(shè)計(jì)挑戰(zhàn)。在諸多挑戰(zhàn)中,工程師必須確保:以最優(yōu)方式驅(qū)動(dòng) SiC MOSFET,最大限度降低傳導(dǎo)和開關(guān)損耗。最大
2017-12-18 13:58:36
SiC-MOSFET和SiC肖特基勢(shì)壘二極管的相關(guān)內(nèi)容,有許多與Si同等產(chǎn)品比較的文章可以查閱并參考。采用第三代SiC溝槽MOSFET,開關(guān)損耗進(jìn)一步降低ROHM在行業(yè)中率先實(shí)現(xiàn)了溝槽結(jié)構(gòu)
2018-11-27 16:37:30
,提高開關(guān)的速度,從而降低開關(guān)損耗,但是過高的開關(guān)速度會(huì)引起EMI的問題。(2)提高柵極驅(qū)動(dòng)電壓也可以提高開關(guān)的速度,降低開關(guān)損耗。同時(shí),高的柵極驅(qū)動(dòng)電壓會(huì)增加驅(qū)動(dòng)損耗,特別是輕載的時(shí)候,對(duì)效率
2017-03-06 15:19:01
過程中的開關(guān)損耗。開關(guān)損耗內(nèi)容將分成二次分別講述開通過程和開通損耗,以及關(guān)斷過程和和關(guān)斷損耗。功率MOSFET及驅(qū)動(dòng)的等效電路圖如圖1所示,RG1為功率MOSFET外部串聯(lián)的柵極電阻,RG2為功率
2017-02-24 15:05:54
無論您的系統(tǒng)是用于無線通信、雷達(dá),還是 EMI/EMC 測(cè)試,系統(tǒng)的性能水平都是由其中的天線決定的。系統(tǒng)天線的性能決定了系統(tǒng)的整體質(zhì)量,最終可能會(huì)影響整個(gè)程序或應(yīng)用軟件的效率。本文介紹了 5 個(gè)旨在幫助您提高天線性能的關(guān)鍵要點(diǎn)。
2021-02-24 07:24:14
開關(guān)管MOSFET的功耗分析MOSFET的損耗優(yōu)化方法及其利弊關(guān)系
2020-12-23 06:51:06
問題:如何使用擺率控制來降低EMI?
2019-03-05 20:59:44
MOSFET的驅(qū)動(dòng)電流,減緩該MOSFET的接通時(shí)間,同時(shí)有助于降低開關(guān)節(jié)點(diǎn)振鈴噪音。注意:減慢高側(cè)MOSFET的關(guān)閉時(shí)間會(huì)增大開關(guān)損耗。在低電磁輻射和高側(cè)MOSFET的開關(guān)損耗之間選用RHO時(shí),需要
2018-08-31 19:55:41
從事低電磁干擾 (EMI) 應(yīng)用的設(shè)計(jì)工程師通常面臨兩大挑戰(zhàn):需要降低設(shè)計(jì)的 EMI,同時(shí)還要縮小解決方案尺寸。用于減輕開關(guān)電源產(chǎn)生的傳導(dǎo) EMI 的前端無源濾波可確保符合傳導(dǎo) EMI 標(biāo)準(zhǔn),但這種
2021-08-31 14:58:42
如何去降低USB 3.x的插入損耗?有大神能解答這個(gè)問題嗎
2021-07-15 06:26:36
對(duì)于各種不同的數(shù)據(jù)中心工作負(fù)載,F(xiàn)PGA 可以顯著提高性能,最大程度減少附加功耗并降低總體擁有成本 (TCO)。
2019-10-10 07:46:05
汽車電源設(shè)計(jì)之不改PCB如何降低EMI
2021-03-18 06:04:50
如何更加深入理解MOSFET開關(guān)損耗?Coss產(chǎn)生開關(guān)損耗與對(duì)開關(guān)過程有什么影響?
2021-04-07 06:01:07
如何測(cè)量EMI濾波器插入損耗
2014-04-04 10:44:43
開關(guān)電源設(shè)計(jì)中,我們常常使用到一個(gè)電阻串聯(lián)一個(gè)電容構(gòu)成的RC電路, RC電路性能會(huì)直接影響到產(chǎn)品性能和穩(wěn)定性。如何設(shè)計(jì)既能降低開關(guān)管損耗,且可降低變壓器的漏感和尖峰電壓的RC電路?
2019-01-10 14:07:18
問題:如何通過驅(qū)動(dòng)高功率LED降低EMI?
2019-03-05 14:33:29
中的寄生源電感。因此,采用SMD封裝的MOSFET也能實(shí)現(xiàn)快速開關(guān),同時(shí)降低開關(guān)損耗。適用于4引腳器件的SMD封裝名為“ThinkPAK 8X8”。 III.分析升壓轉(zhuǎn)換器中采用最新推出的TO247
2018-10-08 15:19:33
射頻VMMK器件是怎么提高性能的?通過降低寄生電感和電容嗎?
2019-08-01 08:23:35
ROHM在全球率先實(shí)現(xiàn)了搭載ROHM生產(chǎn)的SiC-MOSFET和SiC-SBD的“全SiC”功率模塊量產(chǎn)。與以往的Si-IGBT功率模塊相比,“全SiC”功率模塊可高速開關(guān)并可大幅降低損耗
2018-12-04 10:14:32
效率。圖8.將啟動(dòng)電阻器添加到LMR23630轉(zhuǎn)換器開關(guān)節(jié)點(diǎn)的影響。EMI輻射較低,但由于開關(guān)損耗較高,因此效率有所降低。圖8顯示了LMR23630 EVM的EMI輻射掃描。對(duì)布局進(jìn)行更改后,將輸入
2019-06-03 00:53:17
解決問題:怎么改變電源頻率來降低EMI性能 解決辦法:調(diào)制電源開關(guān)頻率延伸EMI特征 更大調(diào)制指數(shù)進(jìn)一步降低峰值EMI性能 文章里的這種方法涉及了對(duì)電源開關(guān)頻率的調(diào)制,以引入邊帶能量,并
2016-01-15 09:57:10
今天的電源設(shè)計(jì)人員和測(cè)試工程師都在努力尋找非常小的漸進(jìn)改良方案,來提高功率轉(zhuǎn)換效率,或降低設(shè)計(jì)中的損耗。這要求能夠準(zhǔn)確評(píng)估和測(cè)量非常小的性能提高。
2019-08-12 06:24:09
設(shè)計(jì)角度,討論如何降低電路 EMI。為提高開關(guān)電源的功率密度,電源工程師首先想到的辦法是選擇開關(guān)頻率更高的 MOSFET,通過提高開關(guān)速度可以顯著地減小輸出濾波器體積,從而在單位體積內(nèi)可實(shí)現(xiàn)更高的功率
2020-10-10 08:31:31
將去耦電容直接放在IC封裝內(nèi)可以有效控制EMI并提高信號(hào)的完整性,本文從IC內(nèi)部封裝入手,分析EMI的來源、IC封裝在EMI控制中的作用,那么,最佳EMI抑制性能的設(shè)計(jì)規(guī)則具體有哪些呢?
2019-08-06 07:58:53
能夠正常工作,這個(gè)損耗是無法避免的,在IC選型的時(shí)候盡量選擇工作電流小的。 四、開關(guān)管損耗 輸入端的MOS管Q1在待機(jī)的時(shí)候,主要體現(xiàn)的是開關(guān)損耗,所以需要降低待機(jī)時(shí)MOS管的損耗,待機(jī)的工作頻率
2023-03-20 16:59:01
功率MOSFET的Coss會(huì)產(chǎn)生開關(guān)損耗,在正常的硬開關(guān)過程中,關(guān)斷時(shí)VDS的電壓上升,電流ID對(duì)Coss充電,儲(chǔ)存能量。在MOSFET開通的過程中,由于VDS具有一定的電壓,那么Coss中儲(chǔ)能
2017-03-28 11:17:44
減小硅鋼片的厚度,但薄鐵芯片會(huì)增加鐵芯片數(shù)目和電機(jī)制造成本。3、采用導(dǎo)磁性能良好的冷軋硅鋼片降低磁滯損耗。4、采用高性能鐵芯片絕緣涂層。5、熱處理及制造技術(shù),鐵芯片加工后的剩余應(yīng)力會(huì)嚴(yán)重影響電動(dòng)機(jī)
2018-10-11 10:21:49
MOSFET的半導(dǎo)體廠商。 此外,集成一個(gè)類似肖特基的二極管可提高系統(tǒng)能效,并降低尖峰電壓。它采用的是一種單片集成式單元結(jié)構(gòu),相比常規(guī)MOSFET體二極管而言,在很寬的負(fù)載范圍內(nèi)具備多種關(guān)鍵優(yōu)勢(shì)。一方面
2018-12-06 09:46:29
設(shè)計(jì)角度,討論如何降低電路EMI。為提高開關(guān)電源的功率密度,電源工程師首先想到的辦法是選擇開關(guān)頻率更高的MOSFET,通過提高開關(guān)速度可以顯著地減小輸出濾波器體積,從而在單位體積內(nèi)可實(shí)現(xiàn)更高的功率等級(jí)
2020-10-21 07:13:24
新技術(shù)就可通過降低RDS(ON)和柵極電荷(Qg),最大限度地減少傳導(dǎo)損耗和提高開關(guān)性能。這樣,MOSFET就能應(yīng)對(duì)開關(guān)過程中的高速電壓瞬變(dv/dt)和電流瞬變(di/dt),甚至可在更高的開關(guān)頻率下
2011-08-17 14:18:59
MOSFET和去耦電容器的布局布置。目的是在開關(guān)換向期間最大程度地減小功率環(huán)路寄生電感并降低電壓過沖。隨之而來的三個(gè)優(yōu)點(diǎn)是:更低的電磁干擾(EMI),更低的開關(guān)電壓應(yīng)力和更高的轉(zhuǎn)換效率。48V電池電壓變化
2019-09-21 13:25:03
有源EMI濾波技術(shù)是一種較新的EMI濾波方法,可減弱電磁干擾,讓工程師能夠大幅縮小無源濾波器的尺寸、降低成本并提升EMI性能。為了說明有源EMI濾波器在EMI性能提升和空間節(jié)省方面的主要優(yōu)勢(shì),在本文
2022-11-04 08:12:50
%。-明白了。最后請(qǐng)你總結(jié)一下,謝謝。SiC MOSFET具有超低導(dǎo)通電阻和高速開關(guān)的特點(diǎn),還具有可進(jìn)一步縮小電路規(guī)模、提高相同尺寸的功率、以及因降低損耗而提高效率并減少發(fā)熱量等諸多優(yōu)點(diǎn)。另一方面,關(guān)于
2020-07-01 13:52:06
噪聲的傳導(dǎo)回路面積較大,進(jìn)一步推動(dòng)輻射發(fā)射的產(chǎn)生。在第 3 部分中,我將全面介紹降壓穩(wěn)壓器電路中影響
EMI 性能和開關(guān)
損耗的感性和容性寄生元素。通過了解相關(guān)電路寄生效應(yīng)的影響程度,可以采取適當(dāng)?shù)拇胧?/div>
2020-11-03 07:54:52
在第 3 部分中,我將全面介紹降壓穩(wěn)壓器電路中影響 EMI 性能和開關(guān)損耗的感性和容性寄生元素。通過了解相關(guān)電路寄生效應(yīng)的影響程度,可以采取適當(dāng)?shù)拇胧⒂绊懡抵磷畹筒p少總體 EMI 信號(hào)。一般來說
2022-11-09 07:38:45
圖1:開關(guān)損耗讓我們先來看看在集成高側(cè)MOSFET中的開關(guān)損耗。在每個(gè)開關(guān)周期開始時(shí),驅(qū)動(dòng)器開始向集成MOSFET的柵極供應(yīng)電流。從第1部分,您了解到MOSFET在其終端具有寄生電容。在首個(gè)時(shí)段(圖
2022-11-16 08:00:15
的SJ-MOSFET。通過降低柵極電阻Rg和柵極-漏極間電荷量Qgd,提高了開關(guān)性能。通過提高開關(guān)速度,可降低開關(guān)損耗并提高效率。最后列出了這三個(gè)系列相關(guān)技術(shù)信息的鏈接。這里雖然給出了各系列的特征,但為了進(jìn)一步
2018-12-03 14:27:05
根據(jù)MOSFET的簡化模型,分析了導(dǎo)通損耗和開關(guān)損耗,通過典型的修正系數(shù),修正了簡化模型的極間電容。通過開關(guān)磁鐵電源的實(shí)例計(jì)算了工況下MOSFET的功率損耗,計(jì)算結(jié)果表明該電源中
2011-11-14 16:46:22
112 為了有效解決金屬-氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)在通信設(shè)備直流-48 V緩啟動(dòng)應(yīng)用電路中出現(xiàn)的開關(guān)損耗失效問題,通過對(duì)MOSFET 柵極電荷、極間電容的闡述和導(dǎo)通過程的解剖,定位了MOSFET 開關(guān)損耗的來源,進(jìn)而為緩啟動(dòng)電路設(shè)計(jì)優(yōu)化,減少MOSFET的開關(guān)損耗提供了技術(shù)依據(jù)。
2016-01-04 14:59:05
38 MOSFET的損耗主要包括如下幾個(gè)部分:1導(dǎo)通損耗,導(dǎo)通損耗是比較容易理解的,即流過MOSFET的RMS電流在MOSFET的Rdson上的I^2R損耗。降低這個(gè)損耗也是大家最容易想到的,例如選用更低
2017-11-22 17:26:02
25214 
本文將介紹開關(guān)電源中EMI的來源以及降低EMI的方法或技術(shù)。本文還將向您展示電源模塊(控制器、高側(cè)和低側(cè)FET及電感器封裝為一體)如何幫助降低EMI。
2018-10-17 18:08:15
8065 MOSFET的損耗分析
2019-04-17 06:44:00
6005 
1.7 EMI濾波器與插入損耗
2019-02-20 06:14:00
10996 
開關(guān)電源小型化設(shè)計(jì)中,提高開關(guān)頻率可有效提高電源的功率密度。但隨著開關(guān)頻率提升,電路電磁干擾(EMI)問題使電源工程師面臨了更大的挑戰(zhàn)。本文以反激式開關(guān)拓?fù)錇槔瑥脑O(shè)計(jì)角度,討論如何降低電路EMI。
2019-07-19 16:02:28
640 優(yōu)秀PCB設(shè)計(jì)練習(xí)降低PCB的EMI有許多方法可以降低PCB設(shè)計(jì)的EMI基本原理:電源和地平面提供屏蔽頂層和
2019-08-20 09:11:38
3845 Mosfet的損耗主要有導(dǎo)通損耗,關(guān)斷損耗,開關(guān)損耗,容性損耗,驅(qū)動(dòng)損耗
2020-01-08 08:00:00
11 降低開關(guān)頻率也會(huì)增加轉(zhuǎn)換器電感、輸出電容和輸入電容的物理尺寸。同時(shí),需要使用一個(gè)大尺寸π濾波器以通過傳導(dǎo)輻射測(cè)試。隨著開關(guān)頻率降低,濾波器中的電感L和電容C需相應(yīng)增大。在低壓線路滿載條件下,電感電流額定值應(yīng)大于最大輸入電流。因此,前端需要使用一個(gè)大尺寸電感和多個(gè)電容以符合嚴(yán)格的EMI標(biāo)準(zhǔn)。
2020-08-06 10:07:50
3392 超高效電機(jī)最重要的是工藝保證程度。電動(dòng)機(jī)效率不斷提高的過程是產(chǎn)品不斷更新?lián)Q代的過程,同時(shí)也是一個(gè)國家電機(jī)工業(yè)綜合水平的標(biāo)志。
高效電動(dòng)機(jī)的設(shè)計(jì)要點(diǎn)就是要降低各項(xiàng)損耗,提高電動(dòng)機(jī)效率
2020-09-10 10:19:05
1490 隨著電路集成化、模塊化,電路分析和設(shè)計(jì)可以說成是系統(tǒng)的分析和設(shè)計(jì),EMI方案研究會(huì)對(duì)今后的電子產(chǎn)品性能提高有顯著影響。電子產(chǎn)品的日益普及,以及對(duì)電磁危害的逐漸認(rèn)識(shí),減小電磁干擾EMI已經(jīng)成為了目前電子科學(xué)界的重要課題。下面分析下如何降低電源模塊EMI。
2021-03-03 17:21:43
2581 功率MOSFET的開關(guān)損耗分析。
2021-04-16 14:17:02
48 圖1以降壓轉(zhuǎn)換器拓?fù)錇槔f明了不同頻帶下各個(gè)因素的影響。隨著設(shè)計(jì)壓力不斷提升,通過提高開關(guān)頻率來降低尺寸和成本,以及通過增大壓擺率來提高效率,使EMI問題變得更加嚴(yán)重。因此,有必要采用不影響電源設(shè)計(jì)、同時(shí)具有成本效益且易于集成的EMI緩解技術(shù)。
2021-05-01 09:17:00
4041 
AN144-通過靜默交換機(jī)設(shè)計(jì)降低EMI并提高效率
2021-05-07 15:27:55
6 節(jié)省空間,降低EMI
2021-05-20 11:42:15
6 性能的影響強(qiáng)弱,探討了如何
降低高速PCB的插入
損耗,可為高速PCB的選材和加工工藝設(shè)計(jì)提供參考。 關(guān)鍵詞:高速電路板;高速材料;加工工藝;插入
損耗;信號(hào)完整性 0引言 隨著高速互聯(lián)鏈路信號(hào)傳輸速率的不斷
提高,作為器件和信號(hào)傳輸?shù)?/div>
2021-11-23 16:39:00
8973 
TPHR7404PU 做電源設(shè)計(jì)的工程師朋友都知道,MOSFET由于其快速開關(guān),導(dǎo)通電壓低等特性,在電源設(shè)計(jì)中應(yīng)用的非常廣泛。但是使用MOSFET時(shí)易出現(xiàn)的尖峰電壓會(huì)增加EMI(電磁干擾
2021-11-26 15:08:03
2422 
在功率半導(dǎo)體器件中,MOSFET以高速、低開關(guān)損耗、低驅(qū)動(dòng)損耗在各種功率變換,特別是高頻功率變換中起著重要作用。在低壓領(lǐng)域,MOSFET沒有競(jìng) 爭對(duì)手,但隨著MOS的耐壓提高,導(dǎo)通電阻隨之
2022-03-11 11:20:17
3004 
在功率半導(dǎo)體器件中,MOSFET以高速、低開關(guān)損耗、低驅(qū)動(dòng)損耗在各種功率變換,特別是高頻功率變換中起著重要作用。在低壓領(lǐng)域,MOSFET沒有競(jìng) 爭對(duì)手,但隨著MOS的耐壓提高,導(dǎo)通電阻隨之
2022-03-17 09:35:33
2873 寄生電感是SiC MOSFET Vds尖峰和振鈴的主要原因。SiC MOSFET的快速開關(guān)速度會(huì)導(dǎo)致較高Vds尖峰和較長的振鈴時(shí)間。這種尖峰會(huì)降低設(shè)備的設(shè)計(jì)裕量,并且較長的振鈴時(shí)間會(huì)引入EMI。
2022-08-29 15:20:38
1010 干貨 | 如何降低晶體管和變壓器損耗,提高開關(guān)電源效率?
2023-01-05 09:51:42
388 降低定子銅耗的措施,主要包括減小定子電阻、縮短繞組端部長度;減薄絕緣,提高槽滿率、增加導(dǎo)線截面積、采用新材料降低電磁線的電阻率等;
2023-01-15 14:34:24
968 關(guān)鍵要點(diǎn) ? SiC MOSFET因其在降低功率轉(zhuǎn)換損耗方面的出色表現(xiàn)而備受關(guān)注。 ? 以DC-DC轉(zhuǎn)換器和EV應(yīng)用為例,介紹使用新一代(第4代)SiC MOSFET所帶來的優(yōu)勢(shì)–降低損耗
2023-02-15 23:45:05
343 的傳導(dǎo)和開關(guān)損耗,本文以給出了使用ST碳化硅MOSFET的主要設(shè)計(jì)原則,以得到最佳性能。一,如何減少傳導(dǎo)損耗:碳化硅MOSFET比超結(jié)MOSFET要求更高的G級(jí)電壓
2022-11-30 15:28:28
2648 
電子發(fā)燒友網(wǎng)站提供《DMC4040SSD可降低MOSFET損耗 確保可靠運(yùn)行.pdf》資料免費(fèi)下載
2023-07-25 16:07:11
0 性能提升,功耗降低!,這樣的MOSFET是你的最愛么?
2023-12-04 15:09:36
114 
使用SiC MOSFET時(shí)如何盡量降低電磁干擾和開關(guān)損耗
2023-11-23 09:08:34
333 
變壓器有哪些損耗?如何降低變壓器的損耗? 變壓器中存在幾種主要的損耗,包括銅損、鐵損和額外損耗。下面將詳細(xì)介紹這些損耗,并提出一些有效降低變壓器損耗的方法。 一、銅損 銅損是由于變壓器的線圈電阻
2023-11-23 15:04:28
1377
已全部加載完成
評(píng)論