完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12577個(gè) 瀏覽:617644次 帖子:7893個(gè)
以己之長(zhǎng)攻彼之短!FPGA在機(jī)器人市場(chǎng)如何突圍?
復(fù)雜的多軸運(yùn)算需求將FPGA的擴(kuò)展性及運(yùn)作效能優(yōu)勢(shì)凸顯,在單一節(jié)點(diǎn)運(yùn)作的MCU在應(yīng)對(duì)這種高效能需求時(shí)會(huì)顯得乏力。而DSP雖然有更高的處理效能,但在拓展性...
2021-11-08 標(biāo)簽:FPGA機(jī)器視覺工業(yè)機(jī)器人 2524 0
本篇文章來自 王偉博士, 北京中際賽威文化發(fā)展有限公司 FPGA技術(shù)專家 中國(guó)高科技產(chǎn)業(yè)化研究會(huì)智能信息處理產(chǎn)業(yè)化分會(huì) 理事 Kria KV260 開發(fā)...
優(yōu)秀的 Verilog/FPGA開源項(xiàng)目之 USB通信
優(yōu)秀的 Verilog/FPGA開源項(xiàng)目介紹(五)- USB通信 USB是我們生活中非常非常常見的接口,鼠標(biāo)、鍵盤以及常見的U 盤等,可以說現(xiàn)在的USB...
什么是 HIL 測(cè)試 硬件在環(huán) (HIL) 測(cè)試是一種實(shí)時(shí)仿真,讓您無需使用系統(tǒng)硬件即可開始測(cè)試嵌入式代碼。如果正在開發(fā)的代碼未按照規(guī)范運(yùn)行,您可以通過...
第一部分 設(shè)計(jì)概述 1.1 設(shè)計(jì)目的 在多媒體技術(shù)高度發(fā)展的今天,視頻信息安全愈發(fā)受到人們的關(guān)注。傳統(tǒng)的視頻加密方法主要應(yīng)用在軟件層面上,其算法設(shè)計(jì)復(fù)雜...
這是來自Element14網(wǎng)站的一個(gè)項(xiàng)目分享,使用FPGA + 電阻就可以實(shí)現(xiàn)非常有趣的效果,故分享出來,尤其是對(duì)即將參加電賽的同學(xué),如何將自己掌握的技...
我們用Verilog、VHDL這種硬件描述語(yǔ)言來設(shè)計(jì)FPGA,是否有一種方式來描述電路?如果采用了這種方式,也會(huì)像HDL在FPGA、ASIC領(lǐng)域一樣成為...
1.高斯濾波算法的實(shí)現(xiàn) 前面講的均值/中值濾波,對(duì)于濾波窗口內(nèi)每個(gè)像素的權(quán)重都是一樣的。但是噪聲在圖像當(dāng)中常表現(xiàn)為異常視覺效果的孤立像素點(diǎn)或像素塊,那么...
凈利潤(rùn)預(yù)增266% MCU占電表市場(chǎng)六成
電子發(fā)燒友網(wǎng)報(bào)道(文/莫婷婷)今年8月,復(fù)旦微電發(fā)布上市后首份財(cái)報(bào)顯示,公司2021年上半年財(cái)報(bào)營(yíng)業(yè)收入約11.29億元,同比增加56.05%;歸屬于上...
淺析Xilinx系列FPGA Select IO簡(jiǎn)介
在SelectIO簡(jiǎn)介連載一中介紹了其架構(gòu),本章會(huì)繼續(xù)介紹如何使用其gearbox功能來實(shí)現(xiàn)不同的比率的串并轉(zhuǎn)換功能。 7 Series FPGA中LV...
2021-10-28 標(biāo)簽:fpga數(shù)據(jù)Xilinx 1.1萬 0
Xilinx攜手領(lǐng)先廣播、音視頻系統(tǒng)及IP集成商,提供完整、可量產(chǎn)化的多媒體流式處理端節(jié)點(diǎn)解決方案
在賽靈思自適應(yīng)SoC的支持下,高度集成的流式處理解決方案可隨時(shí)交付或由客戶定制,以實(shí)現(xiàn)更加簡(jiǎn)便、快速的上市與部署。
兩個(gè)網(wǎng)絡(luò)相關(guān)的開源項(xiàng)目詳解
今天介紹兩個(gè)(only two)網(wǎng)絡(luò)相關(guān)的開源項(xiàng)目。 Alex的verilog-ethernet之前在介紹PCIe項(xiàng)目時(shí)有介紹過Alex的項(xiàng)目,當(dāng)時(shí)重點(diǎn)...
1.扇出太多引起的時(shí)序問題。 信號(hào)驅(qū)動(dòng)非常大,扇出很大,需要增加驅(qū)動(dòng)能力,如果單純考慮驅(qū)動(dòng)能力可以嘗試增加buffer來解決驅(qū)動(dòng)能力,但在插入buffe...
2021-10-25 標(biāo)簽:fpga驅(qū)動(dòng)時(shí)鐘 1.0萬 0
支持?jǐn)?shù)據(jù)轉(zhuǎn)發(fā)和基于FPGA的圖像處理卸載的圖像采集卡
單輸入至四輸入的CoaXPress 2.0圖像采集卡,支持?jǐn)?shù)據(jù)轉(zhuǎn)發(fā)和基于FPGA的圖像處理卸載 用于高速成像的接口卡 HK Matrox Rapixo ...
2021-10-22 標(biāo)簽:fpga數(shù)據(jù)虹科電子 3775 0
AndesBoardFarm提供SoC工程師透過遠(yuǎn)程在線FPGA開發(fā)板探索RISC-V處理器
晶心科技于今日宣布推出「AndesBoardFarm」,一個(gè)可以提供SoC設(shè)計(jì)人員從自己的計(jì)算機(jī)遠(yuǎn)程取得晶心FPGA開發(fā)板及管理軟件的系列工具,讓他們能...
Quartus II EDA工具進(jìn)行綜合 布局布線后,點(diǎn)擊“Chip Planner”,Chip Planner打開后可以看到在版圖模型中有一個(gè)塊藍(lán)色區(qū)...
自適應(yīng)計(jì)算在機(jī)器人領(lǐng)域的應(yīng)用:如何借助ROS 2實(shí)現(xiàn)基于FPGA的軟件定義硬件
“一石激起千層浪”, Kria 的出現(xiàn),在其所面向的廣泛的邊緣應(yīng)用領(lǐng)域引起積極的反響,而機(jī)器人應(yīng)用就是其中之一。
人工智能被提升到國(guó)家級(jí)的戰(zhàn)略高度
當(dāng)前,以新一代人工智能為代表的科技和產(chǎn)業(yè)革命正在孕育興起。 作為數(shù)字經(jīng)濟(jì)轉(zhuǎn)型升級(jí)的推動(dòng)力和新一輪科技競(jìng)賽的制高點(diǎn)之一,近年來人工智能被提升到國(guó)家級(jí)的戰(zhàn)略...
基于python的用于構(gòu)建仿真及測(cè)試用例的lib庫(kù)cocotb
?? ????對(duì)于從事ASIC行業(yè)及FPGA行業(yè)的小伙伴來說,仿真是一件必不可少的事情?;蛟S有人是驗(yàn)證大拿,UVM高手,但相較于軟件豐富的驗(yàn)證框架,對(duì)于...
Ethernity Networks發(fā)布5G路由設(shè)備新產(chǎn)品
UEP-60是針對(duì)網(wǎng)絡(luò)邊緣基礎(chǔ)設(shè)施的解決方案。它專為5G網(wǎng)絡(luò)設(shè)計(jì),用于具有集成第1層綁定、前傳網(wǎng)關(guān)、小基站聚合或基站網(wǎng)關(guān)的無線回傳室內(nèi)/室外單元。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |