完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12609個 瀏覽:619261次 帖子:7910個
什么是同步邏輯和異步邏輯?同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系。
基于FPGA的數(shù)字視頻信號處理器設(shè)計(附代碼)
圖像是用各種觀測系統(tǒng)以不同形式和手段觀測客觀世界而獲得的,可以直接或間接作用于人眼進(jìn)而產(chǎn)生視知覺的實體。
2022-11-07 標(biāo)簽:處理器fpga數(shù)字視頻信號 988 0
基于FPGA的VGA/LCD顯示控制器設(shè)計(附代碼)
VGA (Video Graphics Array) 即視頻圖形陣列,是IBM于1987年隨PS/2機(jī)(PersonalSystem 2)一起推出的使用...
AXI FIFO和AXI virtual FIFO兩個IP的使用方法
FIFO 是我們設(shè)計中常用的工具,因為它們使我們能夠在進(jìn)行信號和圖像處理時緩沖數(shù)據(jù)。我們還使用異步FIFO來處理數(shù)據(jù)總線的時鐘域交叉問題。
FPGA上的可重構(gòu)技術(shù)根據(jù)FPGA芯片內(nèi)部的不同結(jié)構(gòu)可以分為兩種,分別是動態(tài)可重構(gòu)和靜態(tài)可重構(gòu)。
2022-11-03 標(biāo)簽:fpga 1126 0
基于FPGA的實時圖像邊緣檢測系統(tǒng)設(shè)計(附代碼)
在本系統(tǒng)設(shè)計過程中,我以自頂向下的層次化設(shè)計思想為主進(jìn)行系統(tǒng)的頂層架構(gòu)設(shè)計,明確各模塊的功能以及各模塊之間的握手關(guān)系,之后分模塊編寫代碼并加以驗證,調(diào)試...
2022-11-03 標(biāo)簽:fpga檢測系統(tǒng)實時圖像 2889 0
基于FPGA+ARM多路千兆以太網(wǎng)通信接口設(shè)計
隨著人工智能、大數(shù)據(jù)和物聯(lián)網(wǎng)等新興技術(shù)的發(fā)展,原始數(shù)據(jù)井噴式地涌現(xiàn)出來,這也對接口提出了更高的要求[1?2],高速、可靠的傳輸接口往往是整個項目的技術(shù)關(guān)鍵。
DPU目前分為SoC(Arm與ASIC協(xié)同架構(gòu))、FPGA、ASIC三種主要技術(shù)形態(tài)。基于FPGA的DPU擁有最佳的靈活性,但吞吐量、功耗在一定程度上受到限制。
PCIE 3.0總線: 支持PCIE 3.0 X8 X4 X1模式,兼容PCIE 2.0, 最高理論帶寬8GB/s 3.SDI連接器: 使用HDBNC連接器
ZYNQ Ultrascale+ MPSoC系列FPGA芯片設(shè)計
基于 Xilinx 公司ZYNQ Ultrascale+ MPSoC系列 FPGA 芯片設(shè)計,應(yīng)用于工廠自動化、機(jī)器視覺、工業(yè)質(zhì)檢等工業(yè)領(lǐng)域
PCB板的設(shè)計規(guī)模增大,IO傳輸問題也就出現(xiàn)。為了兼容其他高速模塊,必須對PCB的設(shè)計進(jìn)行優(yōu)化。
電源應(yīng)選擇輸出電流大于器件最大要求電流的DCDC供電,原則上DCDC的開關(guān)頻率越高需要的功率電感和濾波電容體積就越小,根據(jù)板級實際情況選擇開關(guān)頻率。
FPGA中邏輯資源和門是如何進(jìn)行對應(yīng)的
而且現(xiàn)在的LUT都是4輸入或者6輸入,可以做成邏輯門的組合,跟普通的邏輯門個數(shù)肯定不會是一對一關(guān)系。今天我們來看下這個關(guān)系如果對應(yīng)。
現(xiàn)場可編程門陣列(FPGA)可以實現(xiàn)任意數(shù)字邏輯,從微處理器到視頻生成器或加密礦機(jī),一應(yīng)俱全。
數(shù)學(xué)運算在FPGA中的實現(xiàn)方式
FPGA以擅長高速并行數(shù)據(jù)處理而聞名,從有線/無線通信到圖像處理中各種DSP算法,再到現(xiàn)今火爆的AI應(yīng)用,都離不開卷積、濾波、變換等基本的數(shù)學(xué)運算。
集成運算放大器加上反饋電路,使其具有各種各樣的特性,實現(xiàn)各種各樣的電路功能,集成運算放大器的主要應(yīng)用有:DC放大器——DC低頻信號的放大器。音頻放大器—...
在無線通信系統(tǒng)中,普遍使用擴(kuò)頻通信技術(shù),因此擴(kuò)頻技術(shù)對通信系統(tǒng)具有重要的現(xiàn)實意義。直接序列擴(kuò)頻技術(shù)是應(yīng)用最廣的一種擴(kuò)頻技術(shù),F(xiàn)PGA具備高速度的并行性特...
2022-10-31 標(biāo)簽:fpga通信技術(shù)擴(kuò)頻系統(tǒng) 2033 0
FPGA調(diào)試中LVDS信號線間串?dāng)_問題
在FPGA調(diào)試過程中,除了邏輯代碼本身的質(zhì)量之外,F(xiàn)PGA板子上PCB走線、接插件質(zhì)量等因素的影響也非常重要。
FPGA常年來被用作專用芯片(ASIC)的小批量替代品,然而近年來在微軟、百度等公司的數(shù)據(jù)中心大規(guī)模部署,以同時提供強(qiáng)大的計算能力和足夠的靈活性。
FPGA系統(tǒng)調(diào)試與測試及結(jié)論
本設(shè)計的實現(xiàn)對醫(yī)院培養(yǎng)的經(jīng)驗少的醫(yī)生盡快掌握心臟手術(shù)操作流程很有價值,未來將可以培養(yǎng)更多從事心臟手術(shù)工作的醫(yī)學(xué)專業(yè)畢業(yè)的學(xué)生或剛剛從事這個行業(yè)的社會醫(yī)生。
2022-10-28 標(biāo)簽:fpga寄存器數(shù)字系統(tǒng) 851 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |