完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12490個 瀏覽:613159次 帖子:7847個
Nexys3學(xué)習(xí)手記2:建立自己的開發(fā)環(huán)境
接過Nexys3時,本以為能夠提供一張資料光盤,結(jié)果大失所望,除了靜電袋里一塊精致的電路板,就只有一條用于供電和下載的USB連接線和兩張活頁。
MAC發(fā)送模塊可將上層協(xié)議提供的數(shù)據(jù)封裝之后通過MII接口發(fā)送給PHY。
FPGA verilog實現(xiàn)的1602時鐘計數(shù)器
網(wǎng)上很少用人公開這一類代碼,一搜FPGA 1602,都是寫一個靜態(tài)的顯示,在實際應(yīng)用中,是沒有用的,因此這個簡單的例子,給大家拋磚引玉了!
2017-02-11 標(biāo)簽:FPGA1602時鐘計數(shù)器 1976 0
在排布FPGA管腳生成ucf文件的過程中,當(dāng)FPGA管腳較多的時候,手工排布管腳不僅效率低,而且很容易出錯。借助PlanAhead和Adept等工具,可...
和所有的數(shù)字電路一樣,毛刺也是FPGA電路中的棘手問題,它的出現(xiàn)會影響電路工作的穩(wěn)定性,可靠性,嚴重時會導(dǎo)致整個數(shù)字系統(tǒng)的誤動作和邏輯紊亂。
設(shè)計過FPGA的原理圖,看FPGA的手冊,說管腳的分配問題,如時鐘管腳要用GC類管腳,而且單端時鐘輸入時要用P類型的管腳,不能用N類型管腳等等。
2017-02-11 標(biāo)簽:FPGA 1.2萬 0
如何學(xué)好FPGA呢,很多人很困惑,多數(shù)停留在基礎(chǔ)位置徘徊,我就這方面問題給大家談幾點自己的看法。
使用Signal Tap II采集到的數(shù)據(jù)進行Matlab仿真
在使用FPGA進行無線通信或者進行信號處理時,一般按照這樣的步驟進行
2017-02-11 標(biāo)簽:FPGAMatlab仿真Signal Tap II 3515 0
FPGA設(shè)計全流程:ModelsimSynplify.ProISE
介紹如何編譯HDL必須的Xilinx庫和結(jié)構(gòu)仿真。創(chuàng)建將被編譯庫的目錄在編譯庫之前,最好先建立一個目錄(事實上必須建立一個目錄),步驟如下
2017-02-11 標(biāo)簽:FPGAFPGA設(shè)計Xilinx 1363 0
基于System Generator的FPGA開發(fā)總結(jié)
前一陣一直在忙,所以沒有來得及寫博文。弄完雜七雜八的事情,又繼續(xù)FPGA的研究。使用Verilog HDL語言和原理圖輸入來完成FPGA設(shè)計的方法都試驗...
7 FPGA SATA3.0 6Gbps Host IP通過UNH
IntelliProp的SATA 6Gb/s Host IP核剛剛在新罕布什爾大學(xué)互通測試實驗室(UNH-IOL)通過認證測試。
借助Intel i7 處理器和 Xilinx FPGA實現(xiàn)的開放式毫米波測試平臺
美國國家儀器公司(NI)和德國德累斯頓工業(yè)大學(xué)開展合作,通過世界上第一臺開放式毫米波測試平臺來拓展德累斯頓5G實驗室(D5GL),該測試平臺能實時處理超...
一步一步學(xué)ZedBoard Zynq(三):使用自帶外設(shè)IP讓ARM PS訪問FPGA
這一節(jié)的目的是使用XPS為ARM PS?處理系統(tǒng)?添加額外的IP。從IP Catalog 標(biāo)簽添加GPIO,并與ZedBoard板子上的8個LED燈相連...
一步一步學(xué)ZedBoard Zynq(二):使用PL做流水燈
《一步一步學(xué)ZedBoard & Zynq》系列第二篇,目的是為了學(xué)習(xí)不使用ARM PS情況下,只對Zynq PL的編程方法,同時學(xué)習(xí)Xilinx?Pl...
Luke Miller并非一開始就是HLS(高層次綜合)的倡導(dǎo)者。在使用早期的工具版本的時候,他似乎有過一些糟糕的經(jīng)歷。
2017-02-10 標(biāo)簽:FPGAFPGA設(shè)計HLS 3751 0
基于賽靈思Kintex-7 FPGA設(shè)計或硬件原型的快速部署方法
PLDA集團的990美元XpressK7 PCIe板卡,為系統(tǒng)設(shè)計師提供了一個基于賽靈思Kintex-7 FPGA設(shè)計或硬件原型的快速部署方法。這個主板...
2017-02-10 標(biāo)簽:FPGAFPGA設(shè)計賽靈思 2465 0
基于FPGA的低成本MIPI接口,專門針對視頻顯示器和攝像頭的。設(shè)計嵌入式系統(tǒng)DSI和CSI-2視頻接口的用戶現(xiàn)在即可采用低成本MIPI接口
Maxim為三款Xilinx FPGA參考設(shè)計提供電源管理方案
Maxim Integrated Products, Inc. (NASDAQ: MXIM)宣布成為Xilinx UltraScale FPGA電源方案...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |