完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12490個(gè) 瀏覽:613178次 帖子:7848個(gè)
FPGA實(shí)現(xiàn)雙調(diào)排序算法的探索與實(shí)踐
雙調(diào)排序(BitonicSort)是數(shù)據(jù)獨(dú)立(Data-independent)的排序算法,即比較順序與數(shù)據(jù)無(wú)關(guān),特別適合并行執(zhí)行。在了解雙調(diào)排序算法之...
基于IXP2400和FPGA的系統(tǒng)結(jié)構(gòu)及實(shí)現(xiàn)CAM的設(shè)計(jì)
互聯(lián)網(wǎng)絡(luò)蓬勃發(fā)展的今天,在網(wǎng)絡(luò)入侵檢測(cè)系統(tǒng)(NIDS)中,大部分的網(wǎng)絡(luò)入侵檢測(cè)設(shè)備幾乎都依賴(lài)于一些基于特征碼檢測(cè)的字符串匹配算法,而字符串匹配算法的實(shí)現(xiàn)...
FPGA在自動(dòng)駕駛中的挑戰(zhàn)與實(shí)踐
在前不久的 Baidu Create 2019 百度 AI 開(kāi)發(fā)者大會(huì)上,Apollo 發(fā)布了業(yè)內(nèi)首創(chuàng)的 AVP 專(zhuān)用車(chē)載計(jì)算平臺(tái)——百度 AVP 專(zhuān)用...
2019-07-31 標(biāo)簽:FPGA自動(dòng)駕駛 956 0
當(dāng)采用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)進(jìn)行設(shè)計(jì)時(shí),電源排序是需要考慮的一個(gè)重要的方面。通常情況下,F(xiàn)PGA 供應(yīng)商都規(guī)定了電源排序要求,因?yàn)橐粋€(gè)FPGA所需...
FPGA開(kāi)發(fā)與學(xué)習(xí)連載:Verilog設(shè)計(jì)經(jīng)驗(yàn)談
Verilog中,用always塊設(shè)計(jì)組合邏輯電路時(shí),在賦值表達(dá)式右端參與賦值的所有信號(hào)都必須在 always @(敏感電平列表)中列出,always中...
可實(shí)現(xiàn)滿(mǎn)足電源預(yù)算要求的FPGA設(shè)計(jì)
隨著便攜和以電池供電的應(yīng)用快速增加,低功耗設(shè)計(jì)已成為延長(zhǎng)電池壽命所不可或缺的任務(wù)。此外,在決定產(chǎn)品尺寸、重量、和效率時(shí),功耗也扮演了重要角色。由于消費(fèi)性...
在電源電路設(shè)計(jì)中我們往往忽略了電容的存在,其實(shí),作為一款優(yōu)秀的設(shè)計(jì),電源設(shè)計(jì)應(yīng)當(dāng)是很重要的,它很大程度影響了整個(gè)系統(tǒng)的性能和成本。
fpga串口通信的verilog驅(qū)動(dòng)編程解析
串口的全程為串行接口,也稱(chēng)為串行通信接口,是采用串行通信方式的擴(kuò)展接口。與串口對(duì)應(yīng)的并行接口,例如高速AD和DA,
基于FPGA進(jìn)行DNN設(shè)計(jì)經(jīng)驗(yàn)總結(jié)
深度神經(jīng)網(wǎng)絡(luò)(deep nearal network)是機(jī)器學(xué)習(xí)發(fā)展20年來(lái)取得的最大突破,比如在語(yǔ)音識(shí)別方面,相比于傳統(tǒng)方法,其將錯(cuò)誤率降低了30%;
2023-03-21 標(biāo)簽:fpga深度神經(jīng)網(wǎng)絡(luò)dnn 952 0
在 FPGA 設(shè)計(jì)中,復(fù)位起到的是同步信號(hào)的作用,能夠?qū)⑺械拇鎯?chǔ)元件設(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計(jì)中,設(shè)計(jì)人員一般把全局復(fù)位作為一個(gè)外部引腳來(lái)實(shí)現(xiàn),在...
通過(guò)使用Xilinx 的 XC7A35T-2CSG325C Artix-7 FPGA,ThunderScope 可以將 1 GB/s 的實(shí)時(shí)采樣數(shù)據(jù)傳輸...
2023-08-29 標(biāo)簽:fpga示波器數(shù)據(jù)傳輸 950 0
用LatticeXP FPGA 橋接吉比特媒體獨(dú)立接口
用LatticeXP FPGA 橋接吉比特媒體獨(dú)立接口 吉比特媒體獨(dú)立接口是一種以太網(wǎng)接口,簡(jiǎn)稱(chēng)GMII(Gigabit Media Independ...
2009-09-27 標(biāo)簽:FPGA 949 0
基于FPGA開(kāi)發(fā)板的OV7670 驅(qū)動(dòng)設(shè)計(jì)
在一些攝像頭中,pwdn管腳和rst管腳有時(shí)會(huì)直接省略掉。pwdn管腳為電源掉電模式管腳,低電平表示為正常模式,高電平表示掉電模式。使用時(shí),將pwdn管...
FPGA系統(tǒng)中有源電容放電電路設(shè)計(jì)需注意哪些問(wèn)題
電信設(shè)備,服務(wù)器和數(shù)據(jù)中心的FPGA具有多個(gè)電源軌,需要正確排序才能安全地為這些系統(tǒng)上下供電。高可靠性DC-DC穩(wěn)壓器和FPGA電源管理的設(shè)計(jì)人員需要一...
我們?cè)诒容^FPGA的芯片參數(shù)時(shí)經(jīng)常說(shuō)某一款FPGA是多少萬(wàn)門(mén)的,也有的說(shuō)其有多少個(gè)LE,那么二者之間有何關(guān)系呢? FPGA等效門(mén)數(shù)的計(jì)算方法有兩種...
DisplayPort是第一個(gè)依賴(lài)數(shù)據(jù)包數(shù)據(jù)傳輸技術(shù)的顯示連接接口,這種數(shù)據(jù)包化傳輸技術(shù)可以在以太網(wǎng)、USB和PCI Express等技術(shù)中找到。
中國(guó)鐵路網(wǎng)的Dijkstra算法實(shí)現(xiàn)案例
該項(xiàng)目分別在DE1-SOC開(kāi)發(fā)板的FPGA和HPS上實(shí)現(xiàn)了Dijkstra算法,能在中國(guó)鐵路網(wǎng)中找到兩站之間的最短距離和路線。
目前,我國(guó)對(duì)于汽車(chē)電子系統(tǒng)的研究還不夠深入。汽車(chē)制動(dòng)防抱死系統(tǒng)、安全氣囊、自動(dòng)變速器和柴油機(jī)電控系統(tǒng)等僅在部分高校和企業(yè)進(jìn)行了探索性研究,并未進(jìn)入實(shí)用階段。
使用FPGA實(shí)現(xiàn)低成本汽車(chē)多總線橋接
汽車(chē)電子將不再局限于引擎管理系統(tǒng)或車(chē)身控制,而是擴(kuò)展至新的領(lǐng)域,諸如信息娛樂(lè)、通信以及司機(jī)/乘客輔助系統(tǒng)等。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |