完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12576個 瀏覽:617558次 帖子:7893個
鋯石FPGA A4_Nano開發(fā)板視頻:數(shù)碼管進階
數(shù)碼管,也稱作輝光管,是一種可以顯示數(shù)字和其他信息的電子設(shè)備。玻璃管中包括一個金屬絲網(wǎng)制成的陽極和多個陰極。大部分數(shù)碼管陰極的形狀為數(shù)字。
QAM調(diào)制技術(shù)用兩路獨立的基帶信號對頻率相同、相位正交的兩個載波進行調(diào)幅,并將已調(diào)信號加在一起進行傳輸。nQAM代表n個狀態(tài)的正交調(diào)幅,一般有二進制(...
所謂綜合,就是將HDL語言、原理圖等設(shè)計輸入翻譯成由與、或、非門和RAM、觸發(fā)器等基本邏輯單元的邏輯連接( 網(wǎng)表),并根據(jù)目標和要求( 約束條件) 優(yōu)化...
“把算法用RTL實現(xiàn),怎么做?” 這個問題,對于芯片設(shè)計工程師、芯片算法工程師、FPGA工程師來講,是非常重要的問題。 算法時代來臨, 學(xué)習(xí) 將算法轉(zhuǎn)化...
淺談華為基站的PCB電路設(shè)計結(jié)構(gòu)
該基站的雙工器似乎是虹膜耦合腔濾波器,與一些腔間耦合。輸入和輸出的耦合是T,是諧振器上的一個連接部分,而不是耦合回路。頻率由電容帽調(diào)節(jié),濾波器是寬信號的...
采用Fusion FPGA實現(xiàn)擴散爐溫控系統(tǒng)的軟硬件設(shè)計
當前國內(nèi)外溫控設(shè)備以單路控制居多,只能控制一路加熱沒備。在國內(nèi),可以對高溫設(shè)備同時多路溫度監(jiān)控系統(tǒng)的研發(fā)還是相對滯后,大多數(shù)設(shè)備都是通過RS232接口或...
2020-05-03 標簽:fpga接口監(jiān)控系統(tǒng) 1174 0
一般情況下,系統(tǒng)中統(tǒng)一用posedge避免用negedge,降低設(shè)計的復(fù)雜度,可減少出錯。
2022-07-27 標簽:fpga時序邏輯Verilog HDL 1173 0
以FPGA和CPLD為基礎(chǔ)的靈活可行的降低汽車電子物料成本解決方案
汽車制造商們堅持不懈地改進車內(nèi)舒適性、安全性、便利性、工作效能和娛樂性,反過來,這些努力又推動了各種車內(nèi)數(shù)字技術(shù)的應(yīng)用。
基于FPGA的視覺、聽覺誘發(fā)電位系統(tǒng)的設(shè)計
誘發(fā)電位是神經(jīng)系統(tǒng)接受各種外界刺激后所產(chǎn)生的特異性電反應(yīng)。它在中樞神經(jīng)系統(tǒng)及周圍神經(jīng)系統(tǒng)的相應(yīng)部位被檢出,與刺激有鎖時關(guān)系的電位變化,具有能定量及定位的...
數(shù)字電路根據(jù)邏輯功能的不同特點,可以分成兩大類:一類叫做組合邏輯電路,簡稱組合電路或組合邏輯;另一類叫做時序邏輯電路,簡稱時序電路或時序邏輯。
謹慎地選擇高端 FPGA (包括 Arria 10) 的電源管理解決方案應(yīng)謹慎地選擇。經(jīng)過審慎考慮的電源管理設(shè)計可縮減 PCB 尺寸、重量和復(fù)雜性,并可...
借助Intel i7 處理器和 Xilinx FPGA實現(xiàn)的開放式毫米波測試平臺
美國國家儀器公司(NI)和德國德累斯頓工業(yè)大學(xué)開展合作,通過世界上第一臺開放式毫米波測試平臺來拓展德累斯頓5G實驗室(D5GL),該測試平臺能實時處理超...
如何在FPGA中實現(xiàn)隨機數(shù)發(fā)生器
分享如何在Xilinx Breadboardable Spartan-7 FPGA, CMOD S7中實現(xiàn)4位偽隨機數(shù)發(fā)生器(PRNGs)。
快速高效的實現(xiàn)浮點復(fù)數(shù)矩陣分解
浮點具有更大的數(shù)據(jù)動態(tài)范圍,從而在很多算法中只需要一種數(shù)據(jù)類型的優(yōu)勢。本文介紹如何使用Vivado HLS實現(xiàn)浮點復(fù)數(shù)矩陣分解。使用HLS可以快速,高效...
Ryft 公司在本次展會上展示了他們的 Ryft ONE 產(chǎn)品(具有超快速、簡單易用、可擴展的 FPGA 加速平臺),該數(shù)據(jù)分析平臺可以應(yīng)用在數(shù)據(jù)中心等...
2019-08-01 標簽:fpga 1165 0
FPGA領(lǐng)域NoC硬件架構(gòu)下的應(yīng)用
交換機根據(jù)所選拓撲采用在網(wǎng)絡(luò)節(jié)點之間路由信號的任務(wù)。請注意,NoC 的架構(gòu)假設(shè)使用了一個相當強大的開關(guān),這將提供最低水平的延遲(最多納秒)。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |