完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12607個(gè) 瀏覽:619003次 帖子:7910個(gè)
對于FPGA/DSP概念與特點(diǎn)的分享和總結(jié)
DSP就是一個(gè)指令比較獨(dú)特的處理器。它雖然是通用處理器,但是實(shí)際上不怎么“通用”。技術(shù)很牛的人可以用DSP做一臺電腦出來跑windows,而實(shí)際上真正這...
工程師教您如何在FPGA上優(yōu)化實(shí)現(xiàn)復(fù)數(shù)浮點(diǎn)計(jì)算
高性能浮點(diǎn)處理一直與高性能CPU相關(guān)聯(lián)。在過去幾年中,GPU也成為功能強(qiáng)大的浮點(diǎn)處理平臺,超越了圖形,稱為GP-GPU(通用圖形處理單元)。新創(chuàng)新是在苛...
fpga數(shù)字鐘介紹_fpga數(shù)字鐘設(shè)計(jì)
數(shù)字鐘實(shí)際上是一個(gè)對標(biāo)準(zhǔn)頻率(1HZ)進(jìn)行計(jì)數(shù)的計(jì)數(shù)電路。由于計(jì)數(shù)的起始時(shí)間不可能與標(biāo)準(zhǔn)時(shí)間(如北京時(shí)間)一致,故需要在電路上加一個(gè)校時(shí)電路,同時(shí)標(biāo)準(zhǔn)的...
fpga介紹_fpga芯片系統(tǒng)結(jié)構(gòu)圖
。FPGA芯片主要由7部分完成,分別為:可編程輸入輸出單元、基本可編程邏輯單元、完整的時(shí)鐘管理、嵌入塊式RAM、豐富的布線資源、內(nèi)嵌的底層功能單元和內(nèi)嵌...
能在很短時(shí)間內(nèi)快速構(gòu)建任意波形的FPGA
DDS頻率合成器具有頻率分辨率高,輸出頻點(diǎn)多,可達(dá)2N個(gè)頻點(diǎn)(假設(shè)DDS相位累加器的字長是N);頻率切換速度快,可達(dá)us量級;頻率切換時(shí)相位連續(xù)的優(yōu)點(diǎn),...
LCD電路及高速ADC+FPGA+ DSP的設(shè)計(jì)方案介紹
隨著人們生活水平的提高,公路上的私家車輛也增多了,但隨之帶來的問題就是交通事故發(fā)生率居高不下,嚴(yán)重危害著人們的生命安全。文中就如何預(yù)防交通事故發(fā)生,研究...
設(shè)計(jì)FPGA系統(tǒng)時(shí)通常需要考慮的問題分析
許多工程師認(rèn)為,只要定義了 FPGA 的功能,工作就算完成了。但實(shí)際上將 FPGA 插入 PCB 時(shí)也會(huì)面臨一系列挑戰(zhàn)。 對于許多工程師和項(xiàng)目經(jīng)理來說,...
2018-01-12 標(biāo)簽:fpga 2825 0
基于 FPGA 客戶端的分布式計(jì)算網(wǎng)絡(luò)設(shè)計(jì)
高校和私企正在應(yīng)用分布式平臺,而不是安裝速度更快、耗電更大的超級計(jì)算機(jī)來解決日益復(fù)雜的科學(xué)算法,針對SETI@home 這樣的項(xiàng)目,他們則使用數(shù)以千計(jì)的...
2018-01-12 標(biāo)簽:fpga 1487 0
新手的FPGA學(xué)習(xí)必備的四個(gè)基礎(chǔ)知識詳解
FPGA 已成為現(xiàn)今的技術(shù)熱點(diǎn)之一,無論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。網(wǎng)絡(luò)上各種開發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT...
2018-01-12 標(biāo)簽:fpga 4.4萬 0
1. FPGA 開發(fā)流程: 電路設(shè)計(jì)與設(shè)計(jì)輸入 ;仿真驗(yàn)證:利用Xilinx集成的仿真工具足矣 ;邏輯綜合:利用XST(Xilinx Synthesis...
2018-01-12 標(biāo)簽:fpga 1.1萬 0
基于FPGA硬件平臺的可重構(gòu)系統(tǒng)調(diào)度算法詳解
可重構(gòu)系統(tǒng)是指以軟件改變硬件結(jié)構(gòu)以實(shí)現(xiàn)具體應(yīng)用的計(jì)算平臺,一般由非柔性但可編程的處理器和柔性的以程序控制重構(gòu)的數(shù)字邏輯器件構(gòu)成。目前國內(nèi)外的可重構(gòu)系統(tǒng)...
基于FPGA的PCIe總線接口的DMA控制器的實(shí)現(xiàn)并進(jìn)行仿真驗(yàn)證
本文實(shí)現(xiàn)的基于FPGA的PCIe總線接口的DMA控制器是在Altera PHY IP和Synopsys Core IP的基礎(chǔ)上實(shí)現(xiàn)的,利用Syno...
關(guān)于FPGA時(shí)序以及時(shí)序收斂的基本概念詳解
FPGA器件的需求取決于系統(tǒng)和上下游(upstream and downstrem)設(shè)備。我們的設(shè)計(jì)需要和其他的devices進(jìn)行數(shù)據(jù)的交互,其他的d...
賽靈思FPGA卷積神經(jīng)網(wǎng)絡(luò),云中的機(jī)器學(xué)習(xí)
人工智能正在經(jīng)歷一場變革,這要得益于機(jī)器學(xué)習(xí)的快速進(jìn)步。在機(jī)器學(xué)習(xí)領(lǐng)域,人們正對一類名為“深度學(xué)習(xí)”算法產(chǎn)生濃厚的興趣,因?yàn)檫@類算法具有出色的大數(shù)據(jù)集...
2018-07-11 標(biāo)簽:FPGA賽靈思機(jī)器學(xué)習(xí) 2916 0
關(guān)于CPU和FPGA的概念以及兩者之間的聯(lián)系詳解
看到Intel最近發(fā)布了QPI直連FPGA的架構(gòu),冬瓜哥回想起幾個(gè)月前寫的一篇文章,現(xiàn)在重新分享給大家。從中你可以了解為何需要FPGA,F(xiàn)PGA是怎么...
現(xiàn)如今,賽靈思 FPGA 上采用低電壓差分信令 (LVDS) 輸入, 僅需一個(gè)電阻器和一個(gè)電容器就能實(shí)現(xiàn)模擬輸入信號的數(shù)字化 。 由于數(shù)百組 LVDS ...
QuickPlay 的高級工作流程讓軟件開發(fā)人員迅速構(gòu)建基于 FPGA 的高效應(yīng)用。 隨著物聯(lián)網(wǎng)和大數(shù)據(jù)處理的崛起,人們對數(shù)據(jù)傳輸和處理的需求急劇增長,...
2018-01-11 標(biāo)簽:fpga 963 0
FPGA即現(xiàn)場可編程門陣列,屬于可編程邏輯器件的一種。隨著工藝的進(jìn)步和EDA設(shè)計(jì)工具的不斷發(fā)展,F(xiàn)PGA的門檻(學(xué)習(xí)成本和價(jià)格成本)也越來越低,目前已經(jīng)...
2018-01-10 標(biāo)簽:fpga 2978 0
介紹使用Vivado HLS時(shí)的幾個(gè)誤區(qū)
在實(shí)際工程中,如何利用好這一工具仍值得考究。本文將介紹使用Vivado HLS時(shí)的幾個(gè)誤區(qū)。
2018-01-10 標(biāo)簽:fpgac++vivado hls 2.0萬 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |