完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12609個(gè) 瀏覽:619099次 帖子:7910個(gè)
多軸電機(jī)控制設(shè)計(jì)【DSP解決方案與FPGA電機(jī)控制解決方案的比較】
現(xiàn)代傳動(dòng)系統(tǒng)要集成控制回路精度、擴(kuò)展性、網(wǎng)絡(luò)通信、外設(shè)控制、數(shù)據(jù)和設(shè)計(jì)安全、功能安全和可靠性等特性,這是十分重要的。此外,電機(jī)必須準(zhǔn)確并且同步控制,同時(shí)...
了解一些基礎(chǔ)的、用來(lái)處理數(shù)據(jù)的集成電路芯片
可是,這么多芯片,按照功能分類,有專門用于計(jì)算的、有專門用于控制的、有專門用于存儲(chǔ)的……按照集成電路規(guī)模分,有超大規(guī)模,大規(guī)模,和古老的中規(guī)模、小規(guī)模。...
商湯聯(lián)合提出基于FPGA的Winograd算法:改善FPGA上的CNN性能 降低算法復(fù)雜度
商湯科技算法平臺(tái)團(tuán)隊(duì)和北京大學(xué)高能效實(shí)驗(yàn)室聯(lián)合提出一種基于 FPGA 的快速Winograd算法,可以大幅降低算法復(fù)雜度,改善 FPGA 上的 CNN 性能。
一文了解華為云FPGA異構(gòu)計(jì)算技術(shù)火爆的原因
2017年12月23日,星期六, 華為云FPGA 異構(gòu)計(jì)算技術(shù)私享會(huì)在上海3W咖啡成功舉辦。原定150人的活動(dòng)一經(jīng)發(fā)布, 近600人報(bào)名參加, 雖經(jīng)多方...
BittWare發(fā)布FPGA服務(wù)器_服務(wù)器I/O帶寬竟達(dá)到驚人的3.2Tbps!
你相信一臺(tái)服務(wù)器的I/O帶寬可以達(dá)到3.2Tbps嗎?BittWare最新發(fā)布的TeraBox 1432D 1U FPGA服務(wù)器,一款提供32個(gè)100G...
賽靈思以客戶為導(dǎo)向_用FPGA助力中國(guó)AI創(chuàng)新創(chuàng)業(yè)浪潮
在AI算法尚不成熟的時(shí)候,可編程的靈活性給予了FPGA一定的市場(chǎng)優(yōu)勢(shì)。 但是,隨著目前AI算法進(jìn)一步成熟,各類全定制化的AI芯片開始陸續(xù)出現(xiàn),比如搭載了...
2017年FPGA成為各大云廠商爭(zhēng)相關(guān)注的焦點(diǎn),而華為云FPGA加速云服務(wù)自上線以來(lái),一直致力于為客戶創(chuàng)造更多價(jià)值,因此華為不僅開放了其在FPGA領(lǐng)域多...
提起計(jì)算速度,我們首先能想到的是云計(jì)算。云計(jì)算有數(shù)不清的好處,例如計(jì)算快,計(jì)算數(shù)據(jù)的量大,等等。但智者千慮必有一失,沒(méi)有云計(jì)算的廠家能夠保證他能做任何的...
基于FPGA的SOA三層架構(gòu)的網(wǎng)絡(luò)硬盤控制器設(shè)計(jì)
隨著電子郵箱及網(wǎng)絡(luò)硬盤的普及,用戶可不用攜帶存儲(chǔ)設(shè)備,而直接通過(guò)網(wǎng)絡(luò)進(jìn)行數(shù)據(jù)的上傳和下載,實(shí)現(xiàn)個(gè)人數(shù)據(jù)的管理。然而,使用網(wǎng)絡(luò)運(yùn)營(yíng)商提供的網(wǎng)絡(luò)硬盤可用空間...
針對(duì)飛控模擬裝置的HDLC協(xié)議控制器的設(shè)計(jì)
高級(jí)數(shù)據(jù)鏈路控制(HDLC,High-Level Data Control)是一種同步數(shù)據(jù)傳輸、面向比特的數(shù)據(jù)鏈路層協(xié)議,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同...
基于FPGA的移動(dòng)終端信號(hào)處理器設(shè)計(jì)
隨著實(shí)時(shí)數(shù)字信號(hào)處理技術(shù)的發(fā)展,ARM、DSP和FPGA體系結(jié)構(gòu)成為3G移動(dòng)終端實(shí)現(xiàn)的主要方式。本文的設(shè)計(jì)通過(guò)ARM對(duì)目標(biāo)及環(huán)境進(jìn)行建模、運(yùn)算,生成網(wǎng)絡(luò)...
2018-04-26 標(biāo)簽:fpga信號(hào)處理器數(shù)模轉(zhuǎn)換器 1676 0
基于FPGA的行人檢測(cè)的智能視頻監(jiān)控設(shè)計(jì)方案
智能視頻監(jiān)控是計(jì)算機(jī)視覺(jué)的一個(gè)重要應(yīng)用領(lǐng)域,有著廣闊的應(yīng)用前景,尤其是那些對(duì)安全要求比較敏感的場(chǎng)合,如飛機(jī)場(chǎng)、地鐵站、銀行、超市等。
2018-03-23 標(biāo)簽:fpga視頻監(jiān)控 1603 0
FPGA開發(fā)從邏輯設(shè)計(jì)做起,結(jié)合軟+硬+系統(tǒng)很重要
FPGA大多是邏輯開發(fā)者,但只做邏輯的話局限性太大,而且現(xiàn)在的趨勢(shì)也是FPGA軟件話了,SDSOC就是證明。所以,我們應(yīng)該提前擴(kuò)充知識(shí)面,而且你會(huì)發(fā)現(xiàn)復(fù)...
FPGA的FIR抽取濾波器設(shè)計(jì)詳細(xì)教程
文介紹了FIR抽取濾波器的工作原理,重點(diǎn)闡述了用XC2V1000實(shí)現(xiàn)FIR抽取濾波器的方法,并給出了仿真波形和設(shè)計(jì)特點(diǎn)。
如何利用可編程邏輯實(shí)現(xiàn)數(shù)據(jù)中心互連 DCI互連盒架構(gòu)解讀
隨著實(shí)施基于云的服務(wù)和機(jī)器到機(jī)器通信所產(chǎn)生的數(shù)據(jù)呈指數(shù)級(jí)增長(zhǎng),數(shù)據(jù)中心面臨重重挑戰(zhàn)。如何使可編程邏輯實(shí)現(xiàn)數(shù)據(jù)中心互連至關(guān)重要。
本項(xiàng)目利用加速度傳感器檢測(cè)疲勞駕駛,以FPGA作為嵌入式控制核心,控制加速度傳感器采集車輛行駛時(shí)的轉(zhuǎn)向加速度與駕駛員頭部運(yùn)動(dòng)狀態(tài)等信號(hào),經(jīng)過(guò)相關(guān)算法對(duì)數(shù)...
2018-03-21 標(biāo)簽:fpga檢測(cè)系統(tǒng) 2586 0
在FPGA上實(shí)現(xiàn)一個(gè)模塊,求32個(gè)輸入中的最大值和次大值,32個(gè)輸入由一個(gè)時(shí)鐘周期給出。
2018-06-28 標(biāo)簽:fpga 8795 0
Altera宣布為高性能FPGA提供高效的電源轉(zhuǎn)換解決方案
2014年4月8號(hào),北京Altera公司(Nasdaq: ALTR)今天宣布開始提供新款電源轉(zhuǎn)換解決方案,方便了電路板開發(fā)人員設(shè)計(jì)負(fù)載點(diǎn)電源方案,以最低...
2018-02-11 標(biāo)簽:FPGAAltera電源轉(zhuǎn)換 5336 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |