完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12610個(gè) 瀏覽:619320次 帖子:7912個(gè)
利用單片機(jī)和FPGA器件實(shí)現(xiàn)等效和實(shí)時(shí)采樣方式的數(shù)字示波器設(shè)計(jì)
選擇實(shí)時(shí)采樣和等效采樣相結(jié)合的方式,實(shí)時(shí)采樣速率小于1 MS/s,水平分辨率至少為20點(diǎn)/div,故系統(tǒng)50 kHz以下采用實(shí)時(shí)采樣方式,而50 kHz...
如何在Linux下搭建GNU Radio平臺(tái)及它的應(yīng)用分析
GNU Radio是一個(gè)開(kāi)源的軟件無(wú)線電開(kāi)發(fā)平臺(tái),可以通過(guò)圖形化界面或C++、Python等文本語(yǔ)言快速開(kāi)發(fā)軟件無(wú)線電應(yīng)用,本文介紹了Linux下GNU...
基于FPGA器件EPXA10實(shí)現(xiàn)MPEG-2傳輸流解復(fù)用器的設(shè)計(jì)
隨著芯片技術(shù)的發(fā)展,F(xiàn)PGA的容量已經(jīng)達(dá)到上百萬(wàn)門(mén)級(jí),從而使FPGA成為設(shè)計(jì)的選擇之一。Altera公司的FPGA芯片EPXA10應(yīng)用SOPC技術(shù),集高...
在微處理器系統(tǒng)里實(shí)現(xiàn)兩種簡(jiǎn)單的FPGA配置方式
可編程邏輯器件(PLD)廣泛應(yīng)用在各種電路設(shè)計(jì)中?;诓檎冶砑夹g(shù)、SRAM工藝的大規(guī)模PLD/FPGA,密度高且觸發(fā)器多,適用于復(fù)雜的時(shí)序邏輯,如數(shù)字信...
在FPGA上實(shí)現(xiàn)單精度浮點(diǎn)加法運(yùn)算器算法的設(shè)計(jì)
圖像處理通常采用軟件或者數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)。如果利用軟件實(shí)現(xiàn),運(yùn)行時(shí)會(huì)耗費(fèi)較多的PC資源,而且算法越復(fù)雜時(shí)耗費(fèi)的資源就越多,對(duì)于需要高速處理的...
利用FPGA系列的DDR能力解決DDR存儲(chǔ)器的接口設(shè)計(jì)
目前存儲(chǔ)器接口經(jīng)常要求時(shí)鐘速度超過(guò)200MHz以滿足線卡和交換卡的吞吐量要求,這是FPGA架構(gòu)的主要挑戰(zhàn)。PLL是基本的允許控制時(shí)鐘數(shù)據(jù)關(guān)系的部件。
基于RFID技術(shù)與FPGA技術(shù)相結(jié)合實(shí)現(xiàn)閱讀器的設(shè)計(jì)
RFID 系統(tǒng)由閱讀器(Reader),電子標(biāo)簽( Tag) 和后臺(tái)數(shù)據(jù)庫(kù)組成 ,見(jiàn)圖1。閱讀器從附著在物品上的Tag中讀取數(shù)據(jù),這些數(shù)據(jù)在閱讀器或送給...
在電路設(shè)計(jì)中采用一些技巧解決信號(hào)同步問(wèn)題
只有最初級(jí)的邏輯電路才使用單一的時(shí)鐘。大多數(shù)與數(shù)據(jù)傳輸相關(guān)的應(yīng)用都有與生俱來(lái)的挑戰(zhàn),即跨越多個(gè)時(shí)鐘域的數(shù)據(jù)移動(dòng),例如磁盤(pán)控制器、CDROM/DVD 控制...
采用FPGA器件和模數(shù)轉(zhuǎn)換器實(shí)現(xiàn)A/D數(shù)據(jù)采集卡的設(shè)計(jì)
高速A/D采集技術(shù)已在許多領(lǐng)域得到愈來(lái)愈廣泛的應(yīng)用,本文將詳細(xì)論述采用CPLD技術(shù)來(lái)實(shí)現(xiàn)120MHz高速A/D采集卡的設(shè)計(jì)方法,該采集卡具有包括負(fù)延遲觸...
2020-03-04 標(biāo)簽:fpgacpld模數(shù)轉(zhuǎn)換器 4101 0
基于FPGA芯片和SOPC技術(shù)實(shí)現(xiàn)時(shí)標(biāo)語(yǔ)音信號(hào)錄取系統(tǒng)的設(shè)計(jì)
語(yǔ)音通信電臺(tái)是當(dāng)今軍事指揮、工業(yè)調(diào)度和日常生產(chǎn)活動(dòng)中主要的溝通設(shè)備,其通信質(zhì)量與抗干擾能力將對(duì)國(guó)防和經(jīng)濟(jì)建設(shè)產(chǎn)生直接影響。語(yǔ)音電臺(tái)抗干擾客觀評(píng)估系統(tǒng)(以...
以Virtex5開(kāi)發(fā)板和SPI FLASH為基礎(chǔ)的FPGA多重配置分析
Xilinx 公司Virtex5 系列的FPGA 具有多重配置的特性,允許用戶在不掉電重啟的情況下,根據(jù)不同時(shí)刻的需求,可以從FLASH 中貯存的多個(gè)比...
結(jié)合WinCE 6.0嵌入式系統(tǒng)實(shí)現(xiàn)脈沖/數(shù)據(jù)發(fā)生器的設(shè)計(jì)
脈沖/數(shù)據(jù)發(fā)生器作為通用測(cè)試信號(hào)源,能夠產(chǎn)生脈沖、群脈沖和數(shù)據(jù)三種類(lèi)型的信號(hào)輸出。參數(shù)連續(xù)可調(diào)的脈沖信號(hào)和大容量、多樣化的數(shù)字信號(hào),滿足了高速數(shù)字設(shè)備中...
2018-12-04 標(biāo)簽:fpga嵌入式操作系統(tǒng) 1749 0
基于演化硬件技術(shù)的內(nèi)進(jìn)化容錯(cuò)模型設(shè)計(jì)與可靠性研究分析
進(jìn)化硬件(Evolution Hardware,EHW)指的是仿照自然界中以碳為基的生物進(jìn)化過(guò)程,在現(xiàn)有的FPGA芯片基礎(chǔ)上實(shí)現(xiàn)可控的“硅基進(jìn)化”.進(jìn)化...
基于ADSP2181芯片和FPGA器件實(shí)現(xiàn)通用多DSP目標(biāo)系統(tǒng)的設(shè)計(jì)
通用多DSP 目標(biāo)系統(tǒng)的構(gòu)成由6片ADSP2181、2片A/D變換器以及實(shí)現(xiàn)邏輯功能的FPGA組成,其原理框圖如圖1所示。
采用LATTICE XP系列芯片和I2C接口實(shí)現(xiàn)自動(dòng)白平衡的FPGA
本系統(tǒng)采用了LATTICE的XP系列芯片,所用軟件為splever7.0,應(yīng)用本軟件有一個(gè)新加功能,可以用FPGA的底層資源生成一個(gè)簡(jiǎn)單CPU的框架,并...
標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡解決方案及應(yīng)用優(yōu)勢(shì)
看來(lái)您已認(rèn)定,采取購(gòu)買(mǎi)并組裝現(xiàn)成的專用標(biāo)準(zhǔn)產(chǎn)品(ASSP),如嵌入式控制器、外設(shè)芯片等,然后再編寫(xiě)您自己的軟件這種做法將不能使您設(shè)計(jì)的產(chǎn)品與您競(jìng)爭(zhēng)對(duì)手的...
如何在Nios II平臺(tái)搭建RTEMS嵌入式開(kāi)發(fā)環(huán)境
隨著技術(shù)的不斷發(fā)展,嵌入式技術(shù)逐漸成為計(jì)算機(jī)技術(shù)的一個(gè)重要分支。由于嵌入式產(chǎn)品所運(yùn)用場(chǎng)合多種多樣,不同應(yīng)用場(chǎng)景對(duì)嵌入式實(shí)時(shí)響應(yīng)、成本都有著不同的需求。嵌...
在QuartusII開(kāi)發(fā)平臺(tái)上實(shí)現(xiàn)基于FPGA的音樂(lè)演奏電路的設(shè)計(jì)
應(yīng)用VHDL硬件描述語(yǔ)言,設(shè)計(jì)一個(gè)樂(lè)曲硬件演奏電路,它能將一首預(yù)先設(shè)置存儲(chǔ)好的樂(lè)曲自動(dòng)播放出來(lái),除此之外,也能夠通過(guò)按鍵的方式輸入音符,使其具備簡(jiǎn)易電子...
基于PLX965芯片和EP2S60F1020器件實(shí)現(xiàn)柔性基線測(cè)量系統(tǒng)的設(shè)計(jì)
針對(duì)雙天線干涉SAR 基線測(cè)量系統(tǒng)數(shù)據(jù)量大、實(shí)時(shí)性要求高和體積小的特點(diǎn),設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA + PCI 的實(shí)時(shí)數(shù)據(jù)采集存儲(chǔ)系統(tǒng)。 系統(tǒng)基于PC...
基于國(guó)產(chǎn)龍芯3A處理器和FPGA器件實(shí)現(xiàn)可重構(gòu)計(jì)算機(jī)的設(shè)計(jì)
當(dāng)前國(guó)際先進(jìn)抗惡劣環(huán)境計(jì)算機(jī)相關(guān)產(chǎn)品的具有一個(gè)顯著特征,即采用由超大規(guī)模FPGA實(shí)現(xiàn)的可定制技術(shù),利用FPGA器件中專門(mén)設(shè)計(jì)的硬件乘法器、乘加結(jié)構(gòu)、DS...
2020-03-16 標(biāo)簽:處理器fpga計(jì)算機(jī) 3566 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |