完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12607個 瀏覽:618947次 帖子:7910個
7 eries FPGAs SPI MultiBoot實現(xiàn)方式
7 Series FPGAs MultiBoot功能指讓FPGA從2個或者多個BIT文件中加載一個BIT文件運行程序,所以它的2個主要應(yīng)用如下: 1. ...
最近在做一個GUI的項目,想試著用FPGA實現(xiàn)一個簡單的GUI。硬件基本模塊和整個硬件系統(tǒng)已經(jīng)完成設(shè)計,但是軟件程序上還處在調(diào)試階段,由于程序比較大,F(xiàn)...
Hello,大家好,之前給大家分享了大約一百多個關(guān)于FPGA的開源項目,涉及PCIe、網(wǎng)絡(luò)、RISC-V、視頻編碼等等,這次給大家?guī)淼氖遣豢菰锏膴蕵讽?..
FPGA的設(shè)計原理 FPGA和CPLD的區(qū)別
FPGA采用SRAM進(jìn)行功能配置,可重復(fù)編程,但系統(tǒng)掉電后,SRAM中的數(shù)據(jù)丟失,因此,需要在FPGA外加EPROM,將配置數(shù)據(jù)寫入其中,系統(tǒng)每次上電自...
觸發(fā)器是FPGA設(shè)計中最常用的基本器件。觸發(fā)器工作過程中存在數(shù)據(jù)的建立(setup)和保持(hold)時間。對于使用上升沿觸發(fā)的觸發(fā)器來說,建立時間就是...
采用SmartModule模塊與FPGA器件實現(xiàn)對雷達(dá)計算機(jī)系統(tǒng)的改造
在傳統(tǒng)的艦載雷達(dá)計算機(jī)系統(tǒng)中,一般采用雙機(jī)(A,B機(jī))體制:A機(jī)負(fù)責(zé)數(shù)據(jù)的采集、跟蹤、解算,稱為任務(wù)計算機(jī);B機(jī)負(fù)責(zé)雷達(dá)綜合態(tài)勢與相關(guān)數(shù)據(jù)的顯示與操控,...
時序約束主要包括周期約束(FFS到FFS,即觸發(fā)器到觸發(fā)器)和偏移約束(IPAD到FFS、FFS到OPAD)以及靜態(tài)路徑約束(IPAD到OPAD)等3種...
通過利用FPGA器件和EP1s25F672I7芯片實現(xiàn)LDPC碼編碼器的設(shè)計
低密度奇偶校驗(Low Density Parity Check Code,LDPC)碼是一類具有稀疏校驗矩陣的線性分組碼,不僅有逼近Shannon限的...
數(shù)據(jù)中心加速芯片需求大爆發(fā),F(xiàn)PGA正領(lǐng)跑市場
在傳統(tǒng)數(shù)據(jù)中心部署方案中,計算和數(shù)據(jù)處理都是由CPU完成,存儲和網(wǎng)絡(luò)資源也是圍繞CPU進(jìn)行部署。然而,由于人工智能和物聯(lián)網(wǎng)市場的爆發(fā),云端數(shù)據(jù)量呈指數(shù)級...
2023-05-20 標(biāo)簽:FPGACPU數(shù)據(jù)中心 2105 0
數(shù)字電壓表是大學(xué)物理教學(xué)和實驗中的重要儀表,其數(shù)字化是指將連續(xù)的模擬電壓量轉(zhuǎn)換成不連續(xù)、離散的數(shù)字量并加以顯示。傳統(tǒng)的實驗用模擬電壓表功能單一、精度低、...
如何在不改變RTL代碼的情況下,優(yōu)化FPGA HLS設(shè)計
用軟件從 C 轉(zhuǎn)化來的 RTL 代碼其實并不好理解。今天我們就來談?wù)?,如何在不改?RTL 代碼的情況下,提升設(shè)計性能。 本項目所需應(yīng)用與工具:賽靈思H...
2020-12-20 標(biāo)簽:fpga 2105 0
當(dāng)今的數(shù)字系統(tǒng)往往是圍繞CPLD/ FPGA 進(jìn)行設(shè)計的, 首選的方案是采用同步時序電路設(shè)計 , 也稱作單時鐘系統(tǒng), 電路中所有觸發(fā)器的時鐘輸入端共享同...
ARM核是一個非常緊湊的設(shè)計,影子寄存器的引入就是這種設(shè)計的表現(xiàn)。通過引入影子寄存器,指令可以重復(fù)使用相同的寄存器編碼,但是在不同模式下,這些編碼對應(yīng)不...
異步時序電路是指電路中除以使用帶時鐘的觸發(fā)器外,還可以使用不帶時鐘的觸發(fā)器和延遲元件作為存儲元件;電路中沒有統(tǒng)一的時鐘;電路狀態(tài)的改變由外部輸入的變化直接引起.
這是FPGA之旅設(shè)計的第十三例啦,本例是一個綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。
當(dāng)電子與空穴復(fù)合時能輻射出可見光,因而可以用來制成發(fā)光二極管。在電路及儀器中作為指示燈,或者組成文字或數(shù)字顯示。砷化鎵二極管發(fā)紅光,磷化鎵二極管發(fā)綠光,...
利用片上高速網(wǎng)絡(luò)(2D NoC)創(chuàng)新地實現(xiàn)FPGA內(nèi)部超高帶寬邏輯互連
Achronix 最新基于臺積電(TSMC)的7nm FinFET工藝的Speedster7t FPGA器件包含了革命性的新型二維片上網(wǎng)絡(luò)(2D NoC)。
2020-02-27 標(biāo)簽:fpga臺積電片上網(wǎng)絡(luò) 2103 0
為現(xiàn)場可編程門陣列 (FPGA) 設(shè)計電源系統(tǒng)可不是件容易的工作。FPGA是高度可配置的半導(dǎo)體器件,這種器件在大量應(yīng)用和終端市場中使用。常見示例包括通信...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |