完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12609個(gè) 瀏覽:619266次 帖子:7910個(gè)
FPGA時(shí)序分析時(shí)fast corner和slow corner是什么?
與雙極晶體管不同,在不同的晶片之間以及在不同的批次之間,MOSFETs 參數(shù)變化很 大。為了在一定程度上減輕電路設(shè)計(jì)任務(wù)的困難,工藝工程師們要保證器件的...
2022-08-10 標(biāo)簽:fpga時(shí)序SiCMOSFETs 3296 0
摘 要:根據(jù)電力變壓器特高頻局部放電信號(hào)特征,文中設(shè)計(jì)一種基于FPGA+ARM 架構(gòu)的特高頻局部放電檢測(cè)儀。該架構(gòu)通過利用 FPGA強(qiáng)大的可編程能力,不...
FPGA執(zhí)行通信密集型任務(wù)優(yōu)勢(shì) FPGA部署方式特點(diǎn)及限制
FPGA可針對(duì)數(shù)據(jù)包步驟數(shù)量搭建同等數(shù)量流水線(流水線并行結(jié)構(gòu)),數(shù)據(jù)包經(jīng)多個(gè)流水線處理后可即時(shí)輸出。GPU數(shù)據(jù)并行模式依托不同數(shù)據(jù)單元處理不同數(shù)據(jù)包,...
FPGA的設(shè)計(jì)原理 FPGA和CPLD的區(qū)別
FPGA采用SRAM進(jìn)行功能配置,可重復(fù)編程,但系統(tǒng)掉電后,SRAM中的數(shù)據(jù)丟失,因此,需要在FPGA外加EPROM,將配置數(shù)據(jù)寫入其中,系統(tǒng)每次上電自...
串口的出現(xiàn)是在1980年前后,數(shù)據(jù)傳輸率是115kbps~230kbps。串口出現(xiàn)的初期是為了實(shí)現(xiàn)連接計(jì)算機(jī)外設(shè)的目的,初期串口一般用來連接鼠標(biāo)和外置M...
關(guān)于FPGA SelectIO信號(hào)設(shè)計(jì)
本章提供了選擇I/O標(biāo)準(zhǔn)、拓?fù)浣Y(jié)構(gòu)和終端的一些策略,并為更詳細(xì)的決策和驗(yàn)證提供了仿真和測(cè)量方面的指導(dǎo)。
基于FPGA的 I2C 協(xié)議相關(guān)的內(nèi)容
I2C 簡單來說,就是一種串行通信協(xié)議,I2C的通信協(xié)議和通信接口在很多工程中有廣泛的應(yīng)用,如數(shù)據(jù)采集領(lǐng)域的串行 AD,圖像處理領(lǐng)域的攝像頭配置,工業(yè)控...
基于FPGA的模擬 I2C協(xié)議設(shè)計(jì)
今天給大俠帶來基于FPGA的 模擬 I2C 協(xié)議設(shè)計(jì),由于篇幅較長,分三篇。今天帶來第三篇,下篇,程序的仿真與測(cè)試。話不多說,上貨。
2022-08-09 標(biāo)簽:fpga數(shù)據(jù)傳輸通信接口 899 0
一句話可以概況為,分別求水平與豎直梯度,然后求平方和再開方(近似的話就直接求絕對(duì)值之和),最后與設(shè)定的閾值進(jìn)行比較,大于的話就賦值為0,小于的話就賦值為255。
Xilinx FPGA收發(fā)器參考時(shí)鐘設(shè)計(jì)要求
FPGA收發(fā)器GTX/GTH參考時(shí)鐘接口提供兩種連接方式:LVDS(如圖1所示)和LVPECL(如圖2所示)。我們?cè)谶x擇晶振時(shí),至少要支持其中一種接口輸...
使用早期系統(tǒng)級(jí)功耗建模來測(cè)量和降低功耗
我們之所以選擇 A53,是因?yàn)樘幚砥鞴?yīng)商提供了廣泛的片上系統(tǒng) (SoC),并且 FPGA 供應(yīng)商已將其整合到他們的新一代 MPSoC FPGA 中。所...
如何在可編程邏輯中實(shí)現(xiàn) MCU 內(nèi)核設(shè)計(jì)
六級(jí)流水線 NIOS 內(nèi)核可以用少至 600 個(gè)邏輯元件和特征向量中斷控制、緊密的內(nèi)存和 DSP 耦合以及添加自定義指令(最多 256 個(gè))的能力來實(shí)現(xiàn)...
FM激光雷達(dá)的比較和設(shè)計(jì)權(quán)衡
相干檢測(cè)的“魔力”早已在國防部圈子中得到認(rèn)可。然而,幾十年來,密集的信號(hào)處理將實(shí)際應(yīng)用限制為昂貴的防御程序或緩慢的離線應(yīng)用程序。所需的數(shù)據(jù)吞吐量和處...
應(yīng)對(duì)智能網(wǎng)卡設(shè)計(jì)的挑戰(zhàn)
了解網(wǎng)絡(luò)基礎(chǔ)設(shè)施功能迅速增長的一種便捷方法是回顧一下過去四十年的發(fā)展歷程(如下圖所示)。蜂窩網(wǎng)絡(luò)技術(shù)的創(chuàng)新,加上新型的數(shù)據(jù)存儲(chǔ)和搜索技術(shù),正在轉(zhuǎn)變行業(yè)的...
2022-08-08 標(biāo)簽:處理器fpga傳輸數(shù)據(jù) 823 0
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB、輸出輸入模塊IOB和內(nèi)部連線三個(gè)部分。現(xiàn)...
當(dāng)光子集成電路(PIC)的進(jìn)入了FPGA時(shí)代
集成光子學(xué)將傳統(tǒng)光子系統(tǒng)(例如電信和數(shù)據(jù)中心中的那些)的關(guān)鍵組件縮小到單個(gè)半導(dǎo)體芯片上。將所有東西單片集成可以顯著影響整體性能、增加帶寬、減小尺寸、降低...
2022-08-06 標(biāo)簽:fpga半導(dǎo)體芯片光芯片 1382 0
FPGA中GPU深度學(xué)習(xí)面臨的挑戰(zhàn)
三維圖形是 GPU 擁有如此大的內(nèi)存和計(jì)算能力的根本原因,它與 深度神經(jīng)網(wǎng)絡(luò) 有一個(gè)共同之處:都需要進(jìn)行大量矩陣運(yùn)算。
2022-08-06 標(biāo)簽:fpga神經(jīng)網(wǎng)絡(luò)深度學(xué)習(xí) 1057 0
FPGA 供應(yīng)商一直在故意推動(dòng) FPGA 架構(gòu)中不斷擴(kuò)大的分歧。主要供應(yīng)商要么傾向于使用具有高性能應(yīng)用處理器的 SoC FPGA,要么提供不帶處理器的低...
時(shí)鐘周期約束:?時(shí)鐘周期約束,顧名思義,就是我們對(duì)時(shí)鐘的周期進(jìn)行約束,這個(gè)約束是我們用的最多的約束了,也是最重要的約束。
FPGA的電源 通常包括開關(guān)穩(wěn)壓器和線性穩(wěn)壓器的組合,以合理的效率提供不同的電壓和穩(wěn)定的電源。設(shè)計(jì)這樣的電源并非易事,但通過將電路基于將多個(gè)開關(guān)和線性穩(wěn)...
2022-08-05 標(biāo)簽:fpga開關(guān)穩(wěn)壓器線性穩(wěn)壓器 2285 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |