完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > eda
EDA是電子設(shè)計(jì)自動(dòng)化(Electronics Design Automation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造(CAM)、計(jì)算機(jī)輔助測試(CAT)和計(jì)算機(jī)輔助工程(CAE)的概念發(fā)展而來的。
文章:2361個(gè) 瀏覽:176160次 帖子:273個(gè)
在當(dāng)下的芯片設(shè)計(jì)中,工藝越先進(jìn),芯片規(guī)模越大,功耗就越發(fā)敏感,降低功耗的訴求越來越緊迫。
2023-04-15 標(biāo)簽:芯片設(shè)計(jì)eda功耗 3754 0
模擬IC和數(shù)字IC設(shè)計(jì)之算法仿真戰(zhàn)略規(guī)劃
算法是對(duì)芯片系統(tǒng)進(jìn)行的整體戰(zhàn)略規(guī)劃,決定了芯片各個(gè)模塊功能定義及實(shí)現(xiàn)方式,指引著整個(gè)芯片設(shè)計(jì)的目標(biāo)和方向。可謂,牽一發(fā)而動(dòng)全身。
2023-04-26 標(biāo)簽:模擬IC無線通信芯片設(shè)計(jì) 728 0
在 EDA 和汽車行業(yè)中,提高生產(chǎn)力并更快地取得成果以及改善 PPA 都是主要目標(biāo)。通過各種應(yīng)用和創(chuàng)新,AI 有望徹底改變 EDA 和汽車行業(yè)。
關(guān)于子模塊方案保護(hù)的FPGA設(shè)計(jì)
通常配置文件是保存在FPGA片外Flash中。FPGA和Flash之間的連接是通過PCB連線。這樣的問題是,很容易獲取Flash中的原始數(shù)據(jù)(取下Fla...
一個(gè)高效的現(xiàn)代EDA仿真驗(yàn)證流程
下圖是一個(gè)典型的EDA仿真驗(yàn)證環(huán)境,其中主要的組件就是激勵(lì)生成、檢查和覆蓋率收集。
2023-04-13 標(biāo)簽:edaEDA仿真技術(shù)DUT 2383 0
eda的應(yīng)用領(lǐng)域 EDA技術(shù)的作用及特點(diǎn)
EDA(Electronics Design Automation,電子設(shè)計(jì)自動(dòng)化)技術(shù)與PCB(Printed Circuit Board,印刷電路板...
eda的兩種設(shè)計(jì)方法 ip與eda技術(shù)的關(guān)系是什么
在數(shù)字電路設(shè)計(jì)中,IP 是通過EDA工具創(chuàng)建的,通常包括 IP 核的設(shè)計(jì)、測試、驗(yàn)證、封裝、文檔管理等過程。EDA技術(shù)可以提供一系列工具和軟件,幫助設(shè)計(jì)...
eda自頂向下的設(shè)計(jì)方法 eda自頂向下設(shè)計(jì)優(yōu)點(diǎn)
EDA(Electronic Design Automation,電子設(shè)計(jì)自動(dòng)化)自頂向下的設(shè)計(jì)方法是一種常見的電子電路設(shè)計(jì)方法。該方法將電路設(shè)計(jì)分為多...
2023-04-10 標(biāo)簽:電路設(shè)計(jì)eda 4389 0
eda怎么添加封裝 eda如何生成頂層文件 eda中vhd是什么文件
自定義封裝:可以使用 EDA 工具自帶的封裝編輯器進(jìn)行制作,或者使用封裝制作工具,如Mentor Graphics的PADS Layout、Cadenc...
如果所需要的器件的封裝在 EDA 庫中沒有,可以通過封裝編輯器件自行制作。常見的封裝編輯器包括Altium Designer、Mentor Graphi...
2023-04-10 標(biāo)簽:元器件IC設(shè)計(jì)eda 5291 0
EDA (Electronic Design Automation)技術(shù)是指電子設(shè)計(jì)自動(dòng)化技術(shù),是一種利用計(jì)算機(jī)輔助設(shè)計(jì)(CAD)軟件來設(shè)計(jì)、分析和驗(yàn)證...
EDA是電子設(shè)計(jì)自動(dòng)化(ElectronicsDesignAutomation)的縮寫,在20世紀(jì)60年代中期從計(jì)算機(jī)輔助設(shè)計(jì)(CAD)、計(jì)算機(jī)輔助制造...
2023-04-09 標(biāo)簽:計(jì)算機(jī)eda自動(dòng)化 3.3萬 0
談?wù)凢ormal驗(yàn)證中的Equivalence Checking
Lec形式驗(yàn)證想必ICer們都很熟悉,尤其是中后端的IC工程師,在正常邏輯綜合生成網(wǎng)表過后或DFT插入mbist等可測試邏輯綜合后,需要對(duì)綜合后產(chǎn)生的網(wǎng)...
EDA數(shù)字仿真器:SystemVerilog全面覆蓋編程案例
數(shù)字芯片的驗(yàn)證技術(shù)是隨著Verilog語法的演變而演變的。最早,Verilog是完全用來描述(Model)硬件的,因此又叫HDL(Hardware De...
電磁繼電器(electromagnetic relay)是一種電子控制器件,它具有控制系統(tǒng)(輸入回路)和被控制系統(tǒng)(輸出回路),通常應(yīng)用于自動(dòng)控制電路中...
PCB設(shè)計(jì)中GND是整體覆銅還是用線連起來
很多老EDA工程師做兩層電源板都不習(xí)慣覆銅,具體什么原因也很難說清楚,這種方式GND的連接效率很低,反而會(huì)被新手嘲笑。直接鋪個(gè)銅箔,表層上幾百個(gè)GND的...
學(xué)會(huì)pcb layout設(shè)計(jì)這六個(gè)技巧 輕松拿捏制圖
將PCB原理圖傳遞給版圖(layout)設(shè)計(jì)時(shí)需要考慮的六件事。提到的所有例子都是用Multisim設(shè)計(jì)環(huán)境開發(fā)的,不過在使用不同的EDA工具時(shí)相同的概...
尤其是在使用邏輯分析儀時(shí)候,會(huì)重新生成新的二進(jìn)制文件(新的文件名),而上圖的文件位置并不會(huì)更新成新的文件,需要重新選擇,這兩點(diǎn)很容易讓你下載到FPGA的...
基于FPGA板卡的EDA、IP、編譯速速、生態(tài)介紹
高云的FPGA還有一個(gè)好處就是無需外部FLASH就可以固化啟動(dòng)文件,因?yàn)镕PGA內(nèi)部有FLASH(類似Intel CPLD),也可以使用外部FLASH進(jìn)...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |