資料介紹
本文主要設計了基于相位控制技術的時鐘恢復系統的PLL 鎖相環路。分別對各單元
電路結構——鑒頻鑒相器、電荷泵、環路濾波器、壓控振蕩器、分頻器進行設計。采用2.5V,0.25μm First Silicon CMOS 工藝來實現,并在SPICE 平臺下進行仿真。仿真結果表明,該PLL 環路的鎖定時間僅為2.4us,并且輸出的頻譜呈現出較高的純度,具有高速、低噪聲的特點。
關鍵詞:鎖相環;電荷泵;噪聲
The Design of PLL Circuits Based on Clock Recovery System YIN Wei1,2,ZHANG Hong-nan1, HUANG Ya-you1,ZENG Yun1 (1. College of Physics and Microelectronics Science, Hunan Univ.,Changsha,Hunan 410082, China; 2. Electron engineering department, Hunan Yueyang professional technology college,Yueyang,Hunan 414000,China) Abstract: In this paper, a PLL circuits based on clock recovery system which based on phase controlled technology is studied. All units were designed by the following orders——PFD、charge
pump、LPF、VCO and frequency divider. All the design is fabricated in a 2.5V, 0.25μm first silicon CMOS process. The simulation results show that the acquisition time is only 2.4us, and the outputs frequency spectrum presents a higher purity. So the PLL circuits have the characteristic of high-speed and low-noise.
Key words: PLL; Charge Pump; noise figure
電路結構——鑒頻鑒相器、電荷泵、環路濾波器、壓控振蕩器、分頻器進行設計。采用2.5V,0.25μm First Silicon CMOS 工藝來實現,并在SPICE 平臺下進行仿真。仿真結果表明,該PLL 環路的鎖定時間僅為2.4us,并且輸出的頻譜呈現出較高的純度,具有高速、低噪聲的特點。
關鍵詞:鎖相環;電荷泵;噪聲
The Design of PLL Circuits Based on Clock Recovery System YIN Wei1,2,ZHANG Hong-nan1, HUANG Ya-you1,ZENG Yun1 (1. College of Physics and Microelectronics Science, Hunan Univ.,Changsha,Hunan 410082, China; 2. Electron engineering department, Hunan Yueyang professional technology college,Yueyang,Hunan 414000,China) Abstract: In this paper, a PLL circuits based on clock recovery system which based on phase controlled technology is studied. All units were designed by the following orders——PFD、charge
pump、LPF、VCO and frequency divider. All the design is fabricated in a 2.5V, 0.25μm first silicon CMOS process. The simulation results show that the acquisition time is only 2.4us, and the outputs frequency spectrum presents a higher purity. So the PLL circuits have the characteristic of high-speed and low-noise.
Key words: PLL; Charge Pump; noise figure
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 鎖相環CD4046原理及應用 63次下載
- AD800/AD802:時鐘恢復和數據重定時鎖相環數據表
- 使用MC145170鎖相環實現調頻鎖相環收音機的PCB原理圖免費下載 77次下載
- 使用FPGA實現數字鎖相環的設計資料說明 26次下載
- 詳解FPGA數字鎖相環平臺 18次下載
- 鎖相環系統中的VCO的分析與設計 9次下載
- 如何設計并調試鎖相環(PLL)電路 0次下載
- 鎖相環電路 70次下載
- 鎖相環測試系統電路圖 9次下載
- 射頻鎖相環基礎
- CMOS高速鎖相環設計
- 使用實時示波器表征鎖相環系統 0次下載
- 一種FPGA時鐘網絡中鎖相環的實現方案
- 鎖相環電路的設計 0次下載
- 模擬鎖相環應用實驗
- 可編程晶振的鎖相環原理 135次閱讀
- 倍頻器與鎖相環的區別 1252次閱讀
- 鎖相環的基本原理和主要作用 3877次閱讀
- 鎖相環PLL學習記錄 820次閱讀
- TC3xx芯片時鐘系統的鎖相環PLL詳解 2743次閱讀
- 硬件電路設計之鎖相環電路設計 2603次閱讀
- 鎖相環的構成和工作原理講解 3364次閱讀
- 鎖相環電路設計的解決方案 鎖相環的基本構成和主要應用 1368次閱讀
- 鎖相環(PLL)電路的組成和參數 5702次閱讀
- 鎖相環原理與公式講解 8912次閱讀
- 鎖相環PLL的基礎知識 5324次閱讀
- 如何實現高性能的鎖相環(PLL)設計 3912次閱讀
- 鎖相環在調制和解調中的應用及概念解析 1.4w次閱讀
- 鎖相環的作用是什么_鎖相環的主要作用_什么是鎖相環 3.6w次閱讀
- 鎖相環的電源管理設計 3968次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 2次下載 | 免費
- 2AN158 GD32VW553 Wi-Fi開發指南
- 1.51MB | 2次下載 | 免費
- 3AN148 GD32VW553射頻硬件開發指南
- 2.07MB | 1次下載 | 免費
- 4AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費
- 5AN153-用于電源系統管理的Linduino
- 1.38MB | 次下載 | 免費
- 6AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費
- 7SM2018E 支持可控硅調光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費
- 8AN-1308: 電流檢測放大器共模階躍響應
- 545.42KB | 次下載 | 免費
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費
- 2免費開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機智能手環心率計步器體溫顯示設計
- 0.10 MB | 130次下載 | 免費
- 4使用單片機實現七人表決器的程序和仿真資料免費下載
- 2.96 MB | 44次下載 | 免費
- 53314A函數發生器維修手冊
- 16.30 MB | 31次下載 | 免費
- 6美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 7如何正確測試電源的紋波
- 0.36 MB | 17次下載 | 免費
- 8感應筆電路圖
- 0.06 MB | 10次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191367次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論